**DRV8376** 



# DRV8376 三相集成式 FET 电机驱动器

# 1 特性

- · 三相 BLDC 电机驱动器
  - 支持 48V 系统
  - 支持高达 100kHz 的 PWM 频率
  - 主动消磁支持减少功率损耗
  - 逐周期电流限制,可限制相位电流
- 4.5V至65V工作电压(绝对最大值70V)
- 高输出电流能力:4.5A 峰值
- 低 MOSFET 导通状态电阻
  - T<sub>A</sub> = 25°C 时,R<sub>DS(ON)</sub> (HS + LS) 为 400m Ω
- 通过 1.1V/ns 压摆率和反向恢复损耗最小化技术降 低开关损耗
  - 可调转换率选项
- 具有低可闻噪声、易用的电机控制功能、< 200ns 的超低死区时间和 < 100ns 的传播延迟
- 低功耗睡眠模式
  - V<sub>VM</sub> = 24V、T<sub>A</sub> = 25°C 时为 1.5μA ( 典型值 )
- 多种控制接口选项
  - 6x PWM 控制接口
  - 3x PWM 控制接口
- 不需要外部电流检测电阻器,内置电流检测功能
- 灵活的器件配置选项
  - DRV8376S:用于器件配置和故障状态的 5MHz 16 位 SPI 接口
  - DRV8376H: 基于硬件引脚的配置
- 支持 1.8V、3.3V 和 5V 逻辑输入
- 内置 3.3V (5%)、30mA LDO 稳压器
- 内置 5V (5%)、30mA LDO 稳压器
- 整套集成保护特性
  - 电源欠压锁定 (UVLO)
  - 电荷泵欠压 (CPUV)
  - 过流保护 (OCP)
  - 热警告和热关断 (OTW/OTSD)
  - 故障条件指示引脚 (nFAULT)
  - 可选择通过 SPI 接口进行故障诊断

#### 2 应用

- 无刷直流 (BLDC) 电机模块
- HVAC 电机
- 办公自动化设备
- 工厂自动化和机器人
- 无线天线电机
- ATM(自动柜员机)
- 无人机

### 3 说明

DRV8376 为客户提供了一种驱动 4.5V 至 65V 无刷直 流电机的单芯片功率级解决方案。DRV8376 集成了三 个 1/2 H 桥, 具有 70V 的绝对最大电压和 400m  $\Omega$  的 超低 R<sub>DS(ON)</sub> (高侧 + 低侧),可提供大功率驱动能 力。使用集成电流检测功能来检测电流,无需外部检测 电阻器。带有集成式 LDO 的电源管理功能为器件生成 必要的电压轨,可用于为外部电路供电。

DRV8376 实现了 6x 或 3x PWM 控制方案,可用于通 过外部微控制器实现有传感器或无传感器磁场定向控制 (FOC)、正弦控制或梯形控制。DRV8376 能够驱动高 达 100kHz 的 PWM 频率。该控制方案具有高度可配置 性,可通过硬件引脚或寄存器设置进行配置,涵盖范围 从电机电流限制行为到故障响应。

DRV8376 集成了多种保护特性,可在出现故障事件时 保护该器件、电机和系统。

#### 器件信息

| 器件型号         | 封装 <sup>(1)</sup> | 封装尺寸 <sup>(2)</sup> | 本体尺寸(标称值)          |
|--------------|-------------------|---------------------|--------------------|
| DRV8376H     | VQFN (28)         | 6.00mm x<br>5.00mm  | 6.00mm x<br>5.00mm |
| DRV8376S (3) | VQFN (28)         | 6.00mm x<br>5.00mm  | 6.00mm x<br>5.00mm |

- (1) 如需了解所有可用封装,请参阅数据表末尾的可订购产品附
- 封装尺寸(长×宽)为标称值,并包括引脚(如适用)。 (2)
- 器件仅为预发布版。



简化版原理图



# 内容

| 1 特性 1          | 7.4 器件功能模式     | 44 |
|-----------------|----------------|----|
| 2 应用            | 7.5 SPI 通信     | 45 |
| 3 说明 1          | 7.6 寄存器映射      | 47 |
| 4 器件比较表2        | 8 应用和实施        | 63 |
| 5 引脚配置和功能3      | 8.1 应用信息       | 63 |
| 6 规格5           | 8.2 电源相关建议     | 64 |
| 6.1 绝对最大额定值5    | 8.3 布局         | 64 |
| 6.2 ESD 等级5     | 9 器件和文档支持      | 68 |
| 6.3 建议运行条件5     | 9.1 文档支持       |    |
| 6.4 热性能信息6      | 9.2 支持资源       | 68 |
| 6.5 电气特性6       | 9.3 商标         | 68 |
| 6.6 SPI 时序要求11  | 9.4 静电放电警告     | 68 |
| 6.7 SPI 从模式时序11 | 9.5 术语表        | 68 |
| 7 详细说明12        | 10 修订历史记录      |    |
| 7.1 概述          | 11 机械、封装和可订购信息 |    |
| 7.2 功能方框图13     | 11.1 封装选项附录    |    |
| 7.3 特性说明15      | 11.2 卷带包装信息    |    |
|                 |                |    |

# 4 器件比较表

| 器件       | 封装                 | 接口  |
|----------|--------------------|-----|
| DRV8376S | 28 引脚 VQFN (6x5mm) | SPI |
| DRV8376H |                    | 硬件  |

# 表 4-1. DRV8376S (SPI 型号)与 DRV8376H (硬件型号)配置比较

| 参数                                           | DRV8376S(SPI 型号)                                                                       | DRV8376H(硬件型号)                                                                                                  |
|----------------------------------------------|----------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------|
| PWM 模式设置                                     | PWM_MODE(4 个设置)                                                                        | MODE_SR 引脚(4 个设置)                                                                                               |
| 压摆率设置                                        | SLEW_RATE(4 个设置)                                                                       | SLEW 引脚(4 个设置)                                                                                                  |
| CSA 增益设置                                     | CSA_GAIN(4 个设置)                                                                        | GAIN 引脚(4 个设置)                                                                                                  |
| SDO 引脚配置:模式、电压                               | SDO_ODEN(2 个设置)、SDO_VSEL(2<br>个设置)、SDO_MD(2 个设置)                                       |                                                                                                                 |
| 电流限制配置:模式、在 nFAULT 上报告、消 隐时间、100% 占空比 PWM 频率 | ILIMFLT_MODE(2个设置)、ILIM_MODE<br>(2个设置)、ILIM_BLANK_SEL(4个设<br>置)、PWM_100_FREQ_SEL(4个设置) | 启用 nFAULT 上的电流限制报告,固定为滑行模式,压摆率为 50 时消隐时间设置为5.5 μs,而所有其他压摆率则为 1.8 μs,100% 占空比输入 PWM 周期固定为 20kHz                  |
| 过压保护模式                                       | OVP_MODE(2 个设置)、OVP_SEL(2 个<br>设置)                                                     | 禁用过压保护                                                                                                          |
| OCP 配置:模式、电平、抗尖峰脉冲                           | OCP_MODE(4 个设置)、OCP_LVL(2 个设置)、OCP_DEG(4 个设置)和<br>OCP_RETRY(2 个设置)                     | 在自动重试模式下启用,电平固定为 4.5A 且 抗尖峰脉冲时间为 1.25 µ ,重试时间为 5ms                                                              |
| 主动消磁:启用、比较器阈值、比较器屏蔽时间、故障期间的行为                | EN_ASR(2 个设置)、EN_AAR(2 个设置)、AD_COMP_TH(2 个设置)                                          | MODE_SR(2 个设置)、主动消磁比较器阈值设置为 100mA,比较器屏蔽时间设置为5.5 μs(压摆率为50)和1.8 μs(所有其他压摆率)。ADMAG_TMARGIN设置为1.6 μs,在OCP期间禁用主动消磁。 |
| 过热警告                                         | OTW_MODE(2 个设置)                                                                        | 在 nFAULT 上报告                                                                                                    |



# 5 引脚配置和功能



图 5-1. DRV8376 28 引脚 VQFN ( 带有外露散热焊盘 ) 顶视图

表 5-1 DRV8376 引脚功能

| 引脚      | 28 引脚 VQF | N 封装     | 类型 <sup>(1)</sup> | 说明                                                                                        |  |
|---------|-----------|----------|-------------------|-------------------------------------------------------------------------------------------|--|
| 名称      | DRV8376H  | DRV8376S | 大生                | हरू जिल्ला<br>                                                                            |  |
| AGND    | 8         | 8        | GND               | 器件模拟地。有关连接建议,请参阅节 8.3.1。                                                                  |  |
| AVDD    | 9         | 9        | PWR O             | 3.3V 内部稳压器输出。在 AVDD 和 AGND 引脚之间连接一个 X5R 或 X7R、0.1μF、6.3V 的陶瓷电容器。该稳压器可从外部拉取高达 30mA 的电流。    |  |
| СР      | 1         | 1        | PWR O             | 电荷泵输出。在 CP 和 VM 引脚之间连接一个 X5R 或 X7R、0.1μF、16V 的陶瓷电容器。                                      |  |
| DRVOFF  | 11        | 11       | I                 | 当该引脚拉至高电平时,功率级中的六个 MOSFET 将关断,从而使所有输出处于高阻态。                                               |  |
| 增益      | 21        | -        | I                 | 电流检测放大器增益设置。该引脚是由外部电阻器设置的 4 电平输入引脚。                                                       |  |
| GVDD    | 10        | 10       | PWR O             | 5V 内部稳压器输出。在 AVDD 和 AGND 引脚之间连接一个 X5R 或 X7R、1μF、10V 的陶瓷电容器。该稳压器可从外部拉取高达 30 mA 的电流。        |  |
| ILIMIT  | 28        | 28       |                   | 设置逐周期电流限制中使用的相电流阈值。                                                                       |  |
| INHA    | 14        | 14       | 1                 | OUTA 的高侧驱动器控制输入。该引脚控制高侧 MOSFET 的输出。                                                       |  |
| INHB    | 16        | 16       | I                 | OUTB 的高侧驱动器控制输入。该引脚控制高侧 MOSFET 的输出。                                                       |  |
| INHC    | 18        | 18       | I                 | OUTC 的高侧驱动器控制输入。该引脚控制高侧 MOSFET 的输出。                                                       |  |
| INLA    | 15        | 15       | I                 | OUTA 的低侧驱动器控制输入。该引脚控制低侧 MOSFET 的输出。                                                       |  |
| INLB    | 17        | 17       | I                 | OUTB 的低侧驱动器控制输入。该引脚控制低侧 MOSFET 的输出。                                                       |  |
| INLC    | 19        | 19       | I                 | OUTC 的低侧驱动器控制输入。该引脚控制低侧 MOSFET 的输出。                                                       |  |
| MODE_SR | 20        | -        | I                 | PWM 输入模式设置。该引脚是由外部电阻器设置的 4 电平输入引脚。                                                        |  |
| nFAULT  | 12        | 12       | 0                 | 故障指示器。故障状态下拉至逻辑低电平;开漏输出需要一个连接到 1.8V 至 5.0V 电压的外部上拉电阻器。如果使用外部电源上拉 nFAULT,请确保上电时将它拉至 >2.2V。 |  |

Copyright © 2024 Texas Instruments Incorporated

提交文档反馈



# 表 5-1. DRV8376 引脚功能 (续)

| 引脚                   | 28 引脚 VQF | N 封装     | -¥-æi(1)                   | 74 ou                                                                                 |  |
|----------------------|-----------|----------|----------------------------|---------------------------------------------------------------------------------------|--|
| 名称                   | DRV8376H  | DRV8376S | <b>关望(''</b>               | 说明                                                                                    |  |
| 名称 DRV8376H DRV8376S |           | I        | 串行芯片选择。此引脚上的逻辑低电平支持串行接口通信。 |                                                                                       |  |
| nSLEEP               | 13        | 13       | I                          | 驱动器 nSLEEP。当该引脚为逻辑低电平时,器件进入低功耗睡眠模式。可以使用一个 20µs 至 40µs 的低电平脉冲来复位故障条件,而不进入睡眠模式。         |  |
| OCP                  | 23        | -        | I                          | OCP 电平设置。该引脚是由外部电阻器设置的 2 电平输入引脚 ( 硬件器件 )。                                             |  |
| OUTA                 | 4         | 4        | PWR O                      | 半桥输出 A                                                                                |  |
| OUTB                 | 5         | 5        | PWR O                      | 半桥输出 B                                                                                |  |
| OUTC                 | 6         | 6        | PWR O                      | 半桥输出 C                                                                                |  |
| PGND                 | 3、7       | 3、7      | GND                        | 器件电源地。有关连接建议,请参阅节 8.3.1。                                                              |  |
| SCLK                 | -         | 22       | I                          | 串行时钟输入。串行数据会移出并在此引脚上的相应上升沿和下降沿被捕捉 ( SPI 器 件 )。                                        |  |
| SDI                  | -         | 21       | I                          | 串行数据输入。在 SCLK 引脚的下降沿捕捉数据 (SPI 器件)。                                                    |  |
| SDO                  | -         | 20       | 0                          | 串行数据输出。在 SCLK 引脚的上升沿移出数据。该引脚需要使用一个外部上拉电阻器 (SPI 器件)。                                   |  |
| SLEW                 | 22        | -        | ı                          | 压摆率控制设置。该引脚是由外部电阻器设置的 4 电平输入引脚。                                                       |  |
| SOA                  | 27        | 27       | 0                          | 电流检测放大器输出。支持容性负载或低通滤波器(串联电阻器和电容器至 GND)                                                |  |
| SOB                  | 26        | 26       | 0                          | 电流检测放大器输出。支持容性负载或低通滤波器(串联电阻器和电容器至 GND)                                                |  |
| soc                  | 25        | 25       | 0                          | 电流检测放大器输出。支持容性负载或低通滤波器(串联电阻器和电容器至 GND)                                                |  |
| VM                   | 2         | 2        | PWR I                      | 电源。连接到电机电源电压;通过一个 0.1 μ F 电容器和一个额定电压为 VM 的大容量电容器旁路到 PGND。TI 建议电容器的额定电压至少是器件正常工作电压的两倍。 |  |
| VREF                 | 24        | 24       | PWR/I                      | 电流检测放大器基准。在 VREF 和 AGND 引脚之间连接一个 X5R 或 X7R、0.1μF、6.3V 的陶瓷电容器。                         |  |
| 散热焊盘                 |           |          | AGND                       | 必须连接至模拟地。                                                                             |  |

(1) I = 输入, O = 输出, GND = 接地引脚, PWR = 电源, NC = 无连接

提交文档反馈



# 6 规格

# 6.1 绝对最大额定值

在工作环境温度范围内测得(除非另有说明)(1)

|                                                 | 最小值  | 最大值                | 单位   |
|-------------------------------------------------|------|--------------------|------|
| 电源引脚电压 (VM)                                     | -0.3 | 70                 | V    |
| 电源电压斜坡 (VM)                                     |      | 4                  | V/µs |
| 接地引脚(PGND、AGND)之间的电压差                           | -0.6 | 0.6                | V    |
| 电荷泵电压 (CP)                                      | -0.3 | V <sub>M</sub> + 6 | V    |
| 模拟稳压器引脚电压 (GVDD)                                | -0.3 | 5.75               | V    |
| 模拟稳压器引脚电压 (AVDD)                                | -0.3 | 5.75               | V    |
| 模拟引脚输入电压 (VREF、ILIMIT)                          | -0.3 | 5.75               | V    |
| 模拟引脚输出电压 (SOx)                                  | -0.3 | 5.75               | V    |
| 逻辑引脚输入电压(DRVOFF、INHx、INLx、nSCS、nSLEEP、SCLK、SDI) | -0.3 | 5.75               | V    |
| 逻辑引脚输出电压(nFAULT、SDO、)                           | -0.3 | 5.75               | V    |
| 多电平引脚输入电压(GAIN、MODE_SR、OCP、SLEW)                | -0.3 | 5.75               | V    |
| 输出引脚电压(OUTA、OUTB、OUTC)                          | -1   | V <sub>M</sub> + 1 | V    |
| 环境温度,T <sub>A</sub>                             | -40  | 125                | °C   |
| 结温,TJ                                           | -40  | 150                | °C   |
| 贮存温度,T <sub>stg</sub>                           | -65  | 150                | °C   |

<sup>(1)</sup> 超出"绝对最大额定值"运行可能会对器件造成永久损坏。绝对最大额定值并不表示器件在这些条件下或在建议运行条件以外的任何其他条件下能够正常运行。如果超出"建议运行条件"但在"绝对最大额定值"范围内使用,器件可能不会完全正常运行,这可能影响器件的可靠性、功能和性能并缩短器件寿命。

# 6.2 ESD 等级

|                    |      |                                                          | 值     | 单位 |
|--------------------|------|----------------------------------------------------------|-------|----|
| V                  | 热由油由 | 人体放电模型 (HBM),符合 ANSI/ESDA/JEDEC JS-001 标准 <sup>(1)</sup> | ±2000 | V  |
| V <sub>(ESD)</sub> | 静电放电 | 充电器件模型 (CDM),符合 ANSI/ESDA/JEDEC JS-002 标准 <sup>(2)</sup> | ±750  | V  |

- (1) JEDEC 文档 JEP155 指出,500V HBM 时能够在标准 ESD 控制流程下安全生产。
- (2) JEDEC 文档 JEP157 指出: 250V CDM 时能够在标准 ESD 控制流程下安全生产。

#### 6.3 建议运行条件

在工作环境温度范围内测得(除非另有说明)

|                      |             |                                           | 最小值  | 标称值 | 最大值  | 单位  |
|----------------------|-------------|-------------------------------------------|------|-----|------|-----|
| $V_{VM}$             | 电源电压        | V <sub>VM</sub>                           | 4.5  | 24  | 65   | V   |
| f <sub>PWM</sub>     | 输出 PWM 频率   | OUTA、OUTB、OUTC                            |      |     | 100  | kHz |
| I <sub>OUT</sub> (1) | 峰值输出绕组电流    | OUTA、OUTB、OUTC                            |      |     | 4    | Α   |
| V <sub>IN</sub>      | 逻辑输入电压      | DRVOFF、INHX、INLX、nSCS、nSLEEP、SCLK、SDI、OCP | -0.1 |     | 5.5  | V   |
| V <sub>IN</sub>      | 多电平输入电压     | GAIN、MODE_SR、SLEW                         | -0.1 |     | GVDD |     |
| V <sub>OD</sub>      | 开漏上拉电压      | nFAULT、SDO、FG                             | -0.1 |     | 5.5  | V   |
| V <sub>SDO</sub>     | 推挽电压        | SDO                                       | 2.2  |     | AVDD | V   |
| I <sub>OD</sub>      | 开漏输出电流      | nFAULT、SDO、FG                             |      |     | 5    | mA  |
| V <sub>VREF</sub>    | 电压基准引脚电压    | VREF                                      |      | 2.8 | 5.5  | V   |
| ILIMIT               | 用于电流限制的电压基准 | ILIMIT                                    | -0.1 |     | 5.5  | V   |
| T <sub>A</sub>       | 工作环境温度      |                                           | -40  |     | 125  | °C  |

English Data Sheet: SLVSHD4



在工作环境温度范围内测得(除非另有说明)

|       |      | 最小值 | 标称值 | 最大值 | 单位 |
|-------|------|-----|-----|-----|----|
| $T_J$ | 工作结温 | -40 |     | 150 | °C |

(1) 必须遵循功率耗散和热限值

# 6.4 热性能信息

|                        |                                                            | DRV8376H、DRV8376S |      |
|------------------------|------------------------------------------------------------|-------------------|------|
|                        | <b>热指标</b> (1) 结至环境热阻 结至外壳(顶部)热阻 结至电路板热阻 结至电路板热阻 结至电路板特征参数 | VQFN (NLG)        | 单位   |
|                        |                                                            | 28 引脚             |      |
| R <sub>0</sub> JA      | 结至环境热阻                                                     | 29.9              | °C/W |
| R <sub>θ JC(top)</sub> | 结至外壳(顶部)热阻                                                 | 20.8              | °C/W |
| R <sub>0</sub> JB      | 结至电路板热阻                                                    | 11                | °C/W |
| $\Psi_{JT}$            | 结至顶部特征参数                                                   | 0.3               | °C/W |
| ΨЈВ                    | 结至电路板特征参数                                                  | 11                | °C/W |
| R <sub>θ</sub> JC(bot) | 结至外壳(底部)热阻                                                 | 2.9               | °C/W |

(1) 有关新旧热指标的更多信息,请参阅半导体和 IC 封装热指标应用报告。

## 6.5 电气特性

 $T_J$  =  $-40^{\circ}$ C 至 +150 $^{\circ}$ C ,  $V_{VM}$  = 4.5V 至 65V ( 除非另有说明 ) 。典型限值适用于  $T_A$  = 25 $^{\circ}$ C、 $V_{VM}$  = 24V

|                    | 参数                      | 测试条件                                                                             | 最小值  | 典型值 | 最大值   | 单位 |
|--------------------|-------------------------|----------------------------------------------------------------------------------|------|-----|-------|----|
| 电源                 |                         |                                                                                  |      |     |       |    |
| l                  | VM 睡眠模式电流               | $V_{VM} > 6V$ , $nSLEEP = 0$ , $T_A = 25$ °C                                     |      | 1.5 |       | μΑ |
| I <sub>VMQ</sub>   | VIVI 睡眠傑入电机             | nSLEEP = 0                                                                       |      | 2.5 |       | μΑ |
| I <sub>VMS</sub>   | VM 待机模式电流               | V <sub>VM</sub> > 6V,nSLEEP = 1,INHx = INLx = 0,SPI = "关闭",T <sub>A</sub> = 25°C |      | 6.6 |       | mA |
| IVMS               |                         | nSLEEP = 1,INHx = INLx = 0,SPI =<br>"关闭"                                         |      | 6.6 |       | mA |
|                    |                         | $V_{VM} > 6V$ , $nSLEEP = 1$ , $f_{PWM} = 20kHz$                                 |      | 8.5 |       | mA |
| I <sub>VM</sub>    | VM 工作模式电流               | nSLEEP =1 , f <sub>PWM</sub> = 20kHz                                             |      | 8.5 |       | mA |
|                    |                         | nSLEEP =1 , f <sub>PWM</sub> = 100kHz                                            |      | 11  |       | mA |
| $V_{GVDD}$         | 模拟稳压器电压                 | 0mA ≤ I <sub>GVDD</sub> ≤ 30mA;(外部负载);VM > 6V                                    | 4.75 | 5   | 5.25  | V  |
| V <sub>GVDD</sub>  | 模拟稳压器电压                 | 0mA ≤ I <sub>GVDD</sub> ≤ 30mA;(外部负载);VM = 4.5V                                  | 3.7  |     | 4.5   | V  |
| V <sub>AVDD</sub>  | 模拟稳压器电压                 | 0mA ≤ I <sub>AVDD</sub> ≤ 30mA; (外部负载)                                           | 3.1  | 3.3 | 3.465 | V  |
| I <sub>GVDD</sub>  | 外部模拟稳压器负载               | I <sub>AVDD</sub> = 0mA                                                          |      |     | 30    | mA |
| I <sub>AVDD</sub>  | 外部模拟稳压器负载               | I <sub>GVDD</sub> = 0mA                                                          |      |     | 30    | mA |
| V <sub>VCP</sub>   | 电荷泵稳压器电压                | VCP,以 VM 为基准                                                                     | 4    | 5   | 6     | V  |
| t <sub>WAKE</sub>  | 唤醒时间                    | V <sub>VM</sub> > V <sub>UVLO</sub> , nSLEEP = 1 以使输出就<br>绪,且 nFAULT 已释放         |      |     | 5.5   | ms |
| t <sub>SLEEP</sub> | 睡眠脉冲时间                  | nSLEEP = 0 进入睡眠模式的周期                                                             | 120  |     |       | μs |
| t <sub>RST</sub>   | 复位脉冲时间                  | nSLEEP = 0 复位故障的周期                                                               | 20   |     | 40    | μs |
| 逻辑电平轴              | 輸入(DRVOFF、INHx、INLx、nSi | LEEP、SCLK、SDI、OCP)                                                               |      |     | '     |    |
| V <sub>IL</sub>    | 输入逻辑低电平电压               |                                                                                  | 0    |     | 0.6   | V  |
| V                  | <b>松</b> ) 四组立九亚九丁      | nSLEEP                                                                           | 1.6  |     | 5.5   | V  |
| V <sub>IH</sub>    | 输入逻辑高电平电压               | 其他引脚                                                                             | 1.5  |     | 5.5   | V  |



 $T_J$  =  $-40^{\circ}$ C 至 +150 $^{\circ}$ C , $V_{VM}$  = 4.5V 至 65V(除非另有说明)。典型限值适用于  $T_A$  = 25 $^{\circ}$ C、 $V_{VM}$  = 24V

|                     | 参数                        | 测试条件                                                                  | 最小值           | 典型值           | 最大值           | 单位 |
|---------------------|---------------------------|-----------------------------------------------------------------------|---------------|---------------|---------------|----|
| \/                  | £△ ) \m £₽.\□ \\          | nSLEEP                                                                |               | 250           |               | mV |
| $V_{HYS}$           | 输入逻辑迟滞                    | 其他引脚                                                                  |               | 300           |               | mV |
| I <sub>IL</sub>     | 输入逻辑低电平电流                 | V <sub>PIN</sub> (引脚电压)= 0V                                           | -1            |               | 1             | μA |
| I <sub>IH</sub>     | 输入逻辑高电平电流                 | nSLEEP,V <sub>PIN</sub> (引脚电压)= 5V                                    | 15            |               | 35            | μA |
| I <sub>IH</sub>     | 输入逻辑高电平电流                 | 其他引脚, V <sub>PIN</sub> (引脚电压)=5V                                      | 30            |               | 75            | μA |
| Б.                  | 46.2. = 12.1.1.EE         | nSLEEP                                                                | 150           | 200           | 300           | kΩ |
| $R_{PD}$            | 输入下拉电阻                    | 其他引脚                                                                  | 70            | 100           | 130           | kΩ |
| t <sub>GED</sub>    | 抗尖峰脉冲时间                   | DRVOFF 引脚                                                             | 0.8           | 1             | 1.2           | μs |
| C <sub>ID</sub>     | 输入电容                      |                                                                       |               | 30            |               | pF |
| 逻辑电平输               | 大 (nSCS)                  |                                                                       |               |               |               |    |
| V <sub>IL</sub>     | 输入逻辑低电平电压                 |                                                                       | 0             |               | 0.6           | V  |
| V <sub>IH</sub>     | 输入逻辑高电平电压                 |                                                                       | 1.5           |               | 5.5           | V  |
| V <sub>HYS</sub>    | 输入逻辑迟滞                    |                                                                       |               | 300           |               | mV |
| I <sub>IL</sub>     | 输入逻辑低电平电流                 | V <sub>PIN</sub> (引脚电压)=0V                                            |               |               | 75            | μA |
| I <sub>IH</sub>     | 输入逻辑高电平电流                 | V <sub>PIN</sub> (引脚电压)=5V                                            | -1            |               | 25            | μA |
| R <sub>PU</sub>     | 输入上拉电阻                    |                                                                       | 80            | 100           | 130           | kΩ |
| C <sub>ID</sub>     | 输入电容                      |                                                                       |               | 30            |               | pF |
| 四电平输入               | (GAIN、MODE_SR、SLEW)       |                                                                       |               |               |               |    |
| V <sub>L1</sub>     | 输入模式 1 电压                 | 连接至 AGND                                                              | 0             |               | 0.2*GVD<br>D  | V  |
| V <sub>L2</sub>     | 输入模式 2 电压                 | 高阻态                                                                   | 0.27*GV<br>DD | 0.5*GVDD      | 0.55*GV<br>DD | V  |
| V <sub>L3</sub>     | 输入模式 3 电压                 | 47kΩ +/- 5% 连接至 GVDD                                                  | 0.6*GVD<br>D  | 0.76*GVD<br>D | 0.9*GVD<br>D  | V  |
| $V_{L4}$            | 输入模式 4 电压                 | 连接至 GVDD                                                              | 0.94*GV<br>DD |               | GVDD          | V  |
| R <sub>PU</sub>     | 输入上拉电阻                    | 至 GVDD                                                                | 80            | 100           | 120           | kΩ |
| R <sub>PD</sub>     | 输入下拉电阻                    | 至 AGND                                                                | 80            | 100           | 120           | kΩ |
| 开漏输出(               | nFAULT )                  |                                                                       |               |               |               |    |
| V <sub>OL</sub>     | 输出逻辑低电平电压                 | I <sub>OD</sub> = 5mA                                                 |               |               | 0.4           | V  |
| I <sub>OH</sub>     | 输出逻辑高电平电流                 | V <sub>OD</sub> = 5V                                                  | -1            |               | 1             | μA |
| C <sub>OD</sub>     | 输出电容                      |                                                                       |               |               | 30            | pF |
| 推挽式输出               | (SDO)                     |                                                                       |               |               |               |    |
| V <sub>OL</sub>     | 输出逻辑低电平电压                 | I <sub>OP</sub> = 5mA                                                 | 0             |               | 0.4           | V  |
| V <sub>OH</sub>     | 输出逻辑高电压                   | I <sub>OP</sub> = 5mA , SDO_VSEL = 0                                  | 2.6           |               | AVDD          | V  |
| V <sub>OH</sub>     | 输出逻辑高电压                   | I <sub>OP</sub> = 5mA , SDO_VSEL = 1 , V <sub>VM</sub> > 6V           | 4             |               | GVDD          | V  |
| I <sub>OL</sub>     | 输出逻辑低电平漏电流                | V <sub>OP</sub> = 0V                                                  | -1            |               | 1             | μA |
| I <sub>OH</sub>     | 输出逻辑高电平漏电流                | V <sub>OP</sub> = 5V                                                  | -1            |               | 1             | μΑ |
| C <sub>OD</sub>     | 输出电容                      |                                                                       |               |               | 30            | pF |
| 驱动器输出               |                           |                                                                       | •             |               | '             |    |
|                     |                           | V <sub>VM</sub> > 6V , I <sub>OUT</sub> = 1A , T <sub>A</sub> = 25°C  |               | 400           | 505           | mΩ |
| <b>D</b>            | MOOFET MEIZAWA ( ) MARINA | V <sub>VM</sub> < 6V , I <sub>OUT</sub> = 1A , T <sub>A</sub> = 25°C  |               | 407           |               | mΩ |
| R <sub>DS(ON)</sub> | MOSFET 总导通电阻(高侧+低侧)       | V <sub>VM</sub> > 6V , I <sub>OUT</sub> = 1A , T <sub>J</sub> = 150°C |               | 690           |               | mΩ |
|                     |                           | V <sub>VM</sub> < 6V , I <sub>OUT</sub> = 1A , T <sub>J</sub> = 150°C |               | 705           |               | mΩ |



 $T_J$  =  $-40^{\circ}$ C 至 +150 $^{\circ}$ C , $V_{VM}$  = 4.5V 至 65V(除非另有说明)。典型限值适用于  $T_A$  = 25 $^{\circ}$ C 、 $V_{VM}$  = 24V

|                        | 参数                          | 测试条件                                                                                           | 最小值 | 典型值  | 最大值 | 单位   |
|------------------------|-----------------------------|------------------------------------------------------------------------------------------------|-----|------|-----|------|
|                        |                             | V <sub>VM</sub> = 24V,SLEW = 00b 或 SLEW 引脚<br>连接至 AGND,I <sub>OUTx</sub> = 1A                  |     | 1100 |     | V/us |
|                        | 相位引脚压摆率从低切换到高(从20%          | V <sub>VM</sub> = 24V,SLEW = 01b 或 SLEW 引脚<br>连接至高阻态,I <sub>OUTx</sub> = 1A                    |     | 500  |     | V/us |
| SR                     | 上升到 80%)                    | V <sub>VM</sub> = 24V,SLEW = 10b 或 SLEW 引脚<br>连接至 47kΩ +/- 5% 至 GVDD,I <sub>OUTx</sub> =<br>1A |     | 250  |     | V/us |
|                        |                             | V <sub>VM</sub> = 24V,SLEW = 11b 或 SLEW 引脚<br>连接至 GVDD,I <sub>OUTx</sub> = 1A                  |     | 50   |     | V/us |
|                        |                             | V <sub>VM</sub> = 24V,SLEW = 00b 或 SLEW 引脚<br>连接至 AGND,I <sub>OUTx</sub> = 1A                  |     | 1100 |     | V/us |
|                        | 相位引脚压摆率从高切换到低(从80%          | V <sub>VM</sub> = 24V,SLEW = 01b 或 SLEW 引脚<br>连接至高阻态,I <sub>OUTx</sub> = 1A                    |     | 500  |     | V/us |
| SR                     | 下降到 20%)                    | $V_{VM}$ = 24V , SLEW = 10b 或 SLEW 引脚连接至 47k $\Omega$ +/- 5% 至 GVDD , $I_{OUTx}$ = 1A          |     | 250  |     | V/us |
|                        |                             | V <sub>VM</sub> = 24V,SLEW = 11b 或 SLEW 引脚<br>连接至 GVDD,I <sub>OUTx</sub> = 1A                  |     | 50   |     | V/us |
| L =                    | OUTx 上的漏电流                  | V <sub>OUTx</sub> = V <sub>VM</sub> , nSLEEP = 1                                               |     |      | 2   | mA   |
| I <sub>LEAK</sub>      | OUTx 上的漏电流                  | V <sub>OUTx</sub> = 0V , nSLEEP = 1                                                            |     |      | 1   | μΑ   |
| t <sub>DEAD</sub>      | 输出死区时间(高电平到低电平/低电平<br>到高电平) | V <sub>VM</sub> = 24V,SLEW = 00b 或 SLEW 引脚连接至 AGND,HS 驱动器开启至 LS 驱动器关闭                          |     | 65   |     | ns   |
|                        |                             | V <sub>VM</sub> = 24V,SLEW = 01b 或 SLEW 引脚<br>连接至高阻态,HS 驱动器开启至 LS 驱<br>动器关闭                    |     | 100  |     | ns   |
|                        |                             | $V_{VM}$ = 24V,SLEW = 10b 或 SLEW 引脚连接至 47k $\Omega$ +/- 5% 至 GVDD,HS 驱动器开启至 LS 驱动器关闭           |     | 100  |     | ns   |
|                        |                             | V <sub>VM</sub> = 24V,SLEW = 11b 或 SLEW 引脚<br>连接至 GVDD,HS 驱动器开启至 LS 驱<br>动器关闭                  |     | 250  |     | ns   |
|                        |                             | V <sub>VM</sub> = 24V,INHx = 1 至 OUTx 转换,<br>SLEW = 00b 或 SLEW 引脚连接至<br>AGND                   |     | 35   |     | ns   |
|                        | 传播延迟(高侧/低侧开/关)              | V <sub>VM</sub> = 24V,INHx = 1 至 OUTx 转<br>换, SLEW = 01b 或 SLEW 引脚连接至<br>高阻态                   |     | 40   |     | ns   |
| t <sub>PD</sub>        |                             | V <sub>VM</sub> = 24V,INHx = 1 至 OUTx 转换,<br>SLEW = 10b 或 SLEW 引脚连接至 47k Ω<br>+/- 5% 至 GVDD    |     | 45   |     | ns   |
|                        |                             | V <sub>VM</sub> = 24V,INHx = 1 至 OUTx 转换,<br>SLEW = 11b 或 SLEW 引脚连接<br>至 GVDD                  |     | 1200 |     | ns   |
| t <sub>MIN_PULSE</sub> | 最小输出脉冲宽度                    | SLEW = 00b 或 SLEW 引脚连接至<br>AGND                                                                | 100 |      |     | ns   |
| 电流检测放力                 | 大器                          |                                                                                                |     |      |     |      |
| G <sub>CSA</sub>       | 电流检测增益(SPI器件)               | CSA_GAIN = 00                                                                                  |     | 0.4  |     | V/A  |
| G <sub>CSA</sub>       | 电流检测增益(SPI器件)               | CSA_GAIN = 01                                                                                  |     | 1    |     | V/A  |
| G <sub>CSA</sub>       | 电流检测增益(SPI器件)               | CSA_GAIN = 02                                                                                  |     | 2.5  |     | V/A  |
|                        | 1                           |                                                                                                |     |      |     |      |

Product Folder Links: DRV8376

提交文档反馈



 $T_J$  =  $-40^{\circ}$ C 至 +150 $^{\circ}$ C , $V_{VM}$  = 4.5V 至 65V(除非另有说明)。典型限值适用于  $T_A$  = 25 $^{\circ}$ C、 $V_{VM}$  = 24V

| 1,1 400                 | 参数                           | 测试条件                                                             | 最小值典型值 | 最大值            | 单位            |
|-------------------------|------------------------------|------------------------------------------------------------------|--------|----------------|---------------|
| G <sub>CSA</sub>        | 电流检测增益(SPI器件)                | CSA_GAIN = 03                                                    | Ę      | j              | V/A           |
| G <sub>CSA</sub>        | 电流检测增益(硬件器件)                 | GAIN 引脚连接至 AGND                                                  | 0.4    |                | V/A           |
| G <sub>CSA</sub>        | 电流检测增益(硬件器件)                 | GAIN 引脚至高阻态                                                      | 1      |                | V/A           |
| G <sub>CSA</sub>        | 电流检测增益(硬件器件)                 | GAIN 引脚至 47k Ω ± 5% 至 GVDD                                       | 2.5    | ;              | V/A           |
| G <sub>CSA</sub>        | 电流检测增益(硬件器件)                 | GAIN 引脚连接至 GVDD                                                  | 5      | ;              | V/A           |
| 00/1                    |                              | T」= 25°C,LS FET 电流 < 2A                                          | ±5     | ;              | %             |
|                         |                              | T <sub>J</sub> = 25°C , LS FET 电流> 2A ( 电流方向<br>为从 OUTx 到 PGND ) | ±t     | j              | %             |
| G <sub>CSA_ERR</sub>    | 电流检测增益误差                     | LS FET 电流 < 2A                                                   | ±5     | j              | %             |
|                         |                              | 2A < LS FET 电流 < 4A;(电流方向为<br>从 OUTx 到 PGND)                     | ±5     | j              | %             |
|                         | A、B和C相之间的电流检测增益误差匹           | T <sub>A</sub> = 25°C                                            | ±5     | j              | %             |
| I <sub>MATCH</sub>      | 配                            |                                                                  | ±5     | j              | %             |
| FS <sub>POS</sub>       | 满标量程正电流测量                    | LS FET 中电流方向为从 PGND 到<br>OUTx,VREF = 3.3V                        | 2      |                | Α             |
| FS <sub>NEG</sub>       | 满标量程负电流测量                    | LS FET 中电流方向为从 OUTx 到<br>PGND, VREF = 3.3V                       |        | -3.5           | А             |
| V <sub>LINEAR</sub>     | SOX 输出电压线性范围                 |                                                                  | 0.25   | VREF-0.<br>25  | V             |
| I <sub>OFFSET</sub>     | 电流检测偏移                       | T <sub>J</sub> = 25°C,相电流 = 0A                                   | ±10    | )              | mA            |
| t <sub>SET</sub>        | 达到 ±1% 的稳定时间,30pF            | SOX 上的阶跃 = 1.2V                                                  |        | 1              | μs            |
| t <sub>CSA_ON_DEL</sub> | 从 INLx 开启到电流检测放大器开启的延迟       | SR = 1000V/μs、500V/μs或250V/μs                                    | 500    | )              | ns            |
| t <sub>CSA_ON_DEL</sub> | 从 INLx 开启到电流检测放大器开启的延迟       | SR = 50V/ µ s                                                    | 4300   | )              | ns            |
| V <sub>DRIFT</sub>      | 漂移失调电压                       | 相电流 = 0A                                                         | -160   | 160            | μ <b>A</b> /℃ |
| I <sub>VREF</sub>       | VREF 输入电流                    | VREF = 3.0V , nSLEEP = 0 或 1                                     |        | 25             | μA            |
| 逐脉冲电流阵                  | 艮制                           |                                                                  |        |                | •             |
| $V_{LIM}$               | 逐周期电流限制条件下 ILIMIT 引脚上的<br>电压 |                                                                  | VREF/2 | VREF -<br>0.25 | V             |
| V <sub>LIM_DIS</sub>    | ILIMIT 引脚上用于禁用逐周期电流限制的电压     |                                                                  | VREF   | GVDD           | V             |
| I <sub>LIMIT</sub>      | 与 VLIM 引脚电压范围对应的电流限制         |                                                                  | 0      | 4              | Α             |
| I <sub>LIM_AC</sub>     | 电流限制准确度                      | VREF = 3.3V , ILIMIT > 1A                                        | ±θ     | 3              | %             |
| I <sub>LIM_AC</sub>     | 电流限制准确度                      | VREF = 3.3V , 0.5A < ILIMIT < 1A                                 | ±10    | )              | %             |
| t <sub>BLANK</sub>      | 逐周期电流限制消隐时间                  | SLEW = 00b、01b 或 10b,<br>ILIM_BLANK_SEL = 00b,硬件型号               | 1.75   | ;              | μs            |
| t <sub>BLANK</sub>      | 逐周期电流限制消隐时间                  | SLEW = 00b、01b 或 10b ,<br>ILIM_BLANK_SEL = 01b                   | 2.25   | <b>i</b>       | μs            |
| t <sub>BLANK</sub>      | 逐周期电流限制消隐时间                  | SLEW = 00b、01b 或 10b,<br>ILIM_BLANK_SEL = 10b                    | 2.75   | i              | μs            |
| t <sub>BLANK</sub>      | 逐周期电流限制消隐时间                  | SLEW = 00b、01b 或 10b,<br>ILIM_BLANK_SEL = 11b                    | 3.75   | j              | μs            |
| t <sub>BLANK</sub>      | 逐周期电流限制消隐时间                  | SLEW = 11b,ILIM_BLANK_SEL = 00b,硬件型号                             | 5.5    | j              | μs            |
| t <sub>BLANK</sub>      | 逐周期电流限制消隐时间                  | SLEW = 11b , ILIM_BLANK_SEL = 01b                                | 6      | }              | μs            |
| t <sub>BLANK</sub>      | 逐周期电流限制消隐时间                  | SLEW = 11b , ILIM BLANK SEL = 10b                                | 6.5    |                | μs            |



 $T_J$  =  $-40^{\circ}$ C 至 +150 $^{\circ}$ C , $V_{VM}$  = 4.5V 至 65V (除非另有说明)。典型限值适用于  $T_A$  = 25 $^{\circ}$ C、 $V_{VM}$  = 24V

|                               | 参数                 | 测试条件                              | 最小值  | 典型值  | 最大值  | 单位 |
|-------------------------------|--------------------|-----------------------------------|------|------|------|----|
| t <sub>BLANK</sub>            | 逐周期电流限制消隐时间        | SLEW = 11b , ILIM_BLANK_SEL = 11b |      | 7.5  |      | μs |
| 保护电路                          |                    |                                   |      |      |      |    |
|                               |                    | VM 上升                             | 4.2  | 4.35 | 4.5  | V  |
| $V_{UVLO}$                    | 电源欠压锁定 (UVLO)      | VM 下降                             | 4.0  | 4.15 | 4.3  | V  |
| V <sub>UVLO_HYS</sub>         | 电源欠压锁定迟滞           | 上升至下降阈值                           |      | 200  |      | mV |
| t <sub>UVLO</sub>             | 电源欠压抗尖峰脉冲时间        |                                   | 3    | 6    | 10   | μs |
|                               |                    | 电源电压上升,OVP_EN = 1,<br>OVP_SEL = 0 | 60   | 62.5 | 65   | V  |
| $V_{OVP}$                     | 电源过压保护 (OVP)       | 电源电压下降,OVP_EN = 1,<br>OVP_SEL = 0 | 58   | 61   | 63.5 | V  |
| VOVP                          | (SPI 器件)           | 电源电压上升,OVP_EN = 1,<br>OVP_SEL = 1 | 32.5 | 34   | 35   | V  |
|                               |                    | 电源电压下降,OVP_EN = 1,<br>OVP_SEL = 1 | 32   | 33   | 34   | V  |
| V <sub>OVP_HYS</sub>          | 电源过压保护 (OVP)       | 上升至下降阈值,OVP_SEL = 1               |      | 8.0  |      | V  |
| - OVP_D18                     | (SPI 器件)           | 上升至下降阈值,OVP_SEL = 0               |      | 1.45 |      | V  |
| t <sub>OVP</sub>              | 电源过压抗尖峰脉冲时间        |                                   | 2.5  | 6.5  | 12   | μs |
| $V_{CPUV}$                    | 电荷泵欠压锁定(高于 VM)     | 电源上升                              | 2.1  | 2.7  | 3.2  | V  |
| V CPUV                        | 电何永八压锁定(同 ) VIVI)  | 电源下降                              | 1.8  | 2.45 | 2.95 | V  |
| V <sub>CPUV_HYS</sub>         | 电荷泵 UVLO 迟滞        | 上升至下降阈值                           |      | 250  |      | mV |
| \/                            | 描划各区思力区部宁          | 电源上升                              | 2.7  | 2.85 | 3    | V  |
| $V_{AVDD\_UV}$                | 模拟稳压器欠压锁定          | 电源下降                              | 2.5  | 2.65 | 2.8  | V  |
| V <sub>AVDD</sub> _<br>uv_hys | 模拟稳压器欠压锁定迟滞        | 上升至下降阈值                           |      | 200  |      | mV |
| $V_{GVDD\_UV}$                | GVDD 稳压器欠压锁定       | 电源上升                              | 3.1  | 3.3  | 3.5  | V  |
| V <sub>GVDD_UV</sub>          | GVDD 稳压器欠压锁定       | 电源下降                              | 2.9  | 3.1  | 3.3  | V  |
| V <sub>GVDD_UV_H</sub><br>ys  | 模拟稳压器欠压锁定迟滞        | 上升至下降阈值                           |      | 190  |      | mV |
| $I_{OCP}$                     | 过流保护跳变点(SPI器件)     | OCP_LVL = 00b 或 01b               | 4.5  |      |      | Α  |
| I <sub>OCP</sub>              | 过流保护跳变点(SPI器件)     | OCP_LVL = 10b 或 11b               | 2    |      |      | Α  |
| I <sub>OCP</sub>              | 过流保护跳变点(硬件器件)      | OCP 引脚连接至 AGND 或 OCP 引脚处于高阻态      | 4.5  |      |      | Α  |
| I <sub>OCP</sub>              | 过流保护跳变点(硬件器件)      | OCP 连接至 GVDD                      | 2    |      |      | Α  |
|                               |                    | OCP_DEG = 00b                     | 0.2  | 0.6  | 1.2  | μs |
|                               | <br> 过流保护抗尖峰脉冲时间   | OCP_DEG = 01b                     | 0.6  | 1.25 | 1.8  | μs |
| •                             | (SPI 器件)           | OCP_DEG = 10b                     | 1    | 1.6  | 2.5  | μs |
| t <sub>OCP</sub>              |                    | OCP_DEG = 11b                     | 1.4  | 2    | 3    | μs |
|                               | 过流保护抗尖峰脉冲时间 (硬件器件) |                                   | 0.6  | 1.25 | 1.8  | μs |
| 4                             | 过流保护重试时间           | OCP_RETRY = 0                     | 4    | 5    | 6    | ms |
| <sup>t</sup> RETRY            | (SPI 器件)           | OCP_RETRY = 1                     | 425  | 500  | 575  | ms |
| t <sub>RETRY</sub>            | 过流保护重试时间 (硬件器件)    |                                   | 4    | 5    | 6    | ms |
| T <sub>OTW</sub>              | 热警告温度              | 芯片温度 (T」)                         | 160  | 170  | 180  | °C |
| T <sub>OTW_HYS</sub>          | 热警告迟滞              | 芯片温度 (T <sub>J</sub> )            | 25   | 30   | 35   | °C |
| T <sub>TSD</sub>              | 热关断温度              | 芯片温度 (T <sub>.</sub> )            | 175  | 185  | 195  | °C |

Product Folder Links: DRV8376



 $T_J$  =  $-40^{\circ}$ C 至 +150°C ,  $V_{VM}$  = 4.5V 至 65V ( 除非另有说明 ) 。典型限值适用于  $T_A$  = 25°C、 $V_{VM}$  = 24V

| 参数                   |       | 测试条件                   | 最小值 | 典型值 | 最大值 | 单位 |
|----------------------|-------|------------------------|-----|-----|-----|----|
| T <sub>TSD_HYS</sub> | 热关断迟滞 | 芯片温度 (T <sub>J</sub> ) | 25  | 30  | 35  | °C |

## 6.6 SPI 时序要求

|                      |              | 最小值 | 标称值 | 最大值 | 单位 |
|----------------------|--------------|-----|-----|-----|----|
| t <sub>READY</sub>   | 上电后 SPI 就绪   |     |     | 1   | ms |
| t <sub>HI_nSCS</sub> | nSCS 最短高电平时间 | 300 |     |     | ns |
| t <sub>SU_nSCS</sub> | nSCS 输入设置时间  | 25  |     |     | ns |
| t <sub>HD_nSCS</sub> | nSCS 输入保持时间  | 25  |     |     | ns |
| t <sub>SCLK</sub>    | SCLK 最小周期    | 100 |     |     | ns |
| t <sub>SCLKH</sub>   | SCLK 最短高电平时间 | 50  |     |     | ns |
| t <sub>SCLKL</sub>   | SCLK 最短低电平时间 | 50  |     |     | ns |
| t <sub>SU_SDI</sub>  | SDI 输入数据设置时间 | 25  |     |     | ns |
| t <sub>HD_SDI</sub>  | SDI 输入数据保持时间 | 25  |     |     | ns |
| t <sub>DLY_SDO</sub> | SDO 输出数据延迟时间 |     |     | 25  | ns |
| t <sub>EN_SDO</sub>  | SDO 启用延迟时间   |     |     | 50  | ns |
| t <sub>DIS_SDO</sub> | SDO 禁用延迟时间   |     |     | 50  | ns |

## 6.7 SPI 从模式时序



图 6-1. SPI 辅助模式时序

English Data Sheet: SLVSHD4



## 7详细说明

### 7.1 概述

DRV8376 器件是一款集成式 400mΩ (高侧和低侧 MOSFET 的导通状态电阻之和)驱动器,适用于三相电机驱动应用。该器件通过集成三个半桥 MOSFET、栅极驱动器、电荷泵、电流检测放大器以及用于外部负载的线性稳压器,降低了系统元件数量、成本和复杂性。标准的串行外设接口 (SPI) 提供了一种简单的方法,可通过外部控制器配置各种器件设置和读取故障诊断信息。或者,硬件接口 (H/W) 选项允许通过固定外部电阻器来配置常用的设置。

该架构使用内部状态机来防止发生短路事件,并防止内部功率 MOSFET 发生 dv/dt 寄生导通。

DRV8376 器件集成了三个双向电流检测放大器,旨在使用内置电流检测来监控流过每个低侧 MOSFET 的电流。可通过 SPI 或硬件接口调整放大器的增益设置。

除了高度的器件集成之外, DRV8376 器件还提供广泛的集成保护功能。这些功能包括电源欠压锁定 (UVLO)、电荷泵欠压锁定 (CPUV)、过流保护 (OCP)、AVDD 和 GVDD 欠压锁定 (AVDD\_UV、GVDD\_UV) 和过热关断 (OTW 和 OTSD)。故障事件由 nFAULT 引脚指示,可在 SPI 器件版本的 SPI 寄存器中获得详细信息。

DRV8376 器件采用 VQFN 表面贴装封装。VQFN 封装尺寸为 6mm×5mm。



## 7.2 功能方框图



图 7-1. DRV8376S 方框图

Product Folder Links: DRV8376





图 7-2. DRV8376H 方框图



## 7.3 特性说明

表 7-1 列出了驱动器的外部元件的建议值。

表 7-1. DRV8376 外部元件

| 元件                   | 引脚 1      | 引脚 2        | 推荐                                            |
|----------------------|-----------|-------------|-----------------------------------------------|
| C <sub>VM1</sub>     | VM        | PGND        | X5R 或 X7R, 0.1μF, TI 建议电容器的额定电压至少是器件正常工作电压的两倍 |
| C <sub>VM2</sub>     | VM        | PGND        | ≥ 10μF,TI 建议电容器的额定电压至少是器件正常工作电压的两倍            |
| C <sub>CP</sub>      | СР        | VM          | X5R 或 X7R、16V、0.1μF 电容器                       |
| $C_{GVDD}$           | GVDD      | AGND        | X5R 或 X7R , 1μF , ≥ 10V                       |
| C <sub>AVDD</sub>    | AVDD      | AGND        | X5R 或 X7R、0.1μF、≥ 6.3V                        |
| R <sub>nFAULT</sub>  | AVDD/GVDD | nFAULT      | 5.1kΩ 上拉电阻器                                   |
| R <sub>MODE_SR</sub> | MODE_SR   | AGND 或 GVDD | DRV8376H 硬件接口                                 |
| R <sub>SLEW</sub>    | SLEW      | AGND 或 GVDD | DRV8376H 硬件接口                                 |
| R <sub>OCP</sub>     | OCP       | AGND 或 GVDD | DRV8376H 硬件接口                                 |
| R <sub>GAIN</sub>    | 增益        | AGND 或 GVDD | DRV8376H 硬件接口                                 |
| C <sub>VREF</sub>    | VREF      | AGND        | X5R 或 X7R , 0.1μF , 额定电压为 VREF 的电容器 ( 可 选 )   |

#### 备注

TI 建议在 nFAULT 上连接上拉电阻器(即使不使用它),以避免意外进入内部测试模式。如果使用外部电源上拉 nFAULT,请确保上电时将其拉至 >2.2V。

#### 7.3.1 输出级

DRV8376 器件包含一个以三相桥配置连接的集成式  $400 m\Omega$  (高侧和低侧 FET 的导通状态电阻之和) NMOS FET。倍增电荷泵可在宽工作电压范围内为高侧 NMOS FET 提供适合的栅极偏置电压,此外还提供 100% 占空比支持。内部线性稳压器为低侧 MOSFET 提供栅极偏置电压。



#### 7.3.2 控制模式

DRV8376 系列器件提供四种不同的控制模式,来支持各种换向和控制方法。表 7-2 展示了 DRV8376 器件的各种模式。

表 7-2. PWM 控制模式

| MODE 类型 | MODE_SR 引脚(硬<br>件型号)             | PWM_MODE 位<br>(SPI 型号) | SR 位(SPI 型号)               | PWM 模式 | ASR 和 AAR 模式  |
|---------|----------------------------------|------------------------|----------------------------|--------|---------------|
| 模式 1    | 连接到 AGND                         | PWM_MODE = 00b         | EN_ASR = 0 ,<br>EN_AAR = 0 | 6x 模式  | ASR 和 AAR 已禁用 |
| 模式 2    | 高阻态                              | PWM_MODE = 01b         | EN_ASR = 1 ,<br>EN_AAR = 1 | 6x 模式  | ASR 和 AAR 已启用 |
| 模式 3    | 通过 R <sub>MODE</sub> 连接到<br>GVDD | PWM_MODE = 10b         | EN_ASR = 0 ,<br>EN_AAR = 0 | 3x 模式  | ASR 和 AAR 已禁用 |
| 模式 4    | 连接到 GVDD                         | PWM_MODE = 11b         | EN_ASR = 1 ,<br>EN_AAR = 1 | 3x 模式  | ASR 和 AAR 已启用 |

#### 备注

器件仅在上电期间检测 MODE\_SR 引脚或读取 PWM\_MODE 寄存器,并且器件在运行期间不支持 MODE\_SR/PWM\_MODE 更改。

### 7.3.2.1 6x PWM 模式 ( PWM\_MODE = 00b 或 01b 或者 MODE\_SR 引脚连接至 AGND 或处于高阻态 )

在 6x PWM 模式下,每个半桥支持三种输出状态:低电平、高电平或高阻抗(高阻态)。相应的 INHx 和 INLx 信号控制着输出状态,如表 7-3 所示。

表 7-3. 6x PWM 模式真值表

| INLx | INHx | PHASEx |
|------|------|--------|
| 0    | 0    | 高阻态    |
| 0    | 1    | Н      |
| 1    | 0    | L      |
| 1    | 1    | 高阻态    |

图 7-3 展示了在 6x PWM 模式下配置的 DRV8376 的应用图。





图 7-3. 6x PWM 模式



## 7.3.2.2 3x PWM 模式 (xPWM\_MODE = 10b 或 11b 或 MODE\_SR 引脚连接至 GVDD 或通过 R<sub>MODE</sub> 连接至 GVDD)

在 3x PWM 模式下,INHx 引脚控制每个半桥并支持两种输出状态:低电平或高电平。INLx 引脚用于将半桥置于高阻态。如果不需要高阻态,请将所有 INLx 引脚保持在逻辑高电平。相应的 INHx 和 INLx 信号控制着输出状态,如表 7-4 所示。

表 7-4. 3x PWM 模式真值表

| INLx | INHx | PHASEx |
|------|------|--------|
| 0    | X    | 高阻态    |
| 1    | 0    | L      |
| 1    | 1    | Н      |

图 7-4 展示了在 3x PWM 模式下配置的 DRV8376 的应用图。



图 7-4. 3x PWM 模式



## 7.3.3 器件接口模式

DRV8376 系列器件支持两种不同的接口模式 (SPI 和硬件),使终端应用的设计更灵活或简单。这两种接口模式 共享相同的四个引脚,允许不同的版本之间实现引脚对引脚兼容。这种兼容性让应用设计人员可以评估一个接口 版本,然后只需对其设计进行极少修改即可切换到另一个版本。

#### 7.3.3.1 串行外设接口 (SPI)

SPI 器件支持串行通信总线,使外部控制器能够与 DRV8376 之间进行数据的发送和接收。这支持外部控制器配置器件设置并读取详细的故障信息。该接口是一种使用 SCLK、SDI、SDO 和 nSCS 引脚的四线制接口,下面对此进行了说明:

- SCLK 引脚是一个输入引脚,它接受时钟信号以确定何时在 SDI 和 SDO 引脚上捕获和传播数据。
- SDI 引脚是数据输入引脚。
- SDO 引脚是数据输出引脚。SDO 引脚可以通过 SDO MODE 配置为开漏或推挽。
- nSCS 引脚是片选输入引脚。该引脚上的逻辑低电平信号支持与 DRV8376 进行 SPI 通信。

更多有关 SPI 的信息,请参阅 带 7.5。

### 7.3.3.2 硬件接口

硬件接口器件将四个 SPI 引脚转换为四个可通过电阻器配置的输入端,即 GAIN、SLEW、MODE\_SR 和 OCP。

硬件接口让应用设计人员可通过将引脚连接为逻辑高电平或逻辑低电平,或使用简单的上拉或下拉电阻,进行常用的器件设置配置。因此,外部控制器不再需要 SPI 总线。一般故障信息仍可通过 nFAULT 引脚获得。

- GAIN 引脚可配置电流检测放大器的增益。
- SLEW 引脚可配置输出电压的压摆率。
- MODE SR 引脚可配置 PWM 控制模式。
- OCP 引脚用于配置 OCP 电平。

更多有关硬件接口的信息,请参阅 # 7.3.9。



图 7-5. DRV8376S SPI 接口



图 7-6. DRV8376H 硬件接口



#### 7.3.4 AVDD 和 GVDD 线性稳压器

DRV8376 系列器件中集成了一个 3.3V 和 5V 线性稳压器,可供外部电路使用。AVDD 和 GVDD 稳压器用于为器件的内部数字电路供电,此外,该稳压器还可以为低功耗 MCU 或其他支持低电流(高达 30mA)的电路提供电源电压。AVDD 稳压器的输出应在 AVDD 引脚附近旁路,通过一个 X5R 或 X7R、0.1µF、6.3V 陶瓷电容器直接连接回至相邻的 AGND 接地引脚。GVDD 稳压器的输出应在 GVDD 引脚附近旁路,通过一个 X5R 或 X7R、1µF、10V 陶瓷电容器直接连接回至相邻的 AGND 接地引脚。

AVDD 标称空载输出电压为 3.3V。



图 7-7. GVDD 线性稳压器方框图

图 7-8. AVDD 线性稳压器方框图

可以使用方程式 1 和方程式 2 来计算以 VM 作为电源的 AVDD 和 GVDD 线性稳压器在器件中耗散的功率。

$$P = (V_{VM} - V_{AVDD}) \times I_{AVDD} \tag{1}$$

$$P = (V_{VM} - V_{GVDD}) \times I_{GVDD} \tag{2}$$

例如,当 $V_{VM}$ 为24V时,从AVDD汲取20mA的电流会导致方程式3所示的功率耗散。

$$P = (24 \text{ V} - 3.3 \text{ V}) \times 20 \text{ mA} = 414 \text{ mW}$$
 (3)

#### 备注

线性稳压器 AVDD 和 GVDD 的组合外部电流支持仅限于 30mA。如果外部负载的 30mA 连接到 AVDD,则不要将任何外部负载连接到 GVDD,反之亦然。



## 7.3.5 电荷泵

由于输出级使用 N 沟道 FET,因此该器件需要高于 VM 电源的栅极驱动电压才能完全增强高侧 FET。DRV8376集成了一个电荷泵电路,可为此目的生成高于 VM 电源的电压。

电荷泵需要一个外部电容器才能运行。有关这些电容器的详细信息(值、连接等),请参阅方框图和引脚说明并参阅(节 7.3)部分。

当 nSLEEP 为低电平时或过热关断期间,电荷泵会关断。



图 7-9. DRV8376 电荷泵



#### 7.3.6 压摆率控制

对半桥的 MOSFET 实施可调栅极驱动电流控制,以实现压摆率控制。MOSFET VDS 压摆率是优化辐射发射、二极管恢复尖峰的能量和持续时间以及与寄生效应相关的开关电压瞬态的关键因素。这些压摆率主要由内部 MOSFET 的栅极电荷的速率决定,如图 7-10 所示。



图 7-10. 压摆率电路实现

在硬件型号中,每个半桥的压摆率可以通过 SLEW 引脚进行调整,在 SPI 器件型号中则使用 SLEW 位进行调整。每个半桥都可以选择为 1.1V/ns、0.5V/ns、0.25V/ns 或 0.05V/ns 的压摆率设置。压摆率根据 OUTx 引脚电压的上升时间和下降时间计算得出,如图 7-11 所示。



图 7-11. 压摆率时序

#### 备注

DRV8376H 器件仅在上电期间检测 SLEW 引脚,并且在运行期间不支持压摆率更改。在 DRV8376S 器件中,可在运行期间通过寄存器写入来更改压摆率。TI 建议不要在运行期间更改压摆率。



## 7.3.7 跨导 ( 死区时间 )

该器件针对 MOSFET 的任何跨导提供全面保护。在半桥配置中,通过插入死区时间 (t<sub>dead</sub>) 可确保高侧和低侧 MOSFET 的运行,从而避免任何击穿电流。这是通过检测高侧和低侧 MOSFET 的栅源电压 (VGS) 并确保高侧 MOSFET 的 VGS 已达到低于关断电平,然后再打开同一半桥的低侧 MOSFET 来实现的,如图 7-12 和图 7-13 所示。



图 7-12. 跨导保护





### 7.3.8 传播延迟

传播延迟时间 (t<sub>od</sub>) 是输入逻辑边沿与栅极驱动器电压变化之间的时间。

#### 备注

在电流限制模式或主动消磁模式期间,当输入命令通过器件传播时,会添加一个小的数字延迟,并且用户在这些模式下可能会看到多达 300ns 的延迟。



图 7-14. 传播延迟时序

## 7.3.9 引脚图

本节介绍所有数字输入和输出引脚的 I/O 结构。

#### 7.3.9.1 逻辑电平输入引脚(内部下拉)

图 7-15 显示了逻辑电平引脚 DRVOFF、INHx、INLx、nSLEEP、SCLK 和 SDI 的结构。输入可以由电压或外部电阻器驱动。建议在器件睡眠模式下将这些引脚置于低电平,以减少通过内部下拉电阻器的漏电流。



图 7-15. 逻辑电平输入引脚结构

## 7.3.9.2 逻辑电平输入引脚(内部上拉)

图 7-16 展示了逻辑电平引脚 nSCS 的输入结构。输入可以由电压或外部电阻器驱动。

Copyright © 2024 Texas Instruments Incorporated

English Data Sheet: SLVSHD4





图 7-16. 逻辑 nSCS

## 7.3.9.3 开漏引脚

图 7-17 展示了开漏模式下的开漏输出引脚、nFAULT 和 SDO 的结构。开漏输出需要外部上拉电阻器正常运行。



图 7-17. 漏极开路

## 7.3.9.4 推挽引脚

图 7-18 展示了推挽模式下的 SDO 结构。通过配置 SDO\_VSEL,可以将推挽模式下的 SDO 电源选择为 GVDD或 AVDD。



图 7-18. 推挽

#### 7.3.9.5 四电平输入引脚

图 7-19 显示了硬件接口器件上四电平输入引脚 GAIN、MODE、\_SR、SLEW 和 OCP 的结构。可以通过外部电阳器设置该输入。



图 7-19. 四电平输入引脚结构



#### 7.3.10 电流检测放大器

DRV8376 集成了三个高性能低侧电流检测放大器,以便使用内置电流检测进行电流测量。通常会通过测量低侧电流来实施过流保护、外部扭矩控制或通过外部控制器进行无刷直流换向。三个放大器都可用于检测每个半桥臂(低侧 FET)中的电流。电流检测放大器包括可编程增益等特性,并在电压基准引脚(VREF)上提供外部基准。

#### 7.3.10.1 电流检测放大器操作

DRV8376 上的 SOx 引脚输出的模拟电压与低侧 FET 中流动的电流和增益设置 (G<sub>CSA</sub>) 的乘积成比例。增益设置可在四个不同级别之间调节,这些级别可通过 GAIN 引脚(在硬件器件型号中)或 GAIN 位(在 SPI 器件型号中)设置。

图 7-20 显示了电流检测放大器的内部架构。电流检测是通过 DRV8376 器件的每个低侧 FET 上的检测 FET 实施的。该电流信息馈送到内部 I/V 转换器,该转换器根据 VREF 引脚上的电压和增益设置在 SOX 引脚上生成 CSA 输出电压。CSA 输出电压可按以下公式计算:

$$SOX = {\binom{V_{REF}}{2}} \pm GAIN \times I_{OUTX}$$
(4)



图 7-20. 集成电流检测放大器



图 7-21 和图 7-22 显示了放大器工作范围的详细信息。在双向运行中,0V 输入的放大器输出设置为 VREF/2。差分输入的任何变化都会导致输出乘以 CSA\_GAIN 因子发生相应的变化。放大器有一个定义的线性区域,在该区域内它可以保持运行。



图 7-21. 双向电流检测输出



图 7-22. 双向电流检测区域

#### 备注

电流检测放大器在输出端仅支持容性负载。TI 建议在电流检测放大器的输出端连接由电阻器和电容器组成的低通滤波器。

#### 备注

电流检测放大器支持动态增益变化。在硬件型号中,增益会通过引脚检测每 1ms 进行一次采样,而任何增益变化均通过 SPI 写入实现(在 SPI 型号中)。收到增益更改命令后,新的增益将在任何 INLx 信号的下个下降沿应用于所有三个电流检测放大器。



#### 7.3.11 主动消磁

DRV8376 系列器件具有智能整流特性(主动消磁),可通过减少二极管导通损耗来降低器件中的功率损耗。启用此特性后,只要该器件检测到二极管导通,它就会自动导通相应的 MOSFET。对于硬件型号,可以使用 MODE\_SR 引脚配置此特性。在 SPI 器件型号中,这可以通过 EN\_ASR 和 EN\_AAR 位进行配置。智能整流分为自动同步整流 (ASR) 模式和自动异步整流 (AAR) 模式两类,后续几节对此进行了介绍。

#### 各注

在 SPI 器件型号中, EN ASR 和 EN AAR 这两个位都需要设置为 1 才能启用主动消磁。

DRV8376 器件包括一个高侧 (AD\_HS) 和低侧 (AD\_LS) 比较器,用于检测每个半桥上器件中的负电流。AD\_HS 比较器将检测 FET 输出与电源电压 (VM) 阈值进行比较,而 AD\_LS 比较器则与接地 (0V) 阈值进行比较。根据从 OUTx 流向 VM 或从 PGND 流向 OUTx 的电流,AD\_HS 或 AD\_LS 比较器跳变。该比较器为主动消磁特性的运行提供基准点。



图 7-23. 主动消磁运行

表 7-2 显示了 DRV8376 器件中 ASR 和 AAR 模式的配置。

备注

在发生 OCP 事件时禁用主动消磁。

### 7.3.11.1 自动同步整流模式 (ASR 模式 )

自动同步整流 (ASR) 模式分为换向期间的 ASR 和 PWM 模式期间的 ASR 这两类。

#### 7.3.11.1.1 自动同步整流(换向模式)

图 7-24 展示了在 BLDC 电机换向期间主动消磁的运行情况。如图 7-24 (a) 所示,电流在一个换向状态下从 HA 流向 LC。在如 图 7-24 (b) 所示的换向转换期间,HB 开关接通,而 OUTA 中的换向电流(由电机电感引起)流经 LA 的体二极管。这会导致更高的二极管损耗,具体取决于换向电流。可通过为换向时间开启 LA 减少该换向损耗,如图 7-24 (c) 所示。

类似地, 高侧 FET 的运行在图 7-24 (d)、(e) 和 (f) 中实现。



图 7-24. BLDC 电机换向中的 ASR

提交文档反馈

Copyright © 2024 Texas Instruments Incorporated

30



图 7-25 (a) 显示了以梯形换向方式运行的 BLDC 电机在自动同步整流模式下的 BLDC 电机相电流波形。该图显示了在单个换向周期中各种开关的运行情况。

图 7-25 (b) 显示了换向周期的放大波形,详细说明了 ASR 模式启动时的裕度时间 (t<sub>margin</sub>) 和 ASR 模式由于主动消磁比较器阈值和延迟而提前停止的情况。



(a) Commutation current of Phase "A"



(b) Zoomed waveform of Active Demagnetization

图 7-25. BLDC 电机换向中 ASR 的电流波形



## 7.3.11.1.2 自动同步整流 (PWM 模式)

图 7-26 显示了 PWM 模式下 ASR 的运行情况。如该图所示,PWM 仅应用于高侧 FET,而低侧 FET 始终关断。在 PWM 关断期间,低侧 FET 的电流衰减,从而导致更高的功率损耗。因此,该模式支持在低侧二极管导通期间导通低侧 FET。



图 7-26. ASR 处于 PWM 模式

32 提交文档反馈

Copyright © 2024 Texas Instruments Incorporated

Product Folder Links: DRV8376



### 7.3.11.2 自动异步整流模式 (AAR 模式)

图 7-27 显示了 PWM 模式下 AAR 的运行情况。如该图所示,在同步整流中将 PWM 应用于高侧和低侧 FET。在低侧 FET 导通期间,对于电感较低的电机,电流可能衰减至零并变为负值,因为低侧 FET 处于导通状态。这会对 BLDC 电机运行产生负扭矩。启用 AAR 模式时,会监测衰减期间的电流,并且一旦电流达到接近零,低侧 FET 便会关断。这节省了 BLDC 电机中建立的负电流,从而实现更好的噪声性能和更好的热管理。



图 7-27. AAR 处于 PWM 模式



#### 7.3.12 逐周期电流限制

如果流经低侧 MOSFET 的电流超过 I<sub>LIMIT</sub> 电流,电流限制电路将激活。此特性将电机电流限制为低于 I<sub>LIMIT</sub>。

电流限制电路利用三相的电流检测放大器输出,并将该电压与 ILIMIT 引脚处的电压进行比较。图 7-28 展示了电流限制电路的实现方式,其中电流检测放大器的输出与星形连接的电阻网络相结合。这个测得的电压  $V_{MEAS}$  与外部基准电压  $V_{ILIMIT}$  进行比较,以实现电流限制实施。在 OUTX 引脚上检测到的电流与  $V_{MEAS}$  阈值之间的关系如下所示:

$$V_{MEAS} = {\binom{V_{VREF}/2}{2}} - ((I_{OUTA} + I_{OUTB} + I_{OUTC}) \times GAIN/3)$$
(5)

其中

- V<sub>VREF</sub> 是电流检测放大器电源
- I<sub>OUTX</sub> 是流入低侧 MOSFET 的电流
- CSA GAIN 是电流检测放大器增益

可以通过配置 ILIMIT 引脚上的电压来调整 I<sub>LIMIT</sub> 阈值。当 ILIMIT 引脚上的电压在 V<sub>REF</sub>/2 至 V<sub>MEAS</sub> 之间变化时, ILIMIT 会在 0A 至 4A 之间呈线性变化。可以施加大于 V<sub>REF</sub>/2 的电压来禁用 ILIMIT。

在高侧和低侧开关控制输入(INHx 和 INLx)的每个上升沿,电流限制比较器输出均存在一个消隐时间,而在消隐时间内,DRV8376输出状态取决于 INHx 和 INLx 状态。在 SPI 器件中,消隐时间通过 ILIM\_BLANK\_SEL 进行配置,而在硬件型号中,对于 50的压摆率,消隐时间固定为 5.5us,对于所有其他压摆率,消隐时间则固定为 1.8us。



图 7-28. 电流限制实现

当电流限制激活时,每个半桥的高侧 FET 将被禁用,直到该半桥的高侧 (INHx) 的上升沿为止,如图 7-29 所示。在 SPI 器件型号中,通过配置 ILIM\_MODE 位,低侧 FET 可以在制动模式或滑行(高阻态)模式下运行。在硬件型号中,低侧 FET 在滑行(高阻态)模式下运行。





图 7-29. 逐周期电流限制运行



图 7-30. 低侧在制动模式下开关的逐周期电流限制运行

Product Folder Links: DRV8376



图 7-31. 低侧在滑行模式下开关的逐周期电流限制运行

图 7-32 显示了驱动器在制动模式下的运行情况,其中电流通过低侧 FET 再循环,而高侧 FET 被禁用。

图 7-33 显示了驱动器在高阻态模式下的运行情况,其中电流通过低侧 FET 的体二极管再循环,而高侧 FET 被禁用。



图 7-32. 制动状态





图 7-33. 滑行状态

### 备注

在制动运行期间,大电流会流过低侧 FET,最终会触发过流保护电路。这允许高侧 FET 的体二极管传导制动能量并将其泵送到 VM 电源轨。



#### 7.3.12.1 具有 100% 占空比输入的逐周期电流限制

如果对 PWM 输入施加 100% 占空比,则没有边沿可用于重新开启高侧 FET。为了克服此问题,DRV8376 具有内置内部 PWM 时钟,当高侧 FET 在超过 I<sub>LIMIT</sub> 阈值后被禁用时,该时钟用于重新开启高侧 FET。在 SPI 型号 DRV8376 中,可以通过 PWM\_100\_DUTY\_SEL 将此内部 PWM 时钟配置为 10kHz、20kHz 或 40kHz。在硬件型号 DRV8376 中,PWM 内部时钟设置为 20kHz。图 7-34 显示了具有 100% 占空比的运行情况。



图 7-34. 具有 100% PWM 占空比的逐周期电流限制运行



## 7.3.13 保护功能

DRV8376 系列器件可防止 VM 欠压、电荷泵欠压和过流事件。表 7-5 总结了各种故障详细信息。

## 表 7-5. 故障操作和响应 (SPI 器件)

| 故障                  | 条件                                       | 配置                | 报告     | ····································· | 逻辑        | 恢复                                                                                   |
|---------------------|------------------------------------------|-------------------|--------|---------------------------------------|-----------|--------------------------------------------------------------------------------------|
| 以降                  | 無竹                                       | ALE.              | 1水豆    | Π <i>η</i>                            | <b>皮科</b> | * * * *                                                                              |
| VM 欠压<br>(RESET)    | V <sub>VM</sub> < V <sub>UVLO</sub>      | _                 | -      | 高阻态                                   | 禁用        | 自动:<br>V <sub>VM</sub> > V <sub>UVLO_R</sub><br>CLR_FLT,nSLEEP 复位脉冲(RESET<br>位)      |
| GVDD 欠压<br>(RESET)  | V <sub>GVDD</sub> < V <sub>GVDD_UV</sub> | _                 | _      | 高阻态                                   | 禁用        | 自动:     V <sub>GVDD</sub> > V <sub>GVDD_UV_R</sub> CLR_FLT,nSLEEP 复位脉冲(RESET 位)      |
| AVDD 欠压<br>(RESET)  | V <sub>AVDD</sub> < V <sub>AVDD_UV</sub> | -                 | ı      | 高阻态                                   | 禁用        | 自动:<br>V <sub>AVDD</sub> > V <sub>AVDD UV_R</sub><br>CLR_FLT,nSLEEP 复位脉冲(RESET<br>位) |
| 电荷泵欠压<br>(VCP_UV)   | V <sub>CP</sub> < V <sub>CPUV</sub>      |                   | nFAULT | 高阻态                                   | 活动        | 自动:<br>V <sub>VCP</sub> > V <sub>CPUV</sub><br>CLR_FLT,nSLEEP 复位脉冲(VCP_UV<br>位)      |
|                     |                                          | OVP_MODE = 0b     | 无      | 活动                                    | 活动        | 无操作(OVP 禁用)                                                                          |
| 过压保护<br>(OVP)       | V <sub>VM</sub> > V <sub>OVP</sub>       | OVP_MODE = 1b     | 故障     | 高阻态                                   | 活动        | 自动:<br>V <sub>VM</sub> < V <sub>OVP</sub><br>CLR_FLT,nSLEEP 复位脉冲(OVP<br>位)           |
|                     |                                          | OCP_MODE = 00b    | nFAULT | 高阻态                                   | 活动        | 锁存:<br>CLR_FLT,nSLEEP 复位脉冲(OCP<br>位)                                                 |
| 过流保护<br>(OCP)       | I <sub>PHASE</sub> > I <sub>OCP</sub>    | OCP_MODE = 01b    | nFAULT | 高阻态                                   | 活动        | 重试:<br>t <sub>RETRY</sub><br>CLR_FLT,nSLEEP 复位脉冲(OCP<br>位)                           |
|                     |                                          | OCP_MODE = 10b    | nFAULT | 活动                                    | 活动        | 仅报告:<br>CLR_FLT,nSLEEP 复位脉冲(OCP<br>位)                                                |
|                     |                                          | OCP_MODE = 11b    | 无      | 活动                                    | 活动        | 无操作                                                                                  |
| ILIMIT              | V <sub>ILIMIT</sub> > V <sub>SO</sub>    | ILIMFLT_MODE = 0b | 无      | ILIMIT 模式                             | 活动        | 自动: INHx 下一个上升沿上的高侧 INLx 下一个上升沿上的低侧                                                  |
| 12.11111            | VILIMIT - VSO                            | ILIMFLT_MODE = 1b | nFAULT | ILIMIT 模式                             | 活动        | 自动: INHx 下一个上升沿上的高侧 INLx 下一个上升沿上的低侧                                                  |
|                     |                                          | SPIFLT_MODE = 0b  | 无      | 活动                                    | 活动        | 无操作                                                                                  |
| SPI 误差<br>(SPI_FLT) | SCLK、奇偶校验和 ADDR<br>故障                    | SPIFLT_MODE = 1b  | nFAULT | 活动                                    | 活动        | 仅报告:<br>CLR_FLT,nSLEEP 复位脉冲(SPI_FLT<br>位)                                            |
| OTP 误差<br>(OTP_ERR) | OTP 读数错误                                 | _                 | nFAULT | 高阻态                                   | 活动        | 锁存:<br>下电上电,CLR_FLT                                                                  |
|                     |                                          | OTW_MODE = 0b     | 无      | 活动                                    | 活动        | 无操作                                                                                  |
| 热警告<br>(OTW)        | T <sub>J</sub> > T <sub>OTW</sub>        | OTW_MODE = 1b     | nFAULT | 活动                                    | 活动        | 自动:<br>T」 <t<sub>OTW - T<sub>OTW_HYS</sub><br/>CLR_FLT,nSLEEP 脉冲(OTW 位)</t<sub>      |
| 热关断<br>(OTSD)       | T <sub>J</sub> > T <sub>TSD</sub>        | _                 | nFAULT | 高阻态                                   | 活动        | 自动:<br>T <sub>J</sub> <t<sub>TSD- T<sub>TSD_HYS</sub></t<sub>                        |



#### 7.3.13.1 VM 电源欠压锁定 (RESET)

如果在任何时候 VM 引脚上的输入电源电压降至低于 V<sub>UVLO</sub> 阈值 ( VM UVLO 下降阈值 ) ,所有集成式 FET、驱动器电荷泵和数字逻辑控制器都会被禁用,如图 7-35 所示。消除 VM 欠压条件后,将恢复正常运行(驱动器运行)。一旦器件假定 VM,器件状态 (DEV\_STS) 寄存器中的 RESET 位就会锁存为高电平。RESET 位保持高电平状态,直到通过 CLR FLT 位或 nSLEEP 引脚复位脉冲 (t<sub>RST</sub>) 将其清除为止。



图 7-35. VM 电源欠压锁定

#### 7.3.13.2 AVDD 欠压保护 (AVDD\_UV)

在任何时候,如果 AVDD 引脚上的电压降至 V<sub>AVDD\_UV</sub> 阈值以下,所有集成式 FET、驱动器电荷泵和数字逻辑控制器都会被禁用。消除 AVDD 欠压条件后,将恢复正常运行(驱动器运行)。一旦器件假定 VM,器件状态 (DEV\_STS) 寄存器中的 RESET 位就会锁存为高电平。RESET 位保持高电平状态,直到通过 CLR\_FLT 位或 nSLEEP 引脚复位脉冲 (t<sub>RST</sub>) 将其清除为止。

#### 7.3.13.3 GVDD 欠压锁定 (GVDD\_UV)

在任何时候,如果 GVDD 引脚上的电压降至 V<sub>GVDD\_UV</sub> 阈值以下,所有集成式 FET、驱动器电荷泵和数字逻辑控制器都会被禁用。消除 GVDD 欠压条件后,将恢复正常运行(驱动器运行)。一旦器件假定 VM,器件状态 (DEV\_STS) 寄存器中的 RESET 位就会锁存为高电平。RESET 位保持高电平状态,直到通过 CLR\_FLT 位或 nSLEEP 引脚复位脉冲 (t<sub>RST</sub>) 将其清除为止。

### 7.3.13.4 VCP 电荷泵欠压锁定 (CPUV)

如果在任何时候 VCP 引脚(电荷泵)上的电压降至低于电荷泵的 V<sub>CPUV</sub> 阈值电压,则会禁用所有集成式 FET 并将 nFAULT 引脚驱动至低电平。VCP 欠压条件清除后,器件将再次开始正常运行(驱动器运行且 nFAULT 引脚被释放)。电荷泵欠压情况在 FAULT 和 CPUV 位上报告。当电荷泵欠压情况消除后,故障位将自动清除。CPUV 位保持置位状态,直到通过 CLR\_FLT 位或 nSLEEP 引脚复位脉冲 (t<sub>RST</sub>) 将其清除为止。在硬件和 SPI 器件型号中始终启用 CPUV 保护。

#### 7.3.13.5 过压保护 (OV)

无论 VM 引脚上的输入电源电压何时上升至高于 V<sub>OVP</sub> 阈值电压,都会禁用所有集成 FET 并将 nFAULT 引脚驱动 至低电平。OVP 条件清除后,器件将再次开始正常运行(驱动器运行且 nFAULT 引脚被释放)。欠压情况在 FAULT 和 OVP 位上报告。过压条件消失后,FAULT 位将自动清除。OVP 位保持置位状态,直到通过 CLR\_FLT 位或 nSLEEP 引脚复位脉冲 (t<sub>RST</sub>) 将其清除为止。在 SPI 器件上,将 OVP\_MODE 位设置为高电平可启用该保护 功能。在硬件接口器件上,OVP 保护功能会被禁用。

在 SPI 器件型号上,OVP 阈值也可以进行编程。OVP 阈值可以根据 OVP\_SEL 位设置为 35V 或 65V。





图 7-36. 过压保护

#### 7.3.13.6 过流保护 (OCP)

可以通过监测流经 FET 的电流来检测 MOSFET 过流事件。如果流经 FET 的电流超过 I<sub>OCP</sub> 阈值的时间长于 t<sub>OCP</sub> 抗尖峰脉冲时间,则会识别出 OCP 事件并根据 OCP\_MODE 位执行操作。在硬件接口器件上,I<sub>OCP</sub> 阈值通过 OCP 引脚进行设置,t<sub>OCP\_DEG</sub> 固定为 1.2µs,并且 OCP\_MODE 位配置为锁存关断。在 SPI 器件上,I<sub>OCP</sub> 阈值 通过 OCP\_LVL 位设置,而 t<sub>OCP\_DEG</sub> 通过 OCP\_DEG 位设置。

表 7-6 显示了 DRV8376 器件的 OCP 电平和抗尖峰脉冲时间配置。

表 7-6. OCP 配置

|        | • • • • •    |                   |           |
|--------|--------------|-------------------|-----------|
| OCP 设置 | OCP 引脚(硬件型号) | OCP_LVL 位(SPI 型号) | 最低 OCP 电平 |
| OCP 1  | 连接到 AGND     | OCP_LVL = 0b      | 4.5A      |
| OCP 2  | 连接到 GVDD     | OCP_LVL = 1b      | 2A        |

OCP MODE 位可以在四种不同的模式下运行: OCP 锁存关断、OCP 自动重试、OCP 仅报告和 OCP 禁用。

### 7.3.13.6.1 OCP 锁存关断 (OCP\_MODE = 00b)

在该模式下发生 OCP 事件后,所有 MOSFET 都被禁用,并且 nFAULT 引脚被驱动至低电平。FAULT、OCP 和相应的 FET OCP 位在 SPI 寄存器中被锁存为高电平。OCP 条件清除并通过 CLR\_FLT 位或 nSLEEP 复位脉冲 (t<sub>RST</sub>) 发出清除故障命令后,器件将再次开始正常运行(驱动器运行且释放 nFAULT 引脚)。





图 7-37. 过流保护 - 锁存关断模式

#### 7.3.13.6.2 OCP 自动重试 (OCP MODE = 01b)

在该模式下发生 OCP 事件后,所有 FET 都被禁用,并且 nFAULT 引脚被驱动至低电平。FAULT、OCP 和相应的 FET OCP 位在 SPI 寄存器中被锁存为高电平。在  $t_{RETRY}$  时间过后,器件将自动重新开始正常运行(驱动器运行 且释放 nFAULT 引脚)。在  $t_{RETRY}$  时间过后,FAULT、OCP 和相应 FET 的 OCP 位保持锁存,直到通过 CLR\_FLT 位或 nSLEEP 复位脉冲 ( $t_{RST}$ ) 发出清除故障命令为止。



图 7-38. 过流保护 - 自动重试模式

#### 7.3.13.6.3 OCP 仅报告 (OCP MODE = 10b)

在该模式下发生 OCP 事件后不会执行任何保护性操作。可以通过将 nFAULT 引脚驱动至低电平并将 SPI 寄存器中的 FAULT、OCP 和相应的 FET OCP 位锁定为高电平来报告过流事件。DRV8376 继续照常运行。外部控制器



通过适当的操作来管理过流状况。OCP 条件清除并通过 CLR\_FLT 位或 nSLEEP 复位脉冲 ( $t_{RST}$ ) 发出清除故障命令后,报告清除 (释放 nFAULT 引脚 )。

### 

在该模式下发生 OCP 事件后不会执行任何操作。

#### 7.3.13.7 热警告 (OTW)

如果内核温度超过热警告(ToTW)的触发点,则会设置 OT 状态 (OT\_STS) 寄存器中的 OT 位和状态寄存器 (DEV\_STS) 中的 OTF 位。可以通过设置配置控制寄存器中的过热警告报告 (OTW\_MODE) 位来启用 nFAULT 引脚上的 OTW 报告。器件不会执行任何其他操作,并且会继续运行。在这种情况下,当芯片温度降至低于热警告的迟滞点 (ToTW\_HYS) 时,nFAULT 引脚会释放。OTW 位保持设置状态,直到通过 CLR\_FLT 位或 nSLEEP 复位脉冲 (t<sub>RST</sub>) 将其清除且内核温度低于热警告触发点 (ToTW)。在硬件型号上,默认情况下不会在 nFAULT 引脚上报告过热警告。

#### 7.3.13.8 热关断 (OTS)

如果器件中的内核温度超过热关断限值 (T<sub>TSD</sub>) 的跳变点,则会禁用所有 FET,关闭电荷泵,并将 nFAULT 引脚驱动至低电平。此外,还会设置 OT 状态 (OT\_STS) 寄存器中的 FAULT 和 OTSD 位以及状态寄存器 (DEV\_STS) 中的 OTF 位。过热条件清除后,器件将重新开始正常运行 (驱动器运行且 nFAULT 引脚被释放)。OTSD 位保持锁存为高电平,指示发生了热事件,直到通过 CLR\_FLT 位或 nSLEEP 复位脉冲 (t<sub>RST</sub>) 发出清除故障命令为止。无法禁用此保护功能。



#### 7.4 器件功能模式

#### 7.4.1 功能模式

#### 7.4.1.1 睡眠模式

nSLEEP 引脚管理 DRV8376 系列器件的状态。当 nSLEEP 引脚为低电平时,该器件进入低功耗睡眠模式。在睡眠模式下,会禁用所有 FET,禁用检测放大器,禁用电荷泵,禁用 GVDD 和 AVDD 稳压器,并禁用 SPI 总线。必须在 nSLEEP 引脚触发下降沿之后再过去 t<sub>SLEEP</sub> 时间后,器件才能进入睡眠模式。如果 nSLEEP 引脚被拉至高电平,那么该器件会自动退出睡眠模式。必须在经过 t<sub>WAKE</sub> 时间之后,器件才能针对输入做好准备。

在睡眠模式下,当 V<sub>VM</sub> < V<sub>UVLO</sub> 时,所有 MOSFET 都被禁用。

### 备注

在器件通过 nSLEEP 引脚上电和下电期间,nFAULT 引脚保持低电平,因为内部稳压器被启用或禁用。 启用或禁用稳压器后,nFAULT 引脚会自动释放。nFAULT 引脚处于低电平的持续时间不超过 t<sub>SLEEP</sub> 或 t<sub>WAKE</sub> 时间。

#### 7.4.1.2 运行模式

当 nSLEEP 引脚为高电平且 V<sub>VM</sub> 电压大于 V<sub>UVLO</sub> 电压时,器件将进入运行模式。必须在经过 t<sub>WAKE</sub> 时间之后,器件才能针对输入做好准备。在此模式下,电荷泵、GVDD 稳压器、AVDD 稳压器和 SPI 总线处于活动状态。

#### 7.4.1.3 故障复位 (CLR\_FLT 或 nSLEEP 复位脉冲)

在器件存在锁存故障的情况下,DRV8376系列器件会进入部分关断状态,以帮助保护功率 MOSFET 和系统。

清除故障条件后,器件可以通过设置 SPI 器件上的 CLR\_FLT SPI 位或向任一接口型号上的 nSLEEP 引脚发出复位脉冲来重新进入运行状态。nSLEEP 复位脉冲 (t<sub>RST</sub>) 包含 nSLEEP 引脚的高电平到低电平到高电平转换。序列的低电平周期应在 t<sub>RST</sub> 时间窗口内,否则器件将启动完整的关断序列。复位脉冲对任何稳压器、器件设置或其他功能块都没有影响。

#### 7.4.2 DRVOFF 功能

DRV8376 能够禁用前置驱动器和通过 DRVOFF 引脚绕过数字逻辑的 MOSFET。当 DRVOFF 引脚被拉高时,所有六个 MOSFET 均被禁用。如果在 DRVOFF 引脚为高电平时 nSLEEP 为高电平,则电荷泵、AVDD 稳压器、GVDD 稳压器和 SPI 总线将处于活动状态,而任何与驱动器相关的故障(例如 OCP)将处于非活动状态。DRVOFF 引脚独立禁用 MOSFET,无论 INHx 和 INLx 输入引脚的状态如何,这都会停止电机换向。



#### 7.5 SPI 通信

#### 7.5.1 编程

在 DRV8376 SPI 器件上, SPI 总线用于设置器件配置、运行参数和读取诊断信息。SPI 采用辅助模式工作并连接 到控制器。SPI 输入数据 (SDI) 字中包含一个 24 位的字,其中包括一个读取或写入位、一个奇偶校验位、6 位地 址和 15 位数据与一个奇偶校验位。SPI 输出包含 24 位字,其中包括 8 位状态信息(STS 寄存器)和 16 位寄存 器数据。

有效帧必须满足以下条件:

- 当 nSCS 引脚从高电平转换为低电平,以及从低电平转换为高电平时,SCLK 引脚应该为低电平。
- nSCS 引脚在两个字之间被拉为高电平的时间至少应为 400ns。
- 当 nSCS 引脚被拉为高电平时,SCLK 和 SDI 引脚上的任何信号都将被忽略,并且 SDO 引脚处于高阻态。
- 数据会在 SCLK 引脚的下降沿被捕捉,并在 SCLK 引脚的上升沿被传输。
- 最高有效位 (MSB) 最先移入和移出。
- 必须历经完整的 24 个 SCLK 周期,事务才有效。
- 如果发送到 SDI 引脚的数据字少于 24 位或多于 16 位,则会发生帧错误并且数据字会被忽略。
- 对于写命令,寄存器中要写入的现有数据会在8位状态数据之后在SDO引脚上移出。

SPI 寄存器在上电时以及器件进入睡眠模式时复位为默认设置

#### 7.5.1.1 SPI 格式

#### SPI 格式 - 带奇偶校验

SDI 输入数据的字长为 24 位,包含以下格式:

- 1 个读取或写入位,W(位 B16)
- 6个地址位,A(位B22至B17)
- 奇偶校验位, P(位 B23)
- 15 个数据位和 1 个奇偶校验位, D(位 B15 到 B0)

SDO 输出数据字长为 24 位。最高有效位是状态位,最低有效 16 位是所访问寄存器的数据内容。

#### 表 7-7. SPI 的 SDI 输入数据字格式

| 奇偶<br>校验 |     |     | 地   | 址   |     |     | RW  | 奇偶<br>校验 |     |     |     |     |     |    |    | DATA |    |    |    |    |    |    |    |
|----------|-----|-----|-----|-----|-----|-----|-----|----------|-----|-----|-----|-----|-----|----|----|------|----|----|----|----|----|----|----|
| B23      | B22 | B21 | B20 | B19 | B18 | B17 | B16 | B15      | B14 | B13 | B12 | B11 | B10 | В9 | B8 | B7   | B6 | B5 | B4 | В3 | B2 | B1 | В0 |
| Р        | A5  | A4  | A3  | A2  | A1  | A0  | W0  | Р        | D14 | D13 | D12 | D11 | D10 | D9 | D8 | D7   | D6 | D5 | D4 | D3 | D2 | D1 | D0 |

#### 表 7-8. SDO 输出数据字格式

|     |     |     | 状   | 态   |     |     |     |     |     |     |     |     |     |    | DA | ATA |    |    |    |    |    |    |    |
|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|----|----|-----|----|----|----|----|----|----|----|
| B23 | B22 | B21 | B20 | B19 | B18 | B17 | B16 | B15 | B14 | B13 | B12 | B11 | B10 | В9 | B8 | B7  | B6 | B5 | B4 | ВЗ | B2 | B1 | B0 |
| S7  | S6  | S5  | S4  | S3  | S2  | S1  | S0  | D15 | D14 | D13 | D12 | D11 | D10 | D9 | D8 | D7  | D6 | D5 | D4 | D3 | D2 | D1 | D0 |

下面详细介绍了 SPI 帧格式中使用的各个位。

读取/写入位 (R/W): R/W (W0) 位设置为 0b 表示 SPI 写入事务。对于 SPI 读取操作,需要将 R/W 位设置为 1b。

地址位 (A): SPI 辅助器件采用一个 6 位寄存器地址。

奇偶校验位 (P): SPI 输入数据帧的标头和数据字段都包括用于 single-bit 错误检测的奇偶校验位 - 在表 7-7 中, B23 是标头字段的奇偶校验位,而 B15 是数据字段的奇偶校验位。使用的奇偶校验机制是偶校验,即 16 位块中 的 1 数量(包括奇偶校验位)是偶数。仅当奇偶校验成功时,数据才会写入内部寄存器。可通过配置 SYS CTRL 寄存器的 SPI\_PEN 位来启用或禁用奇偶校验。默认情况下会禁用奇偶校验。

Copyright © 2024 Texas Instruments Incorporated

45



## 备注

尽管默认情况下会禁用奇偶校验,但 TI 建议启用奇偶校验,以防止 single-bit 错误。

**ADVANCE INFORMATION** 

English Data Sheet: SLVSHD4



## 7.6 寄存器映射



### 7.6.1 状态寄存器

表 7-9 列出了状态寄存器的存储器映射寄存器。表 7-9 中未列出的所有寄存器偏移地址都应视为保留的位置,并 且不应修改寄存器内容。

表 7-9. 状态寄存器

| 偏移 | 首字母缩写词    | 寄存器名称     | 部分        |
|----|-----------|-----------|-----------|
| 0h | 器件状态寄存器   | 器件状态寄存器   | 节 7.6.1.1 |
| 2h | 器件原始状态寄存器 | 器件原始状态寄存器 | 节 7.6.1.2 |
| 4h | 过热状态寄存器   | 过热状态寄存器   | 节 7.6.1.3 |
| 5h | 电源状态寄存器   | 电源状态寄存器   | 节 7.6.1.4 |
| 6h | 驱动器状态寄存器  | 驱动器状态寄存器  | 节 7.6.1.5 |
| 7h | 系统接口状态寄存器 | 系统接口状态寄存器 | 节 7.6.1.6 |

复杂的位访问类型经过编码可适应小型表单元。表 7-10 展示了适用于此部分中访问类型的代码。

表 7-10. STATUS 访问类型代码

|        |         | - 771 72 7-1 7 |
|--------|---------|----------------|
| 访问类型   | 代码      | 说明             |
| 读取类型   |         |                |
| R      | R       | 读取             |
| R-0    | R<br>-0 | 读取<br>返回 0     |
| 复位或默认值 |         |                |
| -n     |         | 复位后的值或默认值      |



## 7.6.1.1 器件状态寄存器 ( 偏移 = 0h ) [复位 = 0280h]

器件状态寄存器如表 7-11 所示。

返回到汇总表。

## 表 7-11. 器件状态寄存器字段说明

| 位     | 字段        | 类型  | 复位 | 近日 <del>行 届 于 汉</del>                                                                            |
|-------|-----------|-----|----|--------------------------------------------------------------------------------------------------|
| 15    | 奇偶校验      | R   | 0h | 如果 SPI_PEN 设置为"1",则为奇偶校验位,否则保留                                                                   |
| 14-11 | RESERVED  | R-0 | 0h | 保留                                                                                               |
| 10    | RESERVED  | R   | 0h | 保留                                                                                               |
| 9     | DNRDY_STS | R   | 1h | 器件未就绪状态。将在上电完成后自动清除。<br>Oh = 器件已就绪<br>1h = 器件未就绪                                                 |
| 8     | SYSFLT    | R   | Oh | 发生 OTP 读取故障。状态保持锁存,直到通过写入 FLT_CLR 或 nSLEEP 上的复位脉冲清除 0h = 未检测到 OTP 读取故障 1h = 检测到 OTP 读取故障         |
| 7     | 复位        | R   | 1h | 器件复位状态。状态保持锁存,直到通过写入 FLT_CLR 或 nSLEEP 上的复位脉冲清除 0h = 读取后由固件清除 1h = 器件已完成上电复位                      |
| 6     | SPIFLT    | R   | Oh | SPI 故障状态。状态保持锁存,直到通过写入 FLT_CLR 或 nSLEEP<br>上的复位脉冲清除<br>0h = 未检测到 SPI 故障<br>1h = 检测到 SPI 故障       |
| 5     | OCP       | R   | Oh | 过流状态。状态保持锁存,直到通过写入 FLT_CLR 或 nSLEEP 上的复位脉冲清除 0h = 未检测到过流情况 1h = 检测到过流情况                          |
| 4     | RESERVED  | R-0 | 0h | 保留                                                                                               |
| 3     | OVP       | R   | 0h | 过压状态。状态保持锁存,直到通过写入 FLT_CLR 或 nSLEEP 上的复位脉冲清除 0h = 未检测到过压情况 1h = 检测到过压情况                          |
| 2     | UVP       | R   | Oh | 电源欠压状态。状态保持锁存,直到通过写入 FLT_CLR 或 nSLEEP<br>上的复位脉冲清除<br>0h = 在 CP 上未检测到欠压电压情况<br>1h = 在 CP 上检测到欠压情况 |
| 1     | OTF       | R   | 0h | 过热故障状态。状态保持锁存,直到通过写入 FLT_CLR 或 nSLEEP<br>上的复位脉冲清除<br>0h = 未检测到过热警告/关断<br>1h = 检测到过热警告/关断         |
| 0     | 故障        | R   | Oh | 器件故障状态。状态保持锁存,直到通过写入 FLT_CLR 或在 nSLEEP 上时间复位脉冲清除 0h = 未检测到故障情况 1h = 检测到故障情况                      |



## 7.6.1.2 器件原始状态寄存器 ( 偏移 = 2h ) [复位 = 0280h]

器件原始状态寄存器如表 7-12 所示。

返回到汇总表。

## 表 7-12. 器件原始状态寄存器字段说明

| 位     | 字段          | 类型  | 复位 | 说明                                                                                              |
|-------|-------------|-----|----|-------------------------------------------------------------------------------------------------|
| 15    | 奇偶校验        | R   | 0h | 如果 SPI_PEN 设置为"1",则为奇偶校验位,否则保留                                                                  |
| 14-13 | RESERVED    | R-0 | 0h | 保留                                                                                              |
| 12    | DRVOFF_RSTS | R   | Oh | DRV_OFF 引脚的状态 Oh = DRV_OFF 处于非活动状态 Th = DRV_OFF 处于活动状态                                          |
| 11    | OTW_RSTS    | R   | Oh | OT 警告原始状态 Oh = OTW 处于非活动状态 Th = OTW 处于活动状态                                                      |
| 10    | RESERVED    | R   | 0h | 保留                                                                                              |
| 9     | DNRDY_RSTS  | R   | 1h | 器件未就绪状态<br>Oh = 器件已就绪<br>1h = 器件未就绪                                                             |
| 8     | SYSFLT_RSTS | R   | 0h | 发生 OTP 读取故障。状态保持锁存,直到通过写入 FLT_CLR 清除 Oh = 未检测到 OTP 读取故障 1h = 检测到 OTP 读取故障                       |
| 7     | 复位          | R   | 1h | 器件上电状态。状态保持锁存,直到通过写入 FLT_CLR 或 nSLEEP 上的复位脉冲清除 Oh = 读取后由固件清除 1h = 器件已完成上电复位                     |
| 6     | SPIFLT_RSTS | R   | 0h | SPI 故障状态。状态保持锁存,直到通过写入 FLT_CLR 或 nSLEEP 上的复位脉冲清除 0h = 未检测到 SPI 故障 1h = 检测到 SPI 故障               |
| 5     | OCP_RSTS    | R   | 0h | 过流故障原始状态。状态保持锁存,直到自动重试完成、写入<br>FLT_CLR 或 nSLEEP 上收到复位脉冲。<br>0h = 过流情况处于非活动状态<br>1h = 过流情况处于活动状态 |
| 4     | RESERVED    | R-0 | 0h | 保留                                                                                              |
| 3     | OVP_RSTS    | R   | 0h | 过压原始故障状态。 Oh = 过压情况处于非活动状态。 1h = 过压情况处于活动状态。                                                    |
| 2     | UVP_RSTS    | R   | Oh | CP 欠压原始故障状态。 Oh = 电荷泵欠压情况处于非活动状态。 1h = 电荷泵欠压情况处于活动状态。                                           |
| 1     | OTF_RSTS    | R   | Oh | 过热关断原始故障状态。 Oh = 过热关断处于非活动状态。 1h = 过热关断处于活动状态。                                                  |
| 0     | RESERVED    | R-0 | 0h | 保留                                                                                              |

Product Folder Links: DRV8376



## 7.6.1.3 过热状态寄存器 ( 偏移 = 4h ) [复位 = 0000h]

过热状态寄存器如表 7-13 所示。

返回到汇总表。

## 表 7-13. 过热状态寄存器字段说明

| 位    | 字段       | 类型  | 复位 | 说明                                                                   |
|------|----------|-----|----|----------------------------------------------------------------------|
| 15   | 奇偶校验     | R   | 0h | 如果 SPI_PEN 设置为"1",则为奇偶校验位,否则保留                                       |
| 14-2 | RESERVED | R-0 | 0h | 保留                                                                   |
| 1    | ОТW      | R   | Oh | 过热警告故障状态。可通过写入 FLT_CLR 或 nSLEEP 上的复位脉冲来清除 0h = 未检测到过热警告 1h = 检测到过热警告 |
| 0    | OTSD     | R   | Oh | 过热关断故障状态。可通过写入 FLT_CLR 或 nSLEEP 上的复位脉冲来清除 0h = 未检测到过热关断 1h = 检测到过热关断 |



## 7.6.1.4 电源状态寄存器 ( 偏移 = 5h ) [复位 = 0000h]

电源状态寄存器如表 7-14 所示。

返回到汇总表。

### 表 7-14. 电源状态寄存器字段说明

|   |      |          |     |    | 3. 44 11 HH 3 12 00 73                                   |
|---|------|----------|-----|----|----------------------------------------------------------|
|   | 位    | 字段       | 类型  | 复位 | 说明                                                       |
|   | 15   | 奇偶校验     | R   | 0h | 如果 SPI_PEN 设置为"1",则为奇偶校验位,否则保留                           |
|   | 14-7 | RESERVED | R-0 | 0h | 保留                                                       |
|   | 6    | VM_OV    | R   | 0h | Vm 过压故障状态         0h = 未检测到 Vm 过压         1h = 检测到 Vm 过压 |
| Ī | 5    | RESERVED | R-0 | 0h | 保留                                                       |
|   | 4    | CP_UV    | R   | 0h | 电荷泵欠压故障状态 Oh = 未检测到电荷泵欠压 1h = 检测到电荷泵欠压                   |
|   | 3-0  | RESERVED | R-0 | 0h | 保留                                                       |

大性反馈 Copyright © 2024 Texas Instruments Incorporated



## 7.6.1.5 驱动器状态寄存器 ( 偏移 = 6h ) [复位 = 0000h]

驱动器状态寄存器如表 7-15 所示。

返回到汇总表。

### 表 7-15. 驱动器状态寄存器字段说明

| 位    | 字段       | 类型  | 复位 | 说明                                                                            |
|------|----------|-----|----|-------------------------------------------------------------------------------|
| 15   | 奇偶校验     | R   | 0h | 如果 SPI_PEN 设置为"1",则为奇偶校验位,否则保留                                                |
| 14-7 | RESERVED | R-0 | 0h | 保留                                                                            |
| 6    | OCPC_HS  | R   | 0h | OUTC 高侧开关上的过流状态 0h = 在 OUTC 的高侧 MOSFET 上未检测到过流 1h = 在 OUTC 的高侧 MOSFET 上检测到过流  |
| 5    | OCPB_HS  | R   | 0h | OUTB 高侧开关上的过流状态 0h = 在 OUTB 的高侧 MOSFET 上未检测到过流 1h = 在 OUTB 的高侧 MOSFET 上检测到过流  |
| 4    | OCPA_HS  | R   | 0h | OUTA 高侧开关上的过流状态 0h = 在 OUTA 的高侧 MOSFET 上未检测到过流 1h = 在 OUTA 的高侧 MOSFET 上检测到过流  |
| 3    | RESERVED | R-0 | 0h | 保留                                                                            |
| 2    | OCPC_LS  | R   | 0h | OUTC 的低侧开关上的过流状态 0h = 未在 OUTC 的低侧 MOSFET 上检测到过流 1h = 在 OUTC 的低侧 MOSFET 上检测到过流 |
| 1    | OCPB_LS  | R   | 0h | OUTB 的低侧开关上的过流状态 0h = 未在 OUTB 的低侧 MOSFET 上检测到过流 1h = 在 OUTB 的低侧 MOSFET 上检测到过流 |
| 0    | OCPA_LS  | R   | Oh | OUTA 的低侧开关上的过流状态 0h = 未在 OUTA 的低侧 MOSFET 上检测到过流 1h = 在 OUTA 的低侧 MOSFET 上检测到过流 |



## 7.6.1.6 系统接口状态寄存器 ( 偏移 = 7h ) [复位 = 0000h]

系统接口状态寄存器如表 7-16 所示。

返回到汇总表。

## 表 7-16. 系统接口状态寄存器字段说明

| 位    | 字段         | 类型  | 复位 | 说明                                                                  |
|------|------------|-----|----|---------------------------------------------------------------------|
| 15   | 奇偶校验       | R   | 0h | 如果 SPI_PEN 设置为"1",则为奇偶校验位,否则保留                                      |
| 14-5 | RESERVED   | R-0 | 0h | 保留                                                                  |
| 4    | OTPLD_ERR  | R   | Oh | 加载期间出现 OTP CRC 错误 0h = 未检测到 OTP 读取错误 1h = 检测到 OTP 读取错误              |
| 3    | RESERVED   | R-0 | 0h | 保留                                                                  |
| 2    | SPI_PARITY | R   | Oh | SPI 奇偶校验错误         0h = 未检测到 SPI 奇偶校验错误         1h = 检测到 SPI 奇偶校验错误 |
| 1    | RESERVED   | R-0 | 0h | 保留                                                                  |
| 0    | FRM_ERR    | R   | Oh | SPI 帧错误 0h = 未检测到 SPI 帧错误 1h = 检测到 SPI 帧错误                          |

54 提交文档反馈

Copyright © 2024 Texas Instruments Incorporated



### 7.6.2 控制寄存器

表 7-17 列出了控制寄存器的存储器映射寄存器。表 7-17 中未列出的所有寄存器偏移地址都应视为保留的位置,并且不应修改寄存器内容。

表 7-17. 控制寄存器

| 偏移  | 首字母缩写词      | 寄存器名称       | 部分        |
|-----|-------------|-------------|-----------|
| 10h | 故障模式寄存器     | 故障模式寄存器     | 节 7.6.2.1 |
| 13h | 驱动器故障控制寄存器  | 驱动器故障控制寄存器  | 节 7.6.2.2 |
| 17h | 故障清除寄存器     | 故障清除寄存器     | 节 7.6.2.3 |
| 20h | PWM 控制寄存器 1 | PWM 控制寄存器 1 | 节 7.6.2.4 |
| 22h | 前置驱动器控制寄存器  | 前置驱动器控制寄存器  | 节 7.6.2.5 |
| 23h | CSA 控制寄存器   | CSA 控制寄存器   | 节 7.6.2.6 |
| 3Fh | 系统控制寄存器     | 系统控制寄存器     | 节 7.6.2.7 |

复杂的位访问类型经过编码可适应小型表单元。表 7-18 展示了适用于此部分中访问类型的代码。

表 7-18. 控制访问类型代码

| 表 7-16. 在胸切内关至 [7] |         |                   |  |  |  |  |  |  |
|--------------------|---------|-------------------|--|--|--|--|--|--|
| 访问类型               | 代码      | 说明                |  |  |  |  |  |  |
| 读取类型               |         |                   |  |  |  |  |  |  |
| R                  | R       | 读取                |  |  |  |  |  |  |
| R-0                | R<br>-0 | 读取<br>返回 <b>0</b> |  |  |  |  |  |  |
| 写入类型               |         |                   |  |  |  |  |  |  |
| W                  | W       | 写入                |  |  |  |  |  |  |
| W1C                | W<br>1C | 写入<br>1 以清零       |  |  |  |  |  |  |
| 复位或默认值             |         |                   |  |  |  |  |  |  |
| -n                 |         | 复位后的值或默认值         |  |  |  |  |  |  |



## 7.6.2.1 故障模式寄存器 ( 偏移 = 10h ) [复位 = 2811h]

故障模式寄存器如表 7-19 所示。

返回到汇总表。

### 表 7-19. 故障模式寄存器字段说明

| 位     | 字段           | 类型  | 复位 | 说明                             |
|-------|--------------|-----|----|--------------------------------|
|       |              |     |    |                                |
| 15    | 奇偶校验         | R   | 0h | 如果 SPI_PEN 设置为"1",则为奇偶校验位,否则保留 |
| 14    | RESERVED     | R-0 | 0h | 保留                             |
| 13    | ILIMFLT_MODE | R/W | 1h | ILIMIT 故障模式                    |
|       |              |     |    | Oh = 禁用 nFAULT 引脚上的 ILIMIT 报告  |
|       |              |     |    | 1h = 启用 nFAULT 引脚上的 ILIMIT 报告  |
| 12-11 | RESERVED     | R/W | 0h | 保留                             |
| 10    | RESERVED     | R-0 | 0h | 保留                             |
| 9     | OVP_MODE     | R/W | 0h | 过压保护故障模式                       |
|       |              |     |    | Oh = 禁用过压保护                    |
|       |              |     |    | 1h = 启用过压保护                    |
| 8     | RESERVED     | R-0 | 0h | 保留                             |
| 7     | SPIFLT_MODE  | R/W | 0h | SPI 故障模式                       |
|       |              |     |    | Oh = 禁用 nFAULT 引脚上的 SPI 故障报告   |
|       |              |     |    | 1h = 启用 nFAULT 引脚上的 SPI 故障报告   |
| 6     | RESERVED     | R-0 | 0h | 保留                             |
| 5-4   | OCP_MODE     | R/W | 1h | 过流保护故障模式                       |
|       |              |     |    | Oh = 过流导致锁存故障                  |
|       |              |     |    | 1h = 过流导致自动重试故障                |
|       |              |     |    | 2h = 仅报告过流但不采取任何措施             |
|       |              |     |    | 3h = 不报告过流且不采取任何措施             |
| 3-1   | RESERVED     | R-0 | 0h | 保留                             |
| 0     | OTW_MODE     | R/W | 1h | 过热警告故障模式                       |
|       |              |     |    | Oh = 禁用 nFAULT 上的过热报告          |
|       |              |     |    | 1h = 启用 nFAULT 上的过热报告          |

56 提交文档反馈



## 7.6.2.2 驱动器故障控制寄存器 ( 偏移 = 13h ) [复位 = 1010h]

驱动器故障控制寄存器如表 7-20 所示。

返回到汇总表。

### 表 7-20. 驱动器故障控制寄存器字段说明

| 位     | 字段         | 类型  | 复位 | 说明                                                                                                         |
|-------|------------|-----|----|------------------------------------------------------------------------------------------------------------|
| 15    | 奇偶校验       | R   | 0h | 如果 SPI_PEN 设置为"1",则为奇偶校验位,否则保留                                                                             |
| 14    | RESERVED   | R-0 | 0h | 保留                                                                                                         |
| 13-12 | RESERVED   | R/W | 0h | 保留                                                                                                         |
| 11    | RESERVED   | R-0 | 0h | 保留                                                                                                         |
| 10    | RESERVED   | R/W | 0h | 保留                                                                                                         |
| 9     | RESERVED   | R-0 | 0h | 保留                                                                                                         |
| 8     | OVP_SEL    | R/W | 0h | 过压电平设置<br>0h = VM 过压电平为 65V<br>1h = VM 过压电平为 35V                                                           |
| 7-6   | RESERVED   | R-0 | 0h | 保留                                                                                                         |
| 5-4   | OCP_DEG    | R/W | 1h | OCP 抗尖峰脉冲时间 0h = OCP 抗尖峰脉冲时间为 0.6μs 1h = OCP 抗尖峰脉冲时间为 1.25μs 2h = OCP 抗尖峰脉冲时间为 1.6μs 3h = OCP 抗尖峰脉冲时间为 2μs |
| 3     | RESERVED   | R-0 | 0h | 保留                                                                                                         |
| 2     | OCP_TRETRY | R/W | 0h | OCP 重试时间<br>0h = 5ms<br>1h = 500ms                                                                         |
| 1     | RESERVED   | R-0 | 0h | 保留                                                                                                         |
| 0     | OCP_LVL    | R/W | 0h | OCP 电平<br>0h = 4.5A<br>1h = 2A                                                                             |



## 7.6.2.3 故障清除寄存器 ( 偏移 = 17h ) [复位 = 0000h]

故障清除寄存器如表 7-21 所示。

返回到汇总表。

### 表 7-21. 故障清除寄存器字段说明

| 位    | 字段       | 类型      | 复位 | 说明                                               |  |  |  |  |  |
|------|----------|---------|----|--------------------------------------------------|--|--|--|--|--|
| 15   | 奇偶校验     | R       | 0h | 如果 SPI_PEN 设置为"1",则为奇偶校验位,否则保留                   |  |  |  |  |  |
| 14-1 | RESERVED | R-0     | 0h | 保留                                               |  |  |  |  |  |
| 0    | FLT_CLR  | R-0/W1C | 0h | 清除锁存故障 Oh = 未发出清除故障命令 1h = 清除锁存的故障位。该位会在写入后自动复位。 |  |  |  |  |  |

Copyright © 2024 Texas Instruments Incorporated

English Data Sheet: SLVSHD4



## 7.6.2.4 PWM 控制寄存器 1 ( 偏移 = 20h ) [复位 = 0020h]

PWM 控制寄存器 1 如表 7-22 所示。

返回到汇总表。

### 表 7-22. PWM 控制寄存器 1 字段说明

| 位     | 字段               | 类型  | 复位 | 说明                                                               |  |  |  |  |
|-------|------------------|-----|----|------------------------------------------------------------------|--|--|--|--|
| 15    | 奇偶校验             | R   | 0h | 如果 SPI_PEN 设置为"1",则为奇偶校验位,否则保留                                   |  |  |  |  |
| 14-12 | RESERVED         | R/W | 0h | 保留                                                               |  |  |  |  |
| 11    | RESERVED         | R/W | 0h | 保留                                                               |  |  |  |  |
| 10    | RESERVED         | R/W | 0h | 保留                                                               |  |  |  |  |
| 9-8   | RESERVED         | R/W | 0h | 保留                                                               |  |  |  |  |
| 7-6   | PWM_100_FREQ_SEL | R/W | Oh | 100% 占空比时 PWM 的频率 0h = 20KHz 1h = 40KHz 2h = 10KHz 3h = 无        |  |  |  |  |
| 5     | ILIM_MODE        | R/W | 1h | 电流限制再循环设置<br>Oh = 通过 FET 的电流再循环(制动模式)<br>1h = 通过二极管的电流再循环(滑行模式)  |  |  |  |  |
| 4     | RESERVED         | R/W | 0h | 保留                                                               |  |  |  |  |
| 3     | EN_AAR           | R/W | 0h | 启用 AAR,以便当电流变为负值时,LS FET 会关断。 0h = 禁用主动消磁 AAR 1h = 启用主动消磁 AAR    |  |  |  |  |
| 2     | EN_ASR           | R/W | 0h | 主动消磁启用<br>0h = 禁用主动消磁<br>1h = 启用主动消磁                             |  |  |  |  |
| 1-0   | PWM_MODE         | R/W | Oh | PWM 模式选择<br>0h = 6x 模式<br>1h = 6x 模式<br>2h = 3x 模式<br>3h = 3x 模式 |  |  |  |  |

English Data Sheet: SLVSHD4



## 7.6.2.5 前置驱动器控制寄存器 ( 偏移 = 22h ) [复位 = 0080h]

前置驱动器控制寄存器如表 7-23 所示。

返回到汇总表。

## 表 7-23. 前置驱动器控制寄存器字段说明

|       |                | • . | 110 - 11 |                                                                                                                                                                                             |  |  |  |  |
|-------|----------------|-----|----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| 位     | 字段             | 类型  | 复位       | 说明                                                                                                                                                                                          |  |  |  |  |
| 15    | 奇偶校验           | R   | 0h       | 如果 SPI_PEN 设置为"1",则为奇偶校验位,否则保留                                                                                                                                                              |  |  |  |  |
| 14-11 | RESERVED       | R-0 | 0h       | 保留                                                                                                                                                                                          |  |  |  |  |
| 10-8  | ILIM_BLANK_SEL | R/W | Oh       | 电流限制消隐时间选择 Oh = 5.5us (对于 50 的压摆率时)和 1.8us (对于所有其他压摆率)。 1h = 6.0us (对于 50 的压摆率)和 2.3us (对于所有其他压摆率)。 2h = 6.5us (对于 50 的压摆率)和 2.8us (对于所有其他压摆率)。 3h = 7.5us (对于 50 的压摆率)和 3.8us (对于所有其他压摆率)。 |  |  |  |  |
| 7-4   | ADMAG_TMARGIN  | R/W | 8h       | 确定高阻态前的等待时间 N * 4 个时钟周期 => N*4*50ns                                                                                                                                                         |  |  |  |  |
| 3     | AD_COMP_TH_HS  | R/W | 0h       | 主动消磁高侧比较器阈值<br>0h = 主动消磁比较器阈值为 100mA<br>1h = 主动消磁比较器阈值为 150mA                                                                                                                               |  |  |  |  |
| 2     | AD_COMP_TH_LS  | R/W | 0h       | 主动消磁低侧比较器阈值<br>0h = 主动消磁比较器阈值为 100mA<br>1h = 主动消磁比较器阈值为 150mA                                                                                                                               |  |  |  |  |
| 1-0   | SLEW_RATE      | R/W | Oh       | 压摆率设置<br>0h = 压摆率为 1000V/μs<br>1h = 压摆率为 500V/μs<br>2h = 压摆率为 250V/μs<br>3h = 压摆率为 50V/μs                                                                                                   |  |  |  |  |

60 提交文档反馈

Copyright © 2024 Texas Instruments Incorporated



## 7.6.2.6 CSA 控制寄存器 ( 偏移 = 23h ) [复位 = 0000h]

CSA 控制寄存器如表 7-24 所示。

返回到汇总表。

## 表 7-24. CSA 控制寄存器字段说明

| 位    | 字段       | 类型  | 复位 | 说明                                                                                                   |
|------|----------|-----|----|------------------------------------------------------------------------------------------------------|
| 15   | 奇偶校验     | R   | 0h | 如果 SPI_PEN 设置为"1",则为奇偶校验位,否则保留                                                                       |
| 14-2 | RESERVED | R-0 | 0h | 保留                                                                                                   |
| 1-0  | CSA_GAIN | R/W |    | CSA 增益设置<br>0h = CSA 增益为 0.4V/A<br>1h = CSA 增益为 1.0V/A<br>2h = CSA 增益为 2.5V/A<br>3h = CSA 增益为 5.0V/A |



## 7.6.2.7 系统控制寄存器 ( 偏移 = 3Fh ) [复位 = 0008h]

系统控制寄存器如表 7-25 所示。

返回到汇总表。

## 表 7-25. 系统控制寄存器字段说明

| 104 1 MANUTANA 14 NR 4 1 100 10 M |                                                                                       |                                                                                                                        |                                                                                                                                                                                                                                                                                                                                                                                                                                                          |  |  |  |  |  |  |
|-----------------------------------|---------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|
| 字段                                | 类型                                                                                    | 复位                                                                                                                     | 说明                                                                                                                                                                                                                                                                                                                                                                                                                                                       |  |  |  |  |  |  |
| 奇偶校验                              | R                                                                                     | 0h                                                                                                                     | 如果 SPI_PEN 设置为"1",则为奇偶校验位,否则保留                                                                                                                                                                                                                                                                                                                                                                                                                           |  |  |  |  |  |  |
| WRITE_KEY                         | R-0/W                                                                                 | 0h                                                                                                                     | 特定于该寄存器的 0x5 写入密钥。                                                                                                                                                                                                                                                                                                                                                                                                                                       |  |  |  |  |  |  |
| SDO_VSEL                          | R/W                                                                                   | 0h                                                                                                                     | SDO 输出电压选择<br>0h = AVDD<br>1h = GVDD                                                                                                                                                                                                                                                                                                                                                                                                                     |  |  |  |  |  |  |
| SDO_ODEN                          | R/W                                                                                   | 0h                                                                                                                     | SDO 处于开漏模式<br>0h = SDO 处于推挽模式<br>1h = SDO 处于开漏模式                                                                                                                                                                                                                                                                                                                                                                                                         |  |  |  |  |  |  |
| RESERVED                          | R-0                                                                                   | 0h                                                                                                                     | 保留                                                                                                                                                                                                                                                                                                                                                                                                                                                       |  |  |  |  |  |  |
| REG_LOCK                          | R/W                                                                                   | Oh                                                                                                                     | 寄存器锁定位 Oh = 寄存器未锁定 1h = 寄存器已锁定                                                                                                                                                                                                                                                                                                                                                                                                                           |  |  |  |  |  |  |
| SPI_PEN                           | R/W                                                                                   | Oh                                                                                                                     | SPI 的奇偶校验使能 Oh = 禁用奇偶校验 Th = 启用奇偶校验                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |  |  |  |  |
| RESERVED                          | R/W                                                                                   | 0h                                                                                                                     | 保留                                                                                                                                                                                                                                                                                                                                                                                                                                                       |  |  |  |  |  |  |
| RESERVED                          | R/W                                                                                   | 0h                                                                                                                     | 保留                                                                                                                                                                                                                                                                                                                                                                                                                                                       |  |  |  |  |  |  |
| RESERVED                          | R-0                                                                                   | 0h                                                                                                                     | 保留                                                                                                                                                                                                                                                                                                                                                                                                                                                       |  |  |  |  |  |  |
|                                   | 奇偶校验 WRITE_KEY SDO_VSEL SDO_ODEN RESERVED REG_LOCK SPI_PEN RESERVED RESERVED RESERVED | 字段 类型 有偶校验 R WRITE_KEY R-0/W SDO_VSEL R/W SDO_ODEN R/W RESERVED R-0 REG_LOCK R/W SPI_PEN R/W RESERVED R/W RESERVED R/W | 字段         类型         复位           奇偶校验         R         0h           WRITE_KEY         R-0/W         0h           SDO_VSEL         R/W         0h           SDO_ODEN         R/W         0h           RESERVED         R-0         0h           REG_LOCK         R/W         0h           SPI_PEN         R/W         0h           RESERVED         R/W         0h           RESERVED         R/W         0h           RESERVED         R/W         0h |  |  |  |  |  |  |

Copyright © 2024 Texas Instruments Incorporated 提交文档反馈 Product Folder Links: DRV8376

English Data Sheet: SLVSHD4



## 8应用和实施

#### 备注

以下应用部分中的信息不属于 TI 元件规格,TI 不担保其准确性和完整性。TI 的客户负责确定元件是否适合其用途,以及验证和测试其设计实现以确认系统功能。

## 8.1 应用信息

DRV8376 可用于驱动无刷直流电机。图 8-1 展示了主要应用原理图。



图 8-1. 主要应用原理图



#### 8.2 电源相关建议

#### 8.2.1 大容量电容

配备合适的局部大容量电容是电机驱动系统设计中的一项重要因素。使用更多的大容量电容通常是有益的,但缺点是增加了成本和物理尺寸。

所需的局部电容数量取决于多种因素,包括:

- 电机系统所需的最高电流
- 电源的电容和电流能力
- 电源和电机系统之间的寄生电感量
- 可接受的电压纹波
- 使用的电机类型(有刷直流、无刷直流、步进电机)
- 电机制动方法

电源与电机驱动系统之间的电感限制了电流随着电源而变化的速率。如果局部大容量电容太小,系统会响应电机电压变化带来的过大的电流需求或转储。当使用足够大的大容量电容时,电机电压保持稳定,并且可以快速提供 大电流。

数据表通常会给出建议值,但需要进行系统级测试来确定大小适中的大容量电容。



图 8-2. 带外部电源的电机驱动系统示例设置

大容量电容的额定电压应高于工作电压,以便在电机向电源传递能量时提供裕度。

#### 8.3 布局

#### 8.3.1 布局指南

放置大容量电容器时,应尽量缩短通过电机驱动器器件的大电流路径的距离。连接金属布线宽度应尽可能宽,并且在连接 PCB 层时应使用许多过孔。这些做法可更大限度地减少电感并允许大容量电容器提供大电流。

电荷泵、GVDD、AVDD 和 VREF 电容器等低容值电容器应为陶瓷电容器,并应靠近器件引脚放置。

大电流器件输出应使用宽金属布线。

为减少大瞬态电流进入小电流信号路径的噪声耦合和 EMI 干扰,应在 PGND 和 AGND 之间分区接地。TI 建议将 所有非功率级电路(包括散热焊盘)连接到 AGND,以降低寄生效应并改善器件的功率耗散。确保接地端通过网络连接或宽电阻器连接,以减小电压偏移并保持栅极驱动器性能。

器件散热焊盘应焊接到 PCB 顶层接地平面。应使用多个过孔连接到较大的底层接地平面。使用大金属平面和多个过孔有助于散发器件中产生的  $I^2 \times R_{DS(on)}$  热量。



为了提高热性能,请在 PCB 的所有可能层上尽可能地增大连接到散热焊盘接地端的接地面积。使用较厚的覆铜可以降低结至空气热阻并改善芯片表面的散热。



## 8.3.2 布局示例

## VQFN 封装的建议布局示例



提交文档反馈



#### 8.3.3 散热注意事项

DRV8376 具有热关断功能 (TSD),如前所述。如果内核温度超过 150°C(最低),则会禁用器件,直到温度降至安全水平。

如果该器件有任何进入热关断状态的倾向,则说明功耗过大、散热不足或环境温度过高。

#### 8.3.3.1 功率耗散

DRV8376 中的功率损耗包括待机功率损耗、LDO 功率损耗、FET 导通和开关损耗以及二极管损耗。FET 导通损耗在 DRV8376 的总功率耗散中占主导地位。在启动和故障情况下,输出电流远大于正常电流;务必将这些峰值电流及其持续时间考虑在内。总器件耗散是三个半桥中每个半桥耗散的总功率。器件可耗散的最大功率取决于环境温度和散热。请注意,RDS,ON 随温度升高而增加,因此随着器件发热,功率耗散也会增大。在设计 PCB 和散热时,应考虑这一点。



## 9 器件和文档支持

### 9.1 文档支持

### 9.2 支持资源

TI E2E™中文支持论坛是工程师的重要参考资料,可直接从专家处获得快速、经过验证的解答和设计帮助。搜索现有解答或提出自己的问题,获得所需的快速设计帮助。

链接的内容由各个贡献者"按原样"提供。这些内容并不构成 TI 技术规范,并且不一定反映 TI 的观点;请参阅 TI 的使用条款。

#### 9.3 商标

TI E2E<sup>™</sup> is a trademark of Texas Instruments.

所有商标均为其各自所有者的财产。

#### 9.4 静电放电警告



静电放电 (ESD) 会损坏这个集成电路。德州仪器 (TI) 建议通过适当的预防措施处理所有集成电路。如果不遵守正确的处理和安装程序,可能会损坏集成电路。

ESD 的损坏小至导致微小的性能降级,大至整个器件故障。精密的集成电路可能更容易受到损坏,这是因为非常细微的参数更改都可能会导致器件与其发布的规格不相符。

#### 9.5 术语表

TI术语表

本术语表列出并解释了术语、首字母缩略词和定义。

### 10 修订历史记录

| 日期       | 修订版本 | 注释     |
|----------|------|--------|
| 2024年10月 | *    | 初始发行版。 |

### 11 机械、封装和可订购信息

以下页面包含机械、封装和可订购信息。这些信息是指定器件可用的最新数据。数据如有变更,恕不另行通知,且不会对此文档进行修订。如需获取此数据表的浏览器版本,请查看左侧的导航面板。

Copyright © 2024 Texas Instruments Incorporated Product Folder Links: *DRV8376* 



## 11.1 封装选项附录

#### 封装信息

MSL 峰值温度 状态<sup>(1)</sup> 可订购器件 封装类型 封装图 引脚 包装数量 环保计划(2) 铅/焊球镀层(6) 工作温度 (°C) 器件标识(4)(5) 44 PDRV8376HNL **HTSSOP** DDW 2500 GR

(1) 销售状态值定义如下:

正在供货:建议用于新设计的产品器件。

限期购买:TI 已宣布器件即将停产,但仍在购买期限内。

NRND: 不推荐用于新设计。为支持现有客户,器件仍在生产,但 TI 不建议在新设计中使用此器件。

PRE PROD:器件未发布,尚未量产,未向大众市场供货,也未在网络上供应,未提供样片。

**预发布:**器件已发布,但未量产。可能提供样片,也可能无法提供样片。

已停产: TI 已停止生产该器件。

(2) 环保计划-规划的环保分级包括:无铅(RoHS),无铅(RoHS)豁免)或绿色(RoHS,无锑/溴)-如需了解最新供货信息及更多产品内容详情,请访问 www.ti.com.cn/productcontent。 **特定:**无铅/绿色环保转换计划尚未确定。

无铅 (RoHS): TI 所说的"无铅"或"无 Pb"是指半导体产品符合针对所有 6 种物质的现行 RoHS 要求,包括要求铅的重量不超过同质材料总重量的 0.1%。因在设计时就考虑到了高温 焊接要求,因此 TI 的无铅产品适用于指定的无铅作业。

无铅(RoHS 豁免):该元件在以下两种情况下可享受 RoHS 豁免: 1)芯片和封装之间使用铅基倒装芯片焊接凸点; 2)芯片和引线框之间使用铅基芯片粘合剂。否则,元件将根据上述规定视为无铅(符合 RoHS)。

绿色环保(RoHS,无锑/溴): TI 定义的"绿色环保"表示无铅(符合 RoHS 标准)、无溴(Br)和无锑(Sb)系阻燃剂(均质材料中 Br 或 Sb 的质量不超过总质量的 0.1%)。

- (3) MSL,峰值温度--湿敏等级额定值(符合 JEDEC 工业标准分级)和峰值焊接温度。
- (4) 器件上可能还有与标识、批次跟踪代码信息或环境分类相关的其他标志。
- (5) 如有多个器件标识,将用括号括起来。不过,器件上仅显示括号中以"~"隔开的其中一个器件标识。如果某一行缩进,说明该行续接上一行,这两行合在一起表示该器件的完整器件标识。
- (6) 铅/焊球镀层-可订购器件可能有多种镀层材料选项。各镀层选项用垂直线隔开。如果铅/焊球镀层值超出最大列宽,则会折为两行。

**重要信息和免责声明:**本页面上提供的信息代表 TI 在提供该信息之日的认知和观点。TI 的认知和观点基于第三方提供的信息,TI 不对此类信息的正确性做任何声明或保证。TI 正在致力于更好地整合第三方信息。TI 已经并将继续采取合理的措施来提供有代表性且准确的信息,但是可能尚未对引入的原料和化学制品进行破坏性测试或化学分析。TI 和 TI 供应商认为某些信息属于专有信息,因此可能不会公布其 CAS 编号及其他受限制的信息。

在任何情况下,TI 因此类信息产生的责任决不超过TI 每年向客户销售的本文档所述TI 器件的总购买价。

Copyright © 2024 Texas Instruments Incorporated

提交文档反馈

69



## 11.2 卷带包装信息



# TAPE DIMENSIONS Ф Ф B<sub>0</sub>

|    | <b>,</b>                                                  |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |
|    |                                                           |

#### QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE



| 器件 | 封装<br>类型 | 封装图 | 引脚 | SPQ | 卷带<br>直径 (mm) | 卷带<br>宽度 W1<br>(mm) | A0<br>(mm) | B0<br>(mm) | K0<br>(mm) | P1<br>(mm) | W<br>(mm) | Pin1<br>象限 |  |
|----|----------|-----|----|-----|---------------|---------------------|------------|------------|------------|------------|-----------|------------|--|
|    |          |     |    |     |               |                     |            |            |            |            |           |            |  |

**ADVANCE INFORMATION** 

提交文档反馈

70

Copyright © 2024 Texas Instruments Incorporated





www.ti.com 18-Nov-2024

#### PACKAGING INFORMATION

| Orderable Device | Status | Package Type | Package<br>Drawing | Pins | Package<br>Qty | Eco Plan | Lead finish/<br>Ball material | MSL Peak Temp | Op Temp (°C) | Device Marking (4/5) | Samples |
|------------------|--------|--------------|--------------------|------|----------------|----------|-------------------------------|---------------|--------------|----------------------|---------|
|                  |        |              |                    |      |                |          | (6)                           |               |              |                      |         |
| PDRV8376HNLGR    | ACTIVE | VQFN         | NLG                | 28   | 5000           | TBD      | Call TI                       | Call TI       | -40 to 125   |                      | Samples |

(1) The marketing status values are defined as follows:

**ACTIVE:** Product device recommended for new designs.

LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.

NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.

PREVIEW: Device has been announced but is not in production. Samples may or may not be available.

**OBSOLETE:** TI has discontinued the production of the device.

(2) RoHS: TI defines "RoHS" to mean semiconductor products that are compliant with the current EU RoHS requirements for all 10 RoHS substances, including the requirement that RoHS substance do not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, "RoHS" products are suitable for use in specified lead-free processes. TI may reference these types of products as "Pb-Free".

RoHS Exempt: TI defines "RoHS Exempt" to mean products that contain lead but are compliant with EU RoHS pursuant to a specific EU RoHS exemption.

Green: TI defines "Green" to mean the content of Chlorine (CI) and Bromine (Br) based flame retardants meet JS709B low halogen requirements of <=1000ppm threshold. Antimony trioxide based flame retardants must also meet the <=1000ppm threshold requirement.

- (3) MSL, Peak Temp. The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.
- (4) There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device.
- (5) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation of the previous line and the two combined represent the entire Device Marking for that device.
- (6) Lead finish/Ball material Orderable Devices may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

## 重要声明和免责声明

TI"按原样"提供技术和可靠性数据(包括数据表)、设计资源(包括参考设计)、应用或其他设计建议、网络工具、安全信息和其他资源,不保证没有瑕疵且不做出任何明示或暗示的担保,包括但不限于对适销性、某特定用途方面的适用性或不侵犯任何第三方知识产权的暗示担保。

这些资源可供使用 TI 产品进行设计的熟练开发人员使用。您将自行承担以下全部责任:(1) 针对您的应用选择合适的 TI 产品,(2) 设计、验证并测试您的应用,(3) 确保您的应用满足相应标准以及任何其他功能安全、信息安全、监管或其他要求。

这些资源如有变更,恕不另行通知。TI 授权您仅可将这些资源用于研发本资源所述的 TI 产品的应用。严禁对这些资源进行其他复制或展示。您无权使用任何其他 TI 知识产权或任何第三方知识产权。您应全额赔偿因在这些资源的使用中对 TI 及其代表造成的任何索赔、损害、成本、损失和债务,TI 对此概不负责。

TI 提供的产品受 TI 的销售条款或 ti.com 上其他适用条款/TI 产品随附的其他适用条款的约束。TI 提供这些资源并不会扩展或以其他方式更改 TI 针对 TI 产品发布的适用的担保或担保免责声明。

TI 反对并拒绝您可能提出的任何其他或不同的条款。

邮寄地址: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265 Copyright © 2024,德州仪器 (TI) 公司