

TPS7B4260-Q1

ZHCSRU0 - JANUARY 2025

# TPS7B4260-Q1 具有 6mV 跟踪容差的汽车类 300mA、40V 电压跟踪 LDO

# 1 特性

符合面向汽车应用的 AEC-Q100 标准:

- 温度等级 1: -40°C 至 +125°C, TA

- 结温:-40°C至+150°C, T<sub>1</sub>

宽输入电压范围:

- 绝对最大电压范围: -40V 至 +45V

- 工作范围: 3.3V 至 40V

• 输出电压:

- 宽工作电压范围: 2V 至 40V

- 输出电压灵活性:在分压器配置中,使用外部电 阻器可将 Vour 调整为高于或低于基准的电压值

• 最大输出电流:300mA

• 非常严格的输出跟踪容差:6mV(最大值)

• 低压降: 330mV (200mA)

• 组合了使能和基准功能

轻负载时低静态电流:55μA

在各种陶瓷输出电容值范围内可保持稳定:

- C<sub>OUT</sub> 范围: 1μF 至 100μF

- ESR 范围: 1mΩ 至 2Ω

集成保护特性:

- 反向电流保护

- 反极性保护

- 过热保护

- 提供输出至地和输出至电源短路保护

 可采用 HSOIC (DDA) 低热阻 (R<sub>θ JA</sub> = 48°C/W) 8 引脚封装

#### 2 应用

- 动力总成压力传感器
- 动力总成温度传感器
- 动力总成排气传感器
- 动力总成油液浓度传感器
- 车身控制模块 (BCM)
- 区域控制模块
- HVAC 控制模块

### 3 说明

TPS7B4260-Q1 是一款单片集成低压降 (LDO) 电压跟 踪器。该器件采用 8 引脚 HSOIC 封装。TPS7B4260-Q1 旨在为汽车环境中的非板载传感器供电。器件的高 300mA 电流额定值可能允许单个器件同时为多个非板 载传感器供电。由于提供非板载电源的电缆发生故障的 风险较高,因此器件配备了集成保护功能,可应对电池 短路、反极性、输出至地短路和过热等故障情况。该器 件具有包含两个背对背 P 沟道金属氧化物半导体场效 应晶体管 (MOSFET) 的拓扑。PMOS 拓扑无需使用外 部二极管,即可帮助防止出现导致反向电流的故障情 况。该器件可承受 45V (绝对最大值)输入电压,并 能经受住汽车负载突降瞬态条件的考验。

# 封装信息

| 器件型号         | 封装 <sup>(1)</sup> | 封装尺寸 <sup>(2)</sup> |
|--------------|-------------------|---------------------|
| TPS7B4260-Q1 | DDA ( HSOIC , 8 ) | 6mm × 4.9mm         |

- 如需更多信息,请参阅*机械、封装和可订购信息*。
- 封装尺寸(长×宽)为标称值,并包括引脚(如适用)。



典型应用



跟踪施加在可调节输入引脚 (ADJ/EN) 上的参考电压,并在整个线路、负载和温度范围内在 FB 引脚上具有非常严格的 6mV (最大值)容差。凭借这种严格跟踪公差,TPS7B4260-Q1 可在高达 300mA 的负载下提供高精度电源电压。借助 ADJ/EN 引脚上的外部电阻分压器,参考电压可直接连接至 ADJ/EN 引脚,或按比例缩小至更低的值,最小缩小至 2V。通过将 FB 引脚直接连接到 OUT 引脚,可以使输出电压等于 ADJ/EN 引脚上的电压 (±跟踪公差),或借助 FB 和 OUT 引脚之间的电阻分压器将输出电压按比例提升至更高的值。

TPS7B4260-Q1 可对 ADC 基准电压进行有效的缓冲,并通过长线缆安全传输此电压(或其调整值)来为非板载 传感器供电。如果传感器是比例式的,而且输出由 ADC 进行采样,则 TPS7B4260-Q1 所述特性将有助于显著提高传感器测量的可靠性和精度。

通过将 ADJ/EN 输入引脚置于低电平,TPS7B4260-Q1 可切换至待机模式,从而将 LDO 的静态电流消耗降至  $3.8\,\mu$  A 以下。

Product Folder Links: TPS7B4260-Q1

提交文档反馈

Copyright © 2025 Texas Instruments Incorporated

2



# 内容

| 1 特性        | 1              | 7 应用和实施        | 15               |
|-------------|----------------|----------------|------------------|
| 2 应用        | 1              | 7.1 应用信息       | 15               |
| 3 说明        | 1              | 7.2 典型应用       | 16               |
| 4 引脚配置和功能   | 4              | 7.3 电源相关建议     |                  |
| 5 规格        | <u>5</u>       | 7.4 布局         | 19               |
| 5.1 绝对最大额定值 | <mark>5</mark> | 8 器件和文档支持      |                  |
| 5.2 ESD 等级  | <u>5</u>       | 8.1 器件支持       | <mark>2</mark> 2 |
| 5.3 建议运行条件  | <u>5</u>       | 8.2 文档支持       | <mark>2</mark> 2 |
| 5.4 热性能信息   | 6              | 8.3 接收文档更新通知   | <mark>22</mark>  |
| 5.5 电气特性    | 6              | 8.4 支持资源       | <mark>2</mark> 2 |
| 5.6 典型特性    | 7              | 8.5 商标         | 22               |
| 6 详细说明      | 8              | 8.6 静电放电警告     | <u>2</u> 2       |
| 6.1 概述      | 8              | 8.7 术语表        | <mark>22</mark>  |
| 6.2 功能方框图   |                | 9 修订历史记录       |                  |
| 6.3 特性说明    |                | 10 机械、封装和可订购信息 |                  |
| 6.4 器件功能模式  |                | 10.1 机械数据      |                  |
|             |                |                |                  |

Product Folder Links: TPS7B4260-Q1



# 4 引脚配置和功能



图 4-1. DDA 封装, 8 引脚 HSOIC (顶视图)

表 4-1. 引脚功能

| 引脚                               | 引脚  |           | West Table                                                                                                                                                    |  |
|----------------------------------|-----|-----------|---------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 名称                               | DDA | <b>类型</b> | 说明                                                                                                                                                            |  |
| ADJ/EN                           | 5   | I         | 可调节/使能输入引脚。将外部基准电压连接至此引脚。该引脚在内部连接至误差放大器的反向输入端。低于 $V_{IL}$ 的低电平信号会禁用器件,高于 $V_{IH}$ 的高电平信号会启用器件。直接连接电压基准,或使用分压器获得低于基准的输出电压。为了补偿线路影响,请在此引脚附近放置一个 $0.1\mu$ F 电容器。 |  |
| DNC                              | 2   | _         | 不要将电压源连接到该引脚。将此引脚保持悬空或连接至 GND 以便实现更好的热性能。                                                                                                                     |  |
| FB 4 J 或小于外部参考电压,请将J             |     | I         | 反馈引脚。该引脚在内部连接到误差放大器的非反相输入,并控制输出电压。如果输出电压等于或小于外部参考电压,请将此引脚直接连接到输出引脚。若要获得高于基准的输出电压值,请使用带有外部反馈电阻器的分压器。                                                           |  |
| GND                              | 6、3 | G         | GND 引脚。将此引脚连接到低阻抗接地路径。                                                                                                                                        |  |
| IN 8 I 议值或更高的陶瓷电容器。 脚的位置,以补偿线路影响 |     | I         | 输入电源电压引脚。为获得出色的瞬态响应并尽可能减小输入阻抗,请在 IN 到 GND 之间使用建议值或更高的陶瓷电容器。请参阅 <i>建议运行条件</i> 表。将输入电容器放置在尽可能靠近器件输入引脚的位置,以补偿线路影响。更多详细信息,请参阅 <i>输入和输出电容器选择</i> 部分。               |  |
|                                  |     | _         | 无内部连接。为了获得出色的热性能,将这些引脚连接到 GND。                                                                                                                                |  |
| OUT                              | 1   | 0         | 稳压输出电压引脚。需要在 OUT 到 GND 之间连接一个电容器以确保稳定性。为了获得出色的瞬态响应,请在 <i>建议运行条件</i> 表中提供的 C <sub>OUT</sub> 值范围内选择一个陶瓷电容器。将此电容器尽可能靠近器件输出端放置。更多详细信息,请参阅 <i>输入和输出电容器选择</i> 部分。   |  |
| 散热焊盘                             | Pad |           | 散热焊盘。将焊盘连接到 GND 以获得尽可能出色的热性能。                                                                                                                                 |  |

提交文档反馈



# 5 规格

# 5.1 绝对最大额定值

在自然通风条件下的工作温度范围内测得(除非另有说明)(1)

|                     |                 | 最小值 | 最大值 | 单位 |
|---------------------|-----------------|-----|-----|----|
| V <sub>IN</sub>     | 非稳压输入引脚电压       | -40 | 45  | V  |
| V <sub>OUT</sub>    | <b>稳压输出引脚电压</b> | -5  | 45  | V  |
| V <sub>FB</sub>     | 反馈引脚电压          | -5  | 45  | V  |
| V <sub>ADJ/EN</sub> | 可调参考和使能引脚电压     | -40 | 45  | V  |
| T <sub>J</sub>      | 工作结温            | -40 | 150 | °C |
| T <sub>stg</sub>    | 贮存温度            | -65 | 150 | °C |

(1) 超出"绝对最大额定值"运行可能会对器件造成永久损坏。绝对最大额定值并不表示器件在这些条件下或在建议运行条件以外的任何其他条件下能够正常运行。如果超出"建议运行条件"但在"绝对最大额定值"范围内使用,器件可能不会完全正常运行,这可能影响器件的可靠性、功能和性能并缩短器件寿命。

# 5.2 ESD 等级

|                    |      |                                                |      | 值     | 单位 |
|--------------------|------|------------------------------------------------|------|-------|----|
|                    |      | 人体放电模型 (HBM),符合 AEC Q100-002 标准 <sup>(1)</sup> |      | ±2500 |    |
| V <sub>(ESD)</sub> | 静电放电 | 充电器件模型 (CDM),符合 AEC Q100-011 标准                | 所有引脚 | ±1000 | V  |
|                    |      | 允屯希什模型 (CDM),付号 AEC Q100-011 标准                | 转角引脚 |       |    |

(1) AEC Q100-002 指示应当按照 ANSI/ESDA/JEDEC JS-001 规范执行 HBM 应力测试。

# 5.3 建议运行条件

在自然通风条件下的工作温度范围内测得(除非另有说明)

|                     |              | 最小值   | 典型值 | 最大值 | 单位 |
|---------------------|--------------|-------|-----|-----|----|
| V <sub>IN</sub>     | 输入电压         | 3.3   |     | 40  | V  |
| V <sub>OUT</sub>    | 输出电压         | 2     |     | 40  | V  |
| V <sub>ADJ/EN</sub> | 调节引脚电压       | 2     |     | 40  | V  |
| V <sub>FB</sub>     | 反馈引脚电压       | 0     |     | 40  | V  |
| I <sub>OUT</sub>    | 输出电流         | 0     |     | 300 | mA |
| C <sub>IN</sub>     | 输入电容器(1)     |       | 1   |     | μF |
| C <sub>OUT</sub>    | 输出电容器(2)     | 1     |     | 100 | μF |
| ESR                 | 输出电容器 ESR 要求 | 0.001 |     | 2   | Ω  |
| TJ                  | 工作结温         | -40   |     | 150 | °C |

- (1) 为确保强大的 EMI 性能,建议的最小输入电容为 500nF。
- (2) 为了实现稳定性,需要最小值为 500nF 的有效输出电容。



# 5.4 热性能信息

|                      |                              | TPS7B4260-Q1 |       |  |
|----------------------|------------------------------|--------------|-------|--|
|                      | <u>熱指标<sup>(1) (2)</sup></u> |              | 34 th |  |
|                      |                              | 8 引脚         | 単位    |  |
| R <sub>0</sub> JA    | 结至环境热阻                       | 48           | °C/W  |  |
| R <sub>0</sub> JCtop | 结至外壳(顶部)热阻                   | 71.6         | °C/W  |  |
| R <sub>0</sub> JB    | 结至电路板热阻                      | 23.5         | °C/W  |  |
| ΨJT                  | 结至项部特征参数                     | 9.3          | °C/W  |  |
| ψ ЈВ                 | 结至电路板特征参数                    | 23.3         | °C/W  |  |
| R <sub>0</sub> JCbot | 结至外壳(底部)热阻                   | 11.5         | °C/W  |  |

- (1) 此热数据基于 JEDEC 标准高 K 板布局, JESD 51-7。这是一种两信号、两平面、四层的电路板, 外层镀有 2oz 铜。铜箔圆配被焊接到散热焊垫上。正确的连接工艺也必须合并在一起。
- (2) 有关新旧热指标的更多信息,请参阅半导体和IC 封装热指标应用报告。

# 5.5 电气特性

规定条件如下(除非另有说明): $T_J$  =  $-40^{\circ}$ C 至 +150°C, $V_{IN}$  = 13.5V, $V_{OUT}$  =  $V_{FB}$ , $I_{OUT}$  = 100 $\mu$ A, $C_{OUT}$  = 1 $\mu$ F, $C_{IN}$  = 1 $\mu$ F 以及  $V_{ADJ/EN}$  = 5V,;典型值条件为  $T_J$  = 25°C

|                                | 参数                       | 测试条件                                                                                                | 最小值  | 典型值 | 最大值  | 单位            |
|--------------------------------|--------------------------|-----------------------------------------------------------------------------------------------------|------|-----|------|---------------|
|                                |                          | $V_{\text{IN}}$ = 5.4V $\cong$ 40V , $I_{\text{OUT}}$ = 100μA , $T_{\text{J}}$ = 25°C               |      | 55  | 70   |               |
| IQ                             | 静态电流                     | $V_{IN}$ = 5.4V $\cong$ 40V , $I_{OUT}$ = 100 $\mu A$ , $-$ 40°C < $T_{J}$ < 85°C                   |      |     | 75   | μΑ            |
|                                |                          | $V_{\text{IN}}$ = 5.4V $\Xi$ 40V , $I_{\text{OUT}}$ = 100μA                                         |      |     | 80   |               |
| I <sub>GND</sub>               | 接地电流                     | V <sub>IN</sub> = 5.4V 至 40V , V <sub>ADJ/EN</sub> = 5V , I <sub>OUT</sub> = 300mA                  |      |     | 3.2  | mA            |
| I <sub>SHUTDOWN</sub>          | 关断电源电流                   | V <sub>ADJ/EN</sub> = 0V                                                                            |      |     | 3.8  | μΑ            |
| I <sub>ADJ/EN</sub>            | ADJ/EN 引脚电流              | I <sub>OUT</sub> = 100μA                                                                            |      |     | 1.2  | μA            |
| V <sub>UVLO (RISING)</sub>     | 上升输入电源 UVLO              | V <sub>IN</sub> 上升,I <sub>OUT</sub> = 5mA                                                           | 2.6  | 2.7 | 2.85 | V             |
| V <sub>UVLO</sub><br>(FALLING) | 下降输入电源 UVLO              | V <sub>IN</sub> 下降,I <sub>OUT</sub> = 5mA                                                           | 2.3  | 2.4 | 2.5  | V             |
| V <sub>UVLO (HYST)</sub>       | V <sub>UVLO(IN)</sub> 迟滞 |                                                                                                     |      | 300 |      | mV            |
| V <sub>IL</sub>                | 使能逻辑输入低电平                |                                                                                                     |      |     | 0.8  | V             |
| V <sub>IH</sub>                | 使能逻辑输入高电平                |                                                                                                     | 1.8  |     |      | V             |
| Δ V <sub>OUT</sub>             | 输出电压跟踪准确度                | $V_{\text{IN}}$ = $V_{\text{OUT}}$ + 1.2V $\Xi$ 40V , $I_{\text{OUT}}$ = 100μA $\Xi$ 300mA $^{(1)}$ | -6   |     | 6    | mV            |
| △ V <sub>OUT (△ VIN)</sub>     | 线性调节率                    | V <sub>IN</sub> = V <sub>OUT</sub> + 1.2V 至 40V,I <sub>OUT</sub> = 100μA                            | -0.4 |     | 0.4  | mV            |
| Δ V <sub>OUT</sub> (Δ IOUT)    | 负载调节率                    | $V_{\text{IN}}$ = $V_{\text{OUT}}$ + 1.2 $V$ , $I_{\text{OUT}}$ = 100μA $\cong$ 300mA $^{(1)}$      |      |     | 2.1  | mV            |
| V <sub>DO</sub>                | 压降电压                     | $I_{OUT}$ = 200mA , $V_{ADJ/EN} \geqslant 3.3 V$ , $V_{IN}$ = $V_{ADJ/EN}$                          |      | 330 | 700  | mV            |
| I <sub>CL</sub>                | 输出电流限制                   | V <sub>IN</sub> = V <sub>OUT</sub> + 1.2V , V <sub>OUT</sub> 短接至 90% x V <sub>ADJ/EN</sub>          | 301  | 430 | 560  | mA            |
| PSRR                           | 电源纹波抑制                   | V <sub>RIPPLE</sub> = 1V <sub>PP</sub> ,频率 = 100Hz,I <sub>OUT</sub> ≥ 5mA                           |      | 80  |      | dB            |
| V <sub>n</sub>                 | 输出噪声电压                   | $V_{OUT}$ = 3.3 $V$ , $I_{OUT}$ = 1mA , BW = 10Hz 至 100KHz , 将 5 $\mu$ V <sub>RMS</sub> 参考用于此测量     |      | 150 |      | $\mu V_{RMS}$ |
| I <sub>REV</sub>               | V <sub>IN</sub> 下的反向电流   | V <sub>IN</sub> = 0V , V <sub>OUT</sub> = 32V                                                       | -0.6 |     | 0.6  | μA            |
| I <sub>REV-N1</sub>            | V <sub>IN</sub> 为负时的反向电流 | V <sub>IN</sub> = -20V , V <sub>OUT</sub> = 20V                                                     | -1.2 |     | 1.2  | μA            |
| I <sub>FB</sub>                | 反馈引脚电流                   |                                                                                                     |      | 0.1 | 0.25 | μA            |
| T <sub>SD(SHUTDOW</sub>        | 结关断温度                    |                                                                                                     |      | 175 |      | °C            |
| T <sub>SD(HYST)</sub>          | 热关断迟滞                    |                                                                                                     |      | 15  |      | °C            |

(1) 由于功率耗散可能很大,因此该规格是使用低占空比脉冲测试测得的。有关在将结温保持在 150℃ 以下时器件耗散多少功率的更多信息,请参阅热性能信息表。

Product Folder Links: TPS7B4260-Q1



# 5.6 典型特性



图 5-4. PSRR 与频率间的关系

图 5-3. 负载瞬态



# 6 详细说明

## 6.1 概述

TPS7B4260-Q1 是一款集成低压降 (LDO) 电压跟踪器,具有超低跟踪容差。由于在为非板载传感器供电时很容易发生电缆短路,因此 LDO 中内置了多项功能。这些功能可防止出现电池短路、GND 短路和反向电流等故障状况。

此外,该器件还具有热关断保护、砖墙式限流、欠压锁定(UVLO)和反极性保护功能。

# 6.2 功能方框图



# 6.3 特性说明

# 6.3.1 跟踪器输出电压 (VOUT)

由于该器件是跟踪 LDO,因此输出电压由提供给 ADJ/EN 引脚的电压决定。只要  $V_{ADJ/EN}$  小于  $V_{IL}$ ,LDO 就会保持禁用状态。当  $V_{ADJ/EN}$  超出  $V_{IH}$  时,输出电压  $V_{OUT}$  开始上升。该器件集成了软启动特性,可使输出电压线性上升,并限制启动时的浪涌电流。在启动并达到稳定状态后,在所有指定的运行条件下, $V_{FB}$  相对于 ADJ/EN 引脚上设定的电压保持在±6mV 范围内。 $V_{FB}$  是反馈引脚电压。

提交文档反馈

(2)



 $V_{OUT} = V_{RFF}$ 

#### 6.3.1.1 输出电压等于参考电压

图 6-1 显示了直接施加到 ADJ/EN 引脚的外部参考电压,以及连接至 OUT 引脚的 FB 引脚。在这些条件下,LDO输出电压等于参考电压,如方程式 1 所示。



图 6-1. 跟踪器输出电压等于参考电压

#### 6.3.1.2 输出电压小于参考电压

如图 6-2 中所示,在 ADJ/EN 引脚上连接一个外部电阻分压器,可帮助生成低于参考电压的输出电压。 $R_1$  和  $R_2$  都必须小于 100k $\Omega$  才能最大程度地减小 ADJ/EN 引脚泄漏电流导致的电压误差  $I_{ADJ/EN}$ 。方程式 2 计算  $V_{OUT}$ 。



图 6-2. 跟踪器输出电压低于参考电压



#### 6.3.1.3 输出电压大于参考电压

如图 6-3 所示,在 OUT 和 FB 引脚之间连接一个外部电阻分压器有助于生成高于参考电压的输出电压。 $R_1$  和  $R_2$  都必须小于 100k $\Omega$  才能将 FB 引脚泄漏电流  $I_{FB}$  引起的电压误差降至最低。方程式 3 计算  $V_{out}$ 。



图 6-3. 跟踪器电压大于参考电压

#### 6.3.2 反向电流保护

TPS7B4260-Q1 整合了一个背对背 PMOS 拓扑,可保护器件免受故障状况的损害,导致  $V_{OUT}$  高于  $V_{IN}$  以及导致随后的反向电流流动。如果发生该故障状况,器件不会受到损坏、前提是未违反 *绝对最大额定值* 。这种集成保护功能消除了对外部二极管的需求。反向电流比较器通常响应  $10 \, \mu \, s$  中的反向电压条件,并与阻断 PMOS 晶体管的体二极管一起将反向电流限制为 *电气特性* 表中指定的  $I_{REV}$ 。

#### 6.3.3 欠压锁定

该器件具有内部固定的欠压锁定 (UVLO) 阈值。当输入电压  $V_{IN}$  降至欠压锁定水平以下时(请参阅  $V_{UVLO(FALLING)}$  参数,该参数位于 e 有特性 表),将激活欠压锁定。此激活可确保稳压器不会在低输入电源电压期间锁定为未知 状态。如果输入电压具有降至 UVLO 阈值以下的负瞬态值并恢复,那么当输入电压恢复到所需的水平时,稳压器 会关断并按标准加电序列加电(请参阅 表中的  $V_{UVLO(RISING)}$  参数)。

#### 6.3.4 热保护

当结温上升至大约 175°C 时,过热保护会禁用输出以使器件冷却。当结温被冷却至大约 160°C 时,输出电路又会被启用。尽管可以在如此高的温度下启用该器件,但规定的器件参数和性能最高为 150°C 结温。根据功率耗散、热阻和环境温度,热保护电路可以循环关闭和打开,直到导致过多功率耗散的情况消失。这一循环操作会限制稳压器的热耗散,防止稳压器因过热而损坏。

TPS7B4260-Q1 的内部保护电路经过设计,可防止出现过载情况。该电路并不是为了取代适当的散热装置。 TPS7B4260-Q1 持续不断地运行至热关断状态会降低器件的可靠性。

### 6.3.5 电流限值

该器件具有内部电流限制电路,可在过流或短路事件期间保护器件。如图 6-4 中所示,该电流限制电路是一种砖墙方案。当器件处于电流限制状态时,不会调节器件电源  $I_{CL}$  和输出电压。在这种情况下,输出电压取决于负载阻抗。





图 6-4. 砖墙电流限制方案

在电流限制事件期间,由于电流电平升高和输入到输出差分电压 (V<sub>IN</sub> - V<sub>OUT</sub>)增加,有可能出现大功率耗散。如果热损耗过大,它会进入热关断状态。如果器件冷却后重新开启时电流限制条件未消失,则器件将重新进入热关断状态。这个循环会一直持续到电流限制条件消失。该器件能够承受此故障,但在该模式下重复运行会导致长期可靠性下降。

#### 6.3.6 输出对电池短路

当输出短接至电池时(请参阅图 6-5), TPS7B4260-Q1 可以承受该短接,不会对器件造成损坏。当设备由低于电池电压的电压源供电时,也可能发生对电池短路(请参阅图 6-6)。在本例中,当  $V_{OUT}$  上发生对电池短路(典型值为 14V)时, TPS7B4260-Q1 电源输入电压设置为 7V,通常在 5V 下运行。背对背 PMOS FET 拓扑有助于限制流经  $V_{IN}$  和  $I_{REV}$  的连续反向电流,如 *电气特性* 表中所示。





图 6-5. 跟踪器输出对电池短路



图 6-6. 跟踪器输出电压高于输入电压

提交文档反馈

Copyright © 2025 Texas Instruments Incorporated

12

Product Folder Links: TPS7B4260-Q1



## 6.3.7 具有使能电路的跟踪稳压器

通过将参考电压拉至  $V_{IL}$  以下,器件会禁用并进入睡眠状态,在该状态下,器件会从电源获取  $3.8\,\mu\,A$  (最大值)。在典型应用中,基准电压通常来自另一个 LDO 电压导轨。可能会发生必须在不关断参考电压的情况下禁用器件的情况。在本例中,可以按图 6-7 所示对器件进行配置。TPS7B84-Q1 是一款具有超低静态电流的 150mA LDO,可为 TPS7B4260-Q1 和 ADC 提供参考电压。该器件的工作状态由微控制器 (MCU) 输入或输出 (I/O) 控制。



图 6-7. 通过使能电路跟踪 LDO



# 6.4 器件功能模式

表 6-1 给出了不同工作模式的参数条件。有关参数值,请参阅 电气特性表。

## 表 6-1. 器件功能模式比较

| *** **** *** *** *** *** *** *** *** * |                                                                                                 |                                       |                                  |                            |  |  |
|----------------------------------------|-------------------------------------------------------------------------------------------------|---------------------------------------|----------------------------------|----------------------------|--|--|
| 工作模式                                   | 参数 <sup>(1)</sup>                                                                               |                                       |                                  |                            |  |  |
| 上作快入                                   | V <sub>IN</sub>                                                                                 | V <sub>ADJ/EN</sub>                   | I <sub>OUT</sub>                 | T <sub>J</sub>             |  |  |
| 正常运行                                   | $V_{\text{IN}} > V_{\text{OUT(Nom)}} + V_{\text{DO}} $ 和 $V_{\text{IN}} \ge V_{\text{IN(min)}}$ | V <sub>ADJ/EN</sub> > V <sub>IH</sub> | $I_{OUT} \leqslant I_{OUT(max)}$ | T <sub>J</sub> ≤ 150°C     |  |  |
| 压降运行                                   | $V_{IN(min)} < V_{IN} < V_{OUT(nom)} + V_{DO}$                                                  | V <sub>ADJ/EN</sub> > V <sub>IH</sub> | $I_{OUT} \leqslant I_{OUT(max)}$ | $T_J < T_{SD(shutdown)}$   |  |  |
| 禁用<br>(任何真条件都会禁<br>用该器件)               | V <sub>IN</sub> < V <sub>UVLO</sub>                                                             | V <sub>ADJ/EN</sub> < V <sub>IL</sub> | 不适用                              | $T_{J} > T_{SD(shutdown)}$ |  |  |

(1) 当 V<sub>IN</sub> 大于 V<sub>UVLO(RISING)</sub> 且 V<sub>ADJ/EN</sub> 大于使能上升阈值 V<sub>IH</sub> 时,器件会开启。

### 6.4.1 正常运行

满足以下条件时,器件输出电压 V<sub>OUT (Nom)</sub> 会跟踪 ADJ/EN 引脚上的参考电压:

- 输入电压至少为 3.3V (V<sub>IN(min)</sub>), 大于额定输出电压加上压降电压 (V<sub>OUT(nom)</sub> + V<sub>DO</sub>)
- ADJ/EN 引脚上的参考电压高于使能上升阈值 V<sub>III</sub>,可稳定地保持在适当的 V<sub>RFF</sub> 值处
- 输出电流小于 I<sub>OUT(max)</sub> (I<sub>OUT</sub> ≤ 300mA)
- 器件结温低于 150℃ (T」 ≤ 150℃)

#### 6.4.2 压降运行

如果输入电压低于标称输出电压与指定压降电压之和,则器件在压降模式下运行。在此模式下,输出电压会跟踪 输入电压。在此模式下,器件的瞬态性能会显著下降。在此模式下,导通晶体管驱动为完全导通。压降过程中的 线路或负载瞬态可能会导致输出电压偏差较大。

当器件处于稳定压降状态(是指器件处于压降状态时, $V_{IN} < V_{OUT(NOM)} + V_{DO}$ ,紧随正常稳压状态,但不在启动 期间)时,导通晶体管被驱动到欧姆区或三极管区域。当输入电压恢复到大于或等于额定输出电压加上压降电压 (V<sub>OUT(NOM)</sub> + V<sub>DO</sub>)的值时,输出电压可能会过冲很短的时间,而器件会将导通晶体管拉回到饱和区域。

# 6.4.3 在 V<sub>IN</sub> < 3.3V 的情况下运行

对于低于 3.3V 和高于 V<sub>UVLO (下降)</sub> 的输入电压, LDO 将继续运行。但是,某些内部电路可能没有适当的余量,无 法在规格范围内运行。当输入电压下降到低于 Vuvlo (FALLING) 时,器件关断。

#### 6.4.4 通过 ADJ/EN 控制禁用

ADJ/EN 引脚用作 LDO 的参考和使能引脚。通过强制 V<sub>ADJ/EN</sub> 小于 V<sub>IL</sub>,可关闭器件的输出。当被禁用时,导通 晶体管被关闭,内部电路被关断,并且LDO处于低功耗模式。

Product Folder Links: TPS7B4260-Q1



# 7 应用和实施

#### 备注

以下应用部分中的信息不属于 TI 器件规格的范围, TI 不担保其准确性和完整性。TI 的客 户应负责确定 器件是否适用于其应用。客户应验证并测试其设计,以确保系统功能。

#### 7.1 应用信息

#### 7.1.1 压降电压

压降电压  $(V_{DO})$  定义为导通晶体管完全导通时  $V_{IN} - V_{OUT}$  之差。 $V_{IN}$  是输入电压, $V_{OUT}$  是输出电压。当输入电 压下降到误差放大器将导通晶体管的栅极驱动至电源轨时,就会出现这种情况。在这种情况下,控制环路没有剩 余的工作余量。在该运行点,导通晶体管驱动为完全导通。压降电压直接指定了一个最小输入电压,该电压大于 输出电压预计保持稳定的标称编程输出电压。如果输入电压降至低于标称输出调节,输出电压也会下降,减少掉 压降电压 (V<sub>DO</sub>)。

在压降模式下,不再调节输出电压,瞬态性能会严重下降。该器件会丢失 PSRR,并且负载瞬态可能会导致较大 的输出电压偏差。

对于 CMOS 稳压器,压降电压由导通晶体管的漏源导通状态电阻 (R<sub>DS(ON)</sub>) 决定。因此,如果线性稳压器的工作 电流小于额定输出电流(I<sub>RATED</sub>,请参阅 *建议运行条件* 表),该电流的压降电压会相应地调整比例。以下公式用 于计算器件的 R<sub>DS(ON)</sub>。

$$R_{DS(ON)} = \frac{V_{DO}}{I_{RATED}}$$
 (4)

#### 7.1.2 反向电流

TPS7B4260-Q1 集成了反向电流保护功能,可防止故障情况造成损坏,从而导致 V<sub>OUT</sub> 高于 V<sub>IN</sub>。在这种故障情况 下,不违反  $V_{IN}$  和  $V_{OUT}$  绝对最大额定值且  $V_{OUT}$  -  $V_{IN}$  小于 40V,不会发生损坏,且流经 LDO 的反向电流小于 1.1 μ A。反向电流比较器通常对反向电压条件作出响应,并且与阻断 PMOS 晶体管的体二极管一起限制 10 μ s 内 的反向电流。

Product Folder Links: TPS7B4260-Q1

15



#### 7.2 典型应用

图 7-1 显示了 TPS7B4260-Q1 的典型应用电路。



#### 7.2.1 设计要求

此设计示例使用表 7-1 中列出的参数。

表 7-1. 设计参数

| 示例值         |  |  |  |
|-------------|--|--|--|
| 3.3V 至 40V  |  |  |  |
| 2V 至 40V    |  |  |  |
| 2V 至 40V    |  |  |  |
| 300mA       |  |  |  |
| 1μF 至 100μF |  |  |  |
| 1mΩ 至 2 Ω   |  |  |  |
|             |  |  |  |

#### 7.2.2 详细设计过程

#### 7.2.2.1 输入和输出电容器选择

根据终端应用的不同,可以使用不同值的外部元件。在快速负载阶跃期间,应用可能需要更大的输出电容器,以防止输出电压显著下降和下游元件发生复位。使用电介质类型为 X5R 或 X7R 的低等效串联电阻 (ESR) 陶瓷电容器,以获得更好的负载瞬态响应。

TPS7B4260-Q1 需要至少为 1 μ F (500nF 或更大电容)的输出电容器来实现稳定性,并需要一个介于 0.001 Ω 和 2 Ω 之间的 ESR。如果没有输出电容器,稳压器将振荡。为了获得出色瞬态性能,请使用 X5R 和 X7R 类型的陶瓷电容器,因为这些电容器的值和 ESR 随温度的变化极小。为特定应用选择电容器时,请注意电容器的直流偏置特性。较高的输出电压会导致电容器显著降额。对于大多数应用而言,OUT 引脚上的低 ESR、10μF 陶瓷电容器足以提供出色的瞬态性能。

不需要输入电容器即可实现稳定性。不过,良好的模拟实践是在 GND 和 TPS7B4260-Q1 的 IN 引脚之间连接一个电容器 (500nF 或更大电容值)。一些输入电源具有高阻抗,因此将输入电容器放置在输入电源上有助于降低输入阻抗。该电容可抵消电抗性输入源,并改善瞬态响应、输入纹波和 PSRR。如果输入电源在很大的频率范围



内具有高阻抗,请并联使用多个输入电容器以降低频率范围内的阻抗。如果有可能出现较大、快速上升时间的负 载瞬态或者器件距离输入电源几英寸远,请使用一个更大电容值的电容器。

#### 7.2.2.2 反馈电阻器选型

 $V_{OUT}$  根据以下公式通过 ADJ/EN 引脚处的电压以及外部反馈电阻  $R_1$  和  $R_2$  进行设置:

$$V_{OUT} = V_{ADJ/EN} \times \left(1 + \frac{R_1}{R_2}\right) \tag{5}$$

为了忽略 V<sub>OUT</sub> 公式中的 FB 引脚电流误差项,请将反馈分压器电流设置为 电气特性 表中所列 FB 引脚电流的 100 倍。该设置提供了最大反馈分压器串联电阻,如以下公式所示:

$$R_1 + R_2 \le \frac{V_{OUT}}{(I_{FB} \times 100)}$$
 (6)

#### 7.2.2.3 前馈电容器

建议在 OUT 引脚和 FB 引脚之间连接前馈电容器 (CFF)。CFF 可改善瞬态、噪声和 PSRR 性能。可以使用更高的 电容 CFF;但是,启动时间会增加。有关 CFF 权衡的详细说明,请参阅 使用前馈电容器和低压降稳压器的优缺点 应用手册。

如图 7-2 所示,不良的布局做法以及在 FB 引脚上使用长布线会导致形成寄生电容器 (CFR)。



图 7-2. 在 FB 引脚上的寄生电容器

 $C_{FB}$  以及反馈电阻器  $R_1$  和  $R_2$  可能会导致在环路增益的传递函数中形成一个未补偿的极点。当  $C_{FB}$  值只有 20pF时,可能会导致由方程式7给出的寄生极点频率处于LDO带宽范围内并导致不稳定。

$$f_{P} = \frac{1}{(2 \times \pi \times C_{FB} \times (R_{1} \parallel R_{2}))} \tag{7}$$

English Data Sheet: SBVS444

17



添加前馈电容器 ( $C_{FF}$ ),如图 7-3 所示,会在环路增益传递函数中产生零点,可补偿  $C_{FB}$  产生的寄生极点。方程式 8 和方程式 9 用于计算极点和零点频率。



图 7-3. 前馈电容器有助于减轻寄生反馈电容器的影响

$$f_{P} = \frac{1}{(2 \times \pi \times (R_{1} \parallel R_{2}) \times (C_{FF} + C_{FB}))}$$
 (8)

$$f_Z = \frac{1}{(2 \times \pi \times C_{FF} \times R_1)} \tag{9}$$

要让  $f_P$  等于  $f_Z$ ,同时极点消除,应根据  $C_{FB}$  的值以及应用中使用的反馈电阻器确定  $C_{FF}$  值。或者,如果选择前馈电容器以使  $C_{FF} \gg C_{FB}$ ,则方程式 8 和方程式 9 中极点频率和零点频率的关系如下:

$$\frac{f_p}{f_z} \approx \left(1 + \frac{R_1}{R_2}\right) = \frac{V_{OUT}}{V_{ADJ/EN}} \tag{10}$$

在大多数应用中,尤其是生成 3.3V 或 5V  $V_{OUT}$  的情况下,该比率不是很大,这意味着频率彼此靠近,因此寄生极点得到补偿。即使  $V_{OUT}$  值较大(此比率可高达 20), $100pF \leqslant C_{FF} \leqslant 10nF$  范围内的  $C_{FF}$  值通常也有助于防止反馈节点上的寄生电容器造成的不稳定。

如果遵循 布局指南一节和 TRKRLDOEVM-119 通用跟踪器 LDO 评估模块用户指南中所述的良好布局实践,将有助于更大限度地减小寄生反馈引脚电容,从而防止产生的寄生极点导致不稳定。

提交文档反馈



#### 7.2.3 应用曲线





#### 7.3 电源相关建议

该器件设计为可在 3V 至 40V 的输入电源电压范围内运行。

#### 7.4 布局

#### 7.4.1 布局指南

为了获得理想的总体性能,请将所有电路元件放置在电路板的同一侧,并尽可能靠近各自的 LDO 引脚连接。将输入和输出电容器的接地回路连接以及 LDO 接地引脚的接地回路连接放置得尽可能彼此靠近,并通过较宽的元件侧铜表面进行连接。强烈建议不要在输入和输出电容器上使用过孔和长迹线、否则会对系统性能产生负面影响。使用嵌入在 PCB 中,或者位于 PCB 底部与元件相对位置的接地基准平面。该参考平面用于提供输出电压的精度、屏蔽噪声,当连接到散热焊盘时,其作用类似于散热平面,可扩散(或吸收)LDO 器件的热量。在大多数应用中,此接地平面是满足散热要求的必要条件。

#### 7.4.1.1 封装

有关 TPS7B4260-Q1 的焊盘占用空间建议,请参阅本文档末尾和 www.ti.com。

#### 7.4.1.2 对于改进 PSRR 和噪声性能的电路板布局布线建议

为了改善 AC 性能 (如 PSRR、输出噪声和瞬态响应等),在设计电路板时为  $V_{IN}$  和  $V_{OUT}$  使用单独的接地层。仅在器件的 GND 引脚上连接每个接地平面。此外,将输出电容器的接地连接直接连接到器件的 GND 引脚。

更大程度地减小等效串联电感 (ESL) 和等效串联电阻 (ESR),从而更大限度地提高性能和稳定性。将每个电容器放置在尽可能靠近器件且和稳压器位于 PCB 同一侧的位置。

请勿将任何电容器放置在 PCB 安装稳压器的位置的相对侧。强烈建议不要使用通孔和长布线,因为这会对系统性能产生负面影响。通孔和长布线也可能导致不稳定。

如果可能,并且为了实现本文档中所述的最高性能,请使用与 TPS7B4260-Q1 评估板相同的布局模式。此评估板可在 www.ti.com 获取。



#### 7.4.1.3 功率耗散和热效应注意事项

方程式 11 用于计算器件功率耗散。

$$P_{D} = I_{OUT} \times (V_{IN} - V_{OUT}) + I_{Q} \times V_{IN}$$

$$\tag{11}$$

其中:

- P<sub>D</sub> = 连续功率耗散
- I<sub>OUT</sub> = 输出电流
- V<sub>IN</sub> = 输入电压
- V<sub>OUT</sub> = 输出电压
- Io = 静态电流

因为  $I_Q$  远小于  $I_{OUT}$ 、所以 方程式 11 中的  $I_Q \times V_{IN}$  项可以忽略不计。

使用 方程式 12 计算在给定环境空气温度 (TA) 下工作的器件的结温 (T」)。

$$T_{J} = T_{A} + (R_{\theta JA} \times P_{D}) \tag{12}$$

其中:

•  $R_{\theta JA}$  = 结至结环境空气热阻抗

方程式 13 用于计算因功率耗散而导致的结温上升。

$$\Delta T = T_J - T_A = (R_{\theta JA} \times P_D)$$
 (13)

对于给定的最大结温 (T<sub>Jmax</sub>),可以使用方程式 14 计算器件可以工作的最高环境空气温度 (T<sub>AMAX</sub>)。

$$T_{AMAX} = T_{JMAX} - (R_{\theta JA} \times P_D)$$
 (14)

#### 7.4.1.4 热性能与铜面积

最常用的热阻参数 ( $R_{\theta JA}$ ) 在很大程度上取决于特定 PCB 设计中内置的散热能力,因此会因铜总面积、铜重量和平面位置而异。 *热性能信息* 表中记录的  $R_{\theta JA}$  由 JEDEC 标准 (图 7-6)、PCB 和铜扩散面积决定,仅用作封装热性能的相对测量。对于精心设计的热布局, $R_{\theta JA}$  实际上是封装结至外壳(底部)热阻 ( $R_{\theta JCbot}$ ) 与 PCB 铜产生的热阻的总和。

Copyright © 2025 Texas Instruments Incorporated Product Folder Links: *TPS7B4260-Q1* 





图 7-6. JEDEC 标准 2s2p PCB

# 7.4.2 布局示例



Circles denote PCB via connections

图 7-7. 布局示例



# 8 器件和文档支持

## 8.1 器件支持

#### 8.1.1 器件命名规则

### 表 8-1. 器件命名规则

| 产品 <sup>(1)</sup> V <sub>OUT</sub> |                                                                                           |
|------------------------------------|-------------------------------------------------------------------------------------------|
| TPS7B4260QDDARQ1                   | 在 HSOIC (DDA) 封装中: Q表示此器件是一款符合 AEC-Q100 标准的 1 级器件。 R 为包装数量。 Q1 表示此器件是一款汽车级 (AEC-Q100) 器件。 |

(1) 要获得最新的封装和订购信息,请参阅本文档末尾的"封装选项附录",或者访问器件产品文件夹 (www.ti.com)。

# 8.2 文档支持

#### 8.2.1 相关文档

请参阅以下相关文档:

- 德州仪器 (TI), TPS7B84-Q1 150mA, 40V, 可调节, 低压降稳压器数据表
- 德州仪器 (TI), 使用前馈电容器和低压降稳压器的优缺点 应用手册
- 德州仪器 (TI), TRKRLDOEVM-119 通用跟踪器 LDO 评估模块用户指南

# 8.3 接收文档更新通知

要接收文档更新通知,请导航至 ti.com 上的器件产品文件夹。点击*通知* 进行注册,即可每周接收产品信息更改摘要。有关更改的详细信息,请查看任何已修订文档中包含的修订历史记录。

#### 8.4 支持资源

TI E2E<sup>™</sup> 中文支持论坛是工程师的重要参考资料,可直接从专家处获得快速、经过验证的解答和设计帮助。搜索现有解答或提出自己的问题,获得所需的快速设计帮助。

链接的内容由各个贡献者"按原样"提供。这些内容并不构成 TI 技术规范,并且不一定反映 TI 的观点;请参阅 TI 的使用条款。

#### 8.5 商标

TI E2E™ is a trademark of Texas Instruments.

所有商标均为其各自所有者的财产。

#### 8.6 静电放电警告



静电放电 (ESD) 会损坏这个集成电路。德州仪器 (TI) 建议通过适当的预防措施处理所有集成电路。如果不遵守正确的处理和安装程序,可能会损坏集成电路。

ESD 的损坏小至导致微小的性能降级,大至整个器件故障。精密的集成电路可能更容易受到损坏,这是因为非常细微的参数更改都可能会导致器件与其发布的规格不相符。

## 8.7 术语表

TI术语表本术语表列出并解释了术语、首字母缩略词和定义。

#### 9 修订历史记录

注:以前版本的页码可能与当前版本的页码不同

| 日期         | 修订版本 | 注释     |
|------------|------|--------|
| 2025 年 1 月 | *    | 初始发行版。 |

Product Folder Links: TPS7B4260-Q1



# 10 机械、封装和可订购信息

以下页面包含机械、封装和可订购信息。这些信息是指定器件可用的最新数据。数据如有变更,恕不另行通知,且不会对此文档进行修订。有关此数据表的浏览器版本,请查阅左侧的导航栏。

Product Folder Links: TPS7B4260-Q1

23

DDA0008J-C02



#### 10.1 机械数据

# **PACKAGE OUTLINE**

PowerPAD™ SOIC - 1.7 mm max height

PLASTIC SMALL OUTLINE



PowerPAD is a trademark of Texas Instruments.

#### NOTES:

- All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
   This drawing is subject to change without notice.
- This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
   This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm per side.
- 5. Reference JEDEC registration MS-012, variation BA.



Copyright © 2025 Texas Instruments Incorporated



#### **EXAMPLE BOARD LAYOUT**

# DDA0008J-C02

# PowerPAD <sup>™</sup> SOIC - 1.7 mm max height

PLASTIC SMALL OUTLINE



#### NOTES: (continued)

- 6. Publication IPC-7351 may have alternate designs.
  7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.
  8. This package is designed to be soldered to a thermal pad on the board. For more information, see Texas Instruments literature numbers SLMA002 (www.ti.com/lit/slma002) and SLMA004 (www.ti.com/lit/slma004).
- 9. Size of metal pad may vary due to creepage requirement.



Product Folder Links: TPS7B4260-Q1



#### **EXAMPLE STENCIL DESIGN**

# DDA0008J-C02

# PowerPAD <sup>™</sup> SOIC - 1.7 mm max height

PLASTIC SMALL OUTLINE



NOTES: (continued)

- Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
- design recommendations.

  11. Board assembly site may have different recommendations for stencil design.





www.ti.com 13-Feb-2025

#### PACKAGING INFORMATION

| Orderable Device  | Status | Package Type | Package<br>Drawing | Pins | Package<br>Qty | Eco Plan | Lead finish/<br>Ball material | MSL Peak Temp | Op Temp (°C) | Device Marking (4/5) | Samples |
|-------------------|--------|--------------|--------------------|------|----------------|----------|-------------------------------|---------------|--------------|----------------------|---------|
|                   |        |              |                    |      |                |          | (6)                           |               |              |                      |         |
| PTPS7B4260QDDARQ1 | ACTIVE | SO PowerPAD  | DDA                | 8    |                | TBD      | Call TI                       | Call TI       | -40 to 125   |                      | Samples |

(1) The marketing status values are defined as follows:

**ACTIVE:** Product device recommended for new designs.

LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.

NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.

PREVIEW: Device has been announced but is not in production. Samples may or may not be available.

**OBSOLETE:** TI has discontinued the production of the device.

(2) RoHS: TI defines "RoHS" to mean semiconductor products that are compliant with the current EU RoHS requirements for all 10 RoHS substances, including the requirement that RoHS substance do not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, "RoHS" products are suitable for use in specified lead-free processes. TI may reference these types of products as "Pb-Free".

RoHS Exempt: TI defines "RoHS Exempt" to mean products that contain lead but are compliant with EU RoHS pursuant to a specific EU RoHS exemption.

Green: TI defines "Green" to mean the content of Chlorine (CI) and Bromine (Br) based flame retardants meet JS709B low halogen requirements of <=1000ppm threshold. Antimony trioxide based flame retardants must also meet the <=1000ppm threshold requirement.

- (3) MSL, Peak Temp. The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.
- (4) There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device.
- (5) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation of the previous line and the two combined represent the entire Device Marking for that device.
- (6) Lead finish/Ball material Orderable Devices may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.



Images above are just a representation of the package family, actual package may vary. Refer to the product data sheet for package details.

4202561/G



# 重要通知和免责声明

TI"按原样"提供技术和可靠性数据(包括数据表)、设计资源(包括参考设计)、应用或其他设计建议、网络工具、安全信息和其他资源,不保证没有瑕疵且不做出任何明示或暗示的担保,包括但不限于对适销性、某特定用途方面的适用性或不侵犯任何第三方知识产权的暗示担保。

这些资源可供使用 TI 产品进行设计的熟练开发人员使用。您将自行承担以下全部责任:(1) 针对您的应用选择合适的 TI 产品,(2) 设计、验证并测试您的应用,(3) 确保您的应用满足相应标准以及任何其他功能安全、信息安全、监管或其他要求。

这些资源如有变更,恕不另行通知。TI 授权您仅可将这些资源用于研发本资源所述的 TI 产品的相关应用。 严禁以其他方式对这些资源进行复制或展示。您无权使用任何其他 TI 知识产权或任何第三方知识产权。您应全额赔偿因在这些资源的使用中对 TI 及其代表造成的任何索赔、损害、成本、损失和债务,TI 对此概不负责。

TI 提供的产品受 TI 的销售条款或 ti.com 上其他适用条款/TI 产品随附的其他适用条款的约束。TI 提供这些资源并不会扩展或以其他方式更改 TI 针对 TI 产品发布的适用的担保或担保免责声明。

TI 反对并拒绝您可能提出的任何其他或不同的条款。

邮寄地址:Texas Instruments, Post Office Box 655303, Dallas, Texas 75265 版权所有 © 2025,德州仪器 (TI) 公司