

参考文献

UCC5710x-Q1 适用于汽车应用且具有 DESAT 保护功能的高速、低侧栅极驱动 器

# 1 特性

- 符合汽车应用要求
- 符合 AEC-Q100 标准 •
  - 器件温度1级
- 典型 3A 灌电流, 3A 拉电流输出
- 具有可编程延迟的 DESAT 保护
- 发生故障时的软关断
- 绝对最大 VDD 电压: 30V
- 输入和使能引脚可承受高达 5V 的电压
- 可实现偏置灵活性的严格 UVLO 阈值
- 传播延迟典型值为 26ns
- 具有热关断功能的自保护驱动器
- 宽偏置电压范围
- 采用 5mm x 4mm SOIC-8 封装
- 工作结温范围: - 40°C 至 150°C

# 2 应用

- 混合动力汽车/电动汽车 PTC 加热器 •
- 牵引逆变器 •
- 家用电动汽车充电器
- 电机驱动
- HVAC 压缩机

# 3 说明

UCC5710x-Q1 是一款单通道高性能低侧 IGBT/SiC 栅 极驱动器,适用于大功率汽车应用,例如 PTC 加热 器、牵引逆变器有源放电电路和其他辅助子系统。它提 供多种保护功能,包括欠压锁定 (UVLO)、去饱和保护 (DESAT)、故障报告和热关断保护。UCC5710x-Q1 的 典型峰值驱动强度为 3A, 它可在输入端处理 - 5V 电 压,可在具有适度接地漂移的系统中提高稳健性。输入 与电源电压无关,可以连接大多数控制器输出端,从而 尽可能提高控制灵活性。根据不同的引脚配置, UCC5710xB-Q1 中提供的宽辅助电源电压范围可适应 双极电压。此外,还提供了独立的高驱动器和低驱动器 输出 (UCC5710xC-Q1) 和使能功能 (UCC5710xW-Q1)。UCC5710xB-Q1 和 UCC5710xC-Q1 提供精确的 5V 输出。

| 封装信息 |
|------|
|------|

| コージー         |                   |                     |                    |  |  |  |
|--------------|-------------------|---------------------|--------------------|--|--|--|
| 器件型号         | 封装 <sup>(1)</sup> | 封装尺寸 <sup>(2)</sup> | 封装尺寸(标<br>称值)      |  |  |  |
| UCC5710xB-Q1 | D (SOIC 8)        | 4.9mm ×<br>6.0mm    | 4.90mm ×<br>3.91mm |  |  |  |
| UCC5710xC-Q1 | D (SOIC 8)        | 4.9mm ×<br>6.0mm    | 4.90mm ×<br>3.91mm |  |  |  |
| UCC5710xW-Q1 | D (SOIC 8)        | 4.9mm ×<br>6.0mm    | 4.90mm ×<br>3.91mm |  |  |  |

有关所有可用封装,请参阅节12。 (1)

封装尺寸(长×宽)为标称值,并包括引脚(如适用)。 (2)







# 内容

| 1 | 特性          | 1 |
|---|-------------|---|
| 2 | 应用          | 1 |
|   | 说明          |   |
|   | 引脚配置和功能     |   |
|   | 规格          |   |
|   | 5.1 绝对最大额定值 |   |
|   | 5.2 ESD 等级  |   |
|   | 5.3 热性能信息   |   |
|   | 5.4 建议运行条件  |   |
|   | 5.5 电气特性    |   |
|   | 5.6 开关特性    |   |
|   | 5.7 时序图     |   |
|   | 5.8 典型特性    |   |
| 6 | 详细说明        |   |
|   | 6.1 概述      |   |
|   | 6.2 功能方框图   |   |
|   | 6.3 特性说明    |   |
|   |             |   |

| 6.4 器件功能模式     | 20 |
|----------------|----|
| 7 应用和实施        |    |
| 7.1 应用信息       |    |
| 7.2 典型应用       |    |
| 8 电源相关建议       |    |
| 9 布局           |    |
| 9.1 布局指南       |    |
| 9.2 布局示例       |    |
| 10 器件和文档支持     |    |
| 10.1 第三方产品免责声明 |    |
| 10.2 接收文档更新通知  |    |
| 10.3 支持资源      |    |
| 10.4 商标        |    |
| 10.5 静电放电警告    |    |
| 10.6 术语表       |    |
| 11 修订历史记录      |    |
| 12 机械、封装和可订购信息 |    |
|                |    |



# 4 引脚配置和功能



图 4-1. UCC5710xB-Q1 D 封装 SOIC-8 顶视图



图 4-2. UCC5710xC-Q1 D 封装 SOIC-8 顶视图



图 4-3. UCC5710xW-Q1 D 封装 SOIC-8 顶视图

表 4-1. 引脚功能

|       |                  | 引脚               |                  |                   |                   |
|-------|------------------|------------------|------------------|-------------------|-------------------|
| 名称    | UCC5710xB-<br>Q1 | UCC5710xC-<br>Q1 | UCC5710xW-<br>Q1 | 类型 <sup>(1)</sup> | 说明                |
| IN    | 1                | 1                | 1                | I                 | 同相 PWM 输入         |
| VREF  | 2                | 2                | 不适用              | 0                 | 驱动器内生成的 5V 基准     |
| NC    | 不适用              | 不适用              | 2                |                   | 未连接               |
| FLTb  | 3                | 3                | 3                | 0                 | 低电平有效故障报告         |
| DESAT | 4                | 4                | 4                | I                 | 用于检测去饱和故障的输入      |
| VDD   | 5                | 5                | 5                | Р                 | 驱动器辅助电源           |
| OUT   | 6                | 不适用              | 6                | 0                 | 驱动器的输出            |
| OUTH  | 不适用              | 6                | 不适用              | 0                 | 驱动器高电平输出          |
| EN    | 不适用              | 不适用              | 6                | I                 | 启用或禁用控制引脚。        |
| OUTL  | 不适用              | 7                | 不适用              | 0                 | 驱动器低电平输出          |
| GND   | 7                | 8                | 8                | G                 | 驱动器地              |
| VEE   | 8                | 不适用              | 不适用              | Р                 | 相对于 GND 的驱动器负辅助电源 |

(1) I/O = 数字输入/输出,IA = 模拟输入,AO = 模拟输出,P = 电源连接



### 5 规格

### 5.1 绝对最大额定值

所有电压均以 GND 为基准。在自然通风条件下的工作温度范围内测得 (除非另有说明)<sup>(1)</sup>

|                    |                  | 最小值           | 最大值     | 单位 |
|--------------------|------------------|---------------|---------|----|
| VDD-GND            | 正电源              | -0.3          | 30      | V  |
| VDD-VEE            | 差分电源             | -0.3          | 30      | V  |
| VEE-GND            | 负电源              | -18           | 0.3     | V  |
| OUT                | 输出信号直流电压         | GND/VEE - 0.3 | VDD+0.3 | V  |
|                    | 输出信号瞬态电压持续 200ns | GND/VEE - 2   | VDD+3   | V  |
| V <sub>DESAT</sub> | Desat 电压         | -0.3          | VDD+0.3 | V  |
| V <sub>IN</sub>    | IN 信号直流电压        | -5            | 30      | V  |
| V <sub>EN</sub>    | EN 信号直流电压(W版本)   | -5            | 30      | V  |
| IFLT               | FLT 灌电流          |               | 20      | mA |
| V <sub>FLT</sub>   | 外部上拉             | -0.3          | VDD+0.3 | V  |
| TJ                 | 结温               | -40           | 150     | °C |
| T <sub>stg</sub>   | 贮存温度             | -65           | 150     | °C |

(1) 超出绝对最大额定值下列出的应力可能会对器件造成永久性损坏。这些仅为应力等级,并不意味着器件在这些条件下以及在建议运行条件,以外的任何其他条件下能够正常运行。长时间处于绝对最大额定条件下可能会影响器件的可靠性。

#### 5.2 ESD 等级

|                         |                                      |                                 | 值     | 单位 |
|-------------------------|--------------------------------------|---------------------------------|-------|----|
| V <sub>(ESD)</sub> 静电放电 | 人体放电模型 (HBM),符合 AEC Q100-002 标准<br>⑴ | ±2000                           | V     |    |
|                         |                                      | 充电器件模型 (CDM),符合 AEC Q100-011 标准 | ±1000 | V  |

(1) AEC Q100-002 指示应当按照 ANSI/ESDA/JEDEC JS-001 规范执行 HBM 应力测试。

# 5.3 热性能信息

|                        |                    | UCC5710X-Q1 |      |
|------------------------|--------------------|-------------|------|
| 热指标 <sup>(1)</sup>     | 热指标 <sup>(1)</sup> | D           | 单位   |
|                        |                    | 8PINS       |      |
| R <sub>0</sub> JA      | 结至环境热阻             | 132.7       | °C/W |
| R <sub>0</sub> JC(top) | 结至外壳(顶部)热阻         | 74.9        | °C/W |
| R <sub>0</sub> JB      | 结至电路板热阻            | 76.3        | °C/W |
| Ψ <sub>JT</sub>        | 结至顶部特征参数           | 25.6        | °C/W |
| Ψ <sub>JB</sub>        | 结至电路板特征参数          | 75.4        | °C/W |
| R <sub>θ JC(bot)</sub> | 结至外壳(底部)热阻         | 不适用         | °C/W |

(1) 有关新旧热指标的更多信息,请参阅半导体和 IC 封装热指标应用报告。

### 5.4 建议运行条件

所有电压均以 GND 为基准。在自然通风条件下的工作温度范围内测得(除非另有说明)

|         |                      | 最小值  | 标称值 最大 | 直 単位 |
|---------|----------------------|------|--------|------|
| VDD-GND | 正电源 (8V UVLO 选项 )    | 8.5  | 2      | 6 V  |
| VDD-GND | 正电源 (12.5V UVLO 选项 ) | 14.5 | 2      | 6 V  |



# 5.4 建议运行条件 (续)

所有电压均以 GND 为基准。在自然通风条件下的工作温度范围内测得 (除非另有说明)

|                  |                | 最小值     | 标称值 | 最大值 | 单位 |
|------------------|----------------|---------|-----|-----|----|
| VDD-VEE          | 差分电源           |         |     | 26  | V  |
| VEE-GND          | 负电源            | -15     |     | 0   | V  |
| V <sub>OUT</sub> | 输出电压           | GND/VEE |     | VDD | V  |
| V <sub>IN</sub>  | IN 信号直流电压      | -2      |     | 26  | V  |
| V <sub>EN</sub>  | EN 信号直流电压(W版本) | -2      |     | 26  | V  |
| TJ               | 结温             | -40     |     | 150 | °C |

# 5.5 电气特性

VDD = 15V, VEE = 0V, 从 VDD 到 GND 的 1µF 电容器,从 VEE 到 GND 的 1µF 电容器,TJ = −40°C 至 +150°C, CL = 0pF(除非另有说明)。

|                       | 参数                   | 测试条件                                                          | 最小值  | 典型值  | 最大值  | 单位 |
|-----------------------|----------------------|---------------------------------------------------------------|------|------|------|----|
| 电源电流                  |                      |                                                               |      |      |      |    |
| I <sub>VDDQ</sub>     | VDD 静态电源电流           | V <sub>IN</sub> = 3.3V , EN = 5V , VDD = 6.5V                 |      |      | 1.4  | mA |
| I <sub>VDD</sub>      | VDD 静态电源电流           | V <sub>IN</sub> = 3.3V , EN = 5V                              |      | 1.1  | 1.5  | mA |
| I <sub>VDD</sub>      | VDD 静态电源电流           | V <sub>IN</sub> = 0V , EN = 5V                                |      | 0.8  | 1.2  | mA |
| I <sub>VEEQ</sub>     | VEE 静态电源电流           | V <sub>IN</sub> = 0V , EN = 5V , VEE = -10V                   |      |      | 1.1  | mA |
| I <sub>VDDO</sub>     | VDD 动态工作电流           | $\rm f_{SW}$ = 1MHz , EN = 5V , VDD = 15V , $\rm C_L$ = 1.8nF |      |      | 35   | mA |
| I <sub>DIS</sub>      | VDD 禁用电流             | V <sub>IN</sub> = 3.3V , EN = 0V                              |      | 0.8  | 1.1  | mA |
| VDD 欠压阈               | 值和延迟                 |                                                               |      |      | 1    |    |
| V <sub>VDD_ON</sub>   | VDD UVLO 上升阈值        | 8V UVLO 选项                                                    | 7.6  | 8    | 8.4  | V  |
| V <sub>VDD_OFF</sub>  | VDD UVLO 下降阈值        | 8V UVLO 选项                                                    | 6.65 | 7    | 7.35 | V  |
| V <sub>VDD_HYS</sub>  | VDD UVLO 阈值迟滞        | 8V UVLO 选项                                                    |      | 1    |      | V  |
| t <sub>UVLO2FLT</sub> | 从 UVLO 关断到 FLT 的传播延迟 |                                                               |      | 8.4  |      | us |
| V <sub>VDD_ON</sub>   | VDD UVLO 上升阈值        | 12.5V UVLO 选项                                                 | 12.8 | 13.5 | 14.2 | V  |
| V <sub>VDD_OFF</sub>  | VDD UVLO 下降阈值        | 12.5V UVLO 选项                                                 | 11.8 | 12.5 | 13.2 | V  |
| V <sub>VDD_HYS</sub>  | VDD UVLO 阈值迟滞        | 12.5V UVLO 选项                                                 |      | 1.0  |      | V  |
| VREF                  |                      |                                                               |      |      |      |    |
| V <sub>REF</sub>      | 电压基准                 | I <sub>REF</sub> =10mA                                        |      | 5    |      | V  |
| I <sub>REF</sub>      | 基准输出电流               |                                                               |      |      | 20   | mA |
| IN、EN                 |                      |                                                               |      |      | ·    |    |
| V <sub>INH</sub>      | 输入高电平阈值电压            |                                                               | 1.8  | 2.2  | 2.6  | V  |
| V <sub>INL</sub>      | 输入低电平阈值电压            |                                                               | 0.8  | 1.2  | 1.6  | V  |
| V <sub>IN_HYS</sub>   | 输入阈值迟滞               |                                                               |      | 1.0  |      | V  |
| R <sub>IND</sub>      | IN 引脚下拉电阻            | IN = EN = 3.3V                                                |      | 120  |      | kΩ |
| V <sub>ENH</sub>      | 使能高电平阈值电压            |                                                               | 1.8  | 2.2  | 2.6  | V  |
| V <sub>ENL</sub>      | 使能低电平阈值电压            |                                                               | 0.8  | 1.2  | 1.6  | V  |
| V <sub>EN_HYS</sub>   | 使能阈值迟滞               |                                                               |      | 1    |      | V  |
| R <sub>ENU</sub>      | EN 引脚上拉电阻            | EN = 0V                                                       |      | 400  |      | kΩ |
| V <sub>FLTth</sub>    | <b>FLT</b> 阈值电压      | I <sub>FLT-sink</sub> = 15mA                                  |      | 0.43 | 1    | V  |
| DESAT 检测              |                      |                                                               |      |      |      |    |
| I <sub>CHG</sub>      | 消隐电容器充电电流            | V <sub>DESAT</sub> = 3.25V                                    | 200  | 250  | 316  | μA |

Copyright © 2024 Texas Instruments Incorporated



# 5.5 电气特性 (续)

VDD = 15V,VEE = 0V,从 VDD 到 GND 的 1µF 电容器,从 VEE 到 GND 的 1µF 电容器,TJ = − 40°C 至 +150°C,CL = 0pF(除非另有说明)。

|                                   | 参数                               | 测试条件                                        | 最小值 | 典型值 | 最大值 | 单位 |
|-----------------------------------|----------------------------------|---------------------------------------------|-----|-----|-----|----|
| I <sub>DCHG</sub>                 | DESAT 引脚放电电流                     | V <sub>DESAT</sub> = 8V                     |     | -20 |     | mA |
| V <sub>DESATTH</sub>              | DESAT 检测阈值                       |                                             | 6.0 | 6.5 | 7.0 | V  |
| V <sub>DESLO</sub>                | 当 OUT=L 时的 DESAT 电压,以<br>GND 为基准 |                                             |     |     | 100 | mV |
| t <sub>DESLEB1</sub> (1)          | 前沿消隐时间                           |                                             |     | 150 |     | ns |
| t <sub>DESFIL</sub> (1)           | DESAT 抗尖峰脉冲滤波器                   |                                             |     | 100 | 150 | ns |
| t <sub>DES2OUT</sub> (1)          | 从 DESAT 到输出达到 90% 时的传播<br>延迟     | V <sub>DESAT</sub> >V <sub>DESATTH</sub>    |     | 140 | 250 | ns |
| t <sub>DES2FLT</sub> (1)          | DESAT 到 FLT 低电平的传播延迟             | V <sub>DESATTH</sub> 到 FLT 的 90%            |     | 135 | 250 | ns |
| 软关断                               |                                  |                                             |     |     | 1   |    |
| R <sub>STO</sub>                  | 内部软关断下拉电阻                        | 触发 DESAT,V <sub>OUT</sub> =5V               |     | 35  |     | Ω  |
| 过热保护                              |                                  |                                             |     |     |     |    |
| T <sub>SD</sub> <sup>(1)</sup>    | 过热阈值                             |                                             |     | 180 |     | С  |
| T <sub>HYS</sub> <sup>(1)</sup>   | 过热保护迟滞                           |                                             |     | 30  |     | С  |
| t <sub>OTP2FLT</sub> (1)          | 从过热关断到 FLT 的传播延迟                 | 过热关断到 FLT 的 90%                             |     | 8   |     | us |
| 输出驱动器级                            | •                                |                                             |     |     |     |    |
| I <sub>SRCPK</sub> <sup>(1)</sup> | 峰值输出拉电流                          | $C_{VDD}$ = 10µF , $C_L$ = 0.1µF , f = 1kHz |     | -3  |     | А  |
| I <sub>SNKPK</sub> <sup>(1)</sup> | 峰值输出灌电流                          | $C_{VDD}$ = 10µF , $C_L$ = 0.1µF , f = 1kHz |     | 3   |     | А  |
| R <sub>OH</sub>                   | 上拉电阻                             | I <sub>OUT</sub> = -500mA                   |     | 5   |     | Ω  |
| R <sub>OL</sub>                   | 下拉电阻                             | I <sub>OUT</sub> = 500mA                    |     | 1   |     | Ω  |

(1) 这些参数未在生产环境中测试。

# 5.6 开关特性

VDD = 15V,VEE = 0V,从 VDD 到 GND 的 1µF 电容器,从 VEE 到 GND 的 1µF 电容器,TJ = - 40℃ 至 +150℃,CL = 0pF(除非另有说明)。<sup>(1)</sup>

|                                  | 参数               | 测试条件                                                                                        | 最小值 | 典型值 | 最大值 | 单位 |
|----------------------------------|------------------|---------------------------------------------------------------------------------------------|-----|-----|-----|----|
| t <sub>RA,</sub> t <sub>RB</sub> | 输出上升时间           | $C_{\text{L}}$ = 1.8nF , 10% $\Xi$ 90% , Vin = 0V $\Xi$ 3.3V                                |     | 8   | 18  | ns |
| t <sub>FA,</sub> t <sub>FB</sub> | 输出下降时间           | C <sub>L</sub> = 1.8nF , 90% 至 10% , Vin = 0V 至<br>3.3V                                     |     | 14  | 32  | ns |
| t <sub>D2</sub>                  | 传播延迟 - 输入下降至输出下降 | C <sub>L</sub> = 1.8nF,从 Vin 上的 1V 下降至输出下<br>降的 90%,Vin = 0V - 3.3V,Fsw =<br>500kHz,50% 占空比 |     | 28  | 50  | ns |
| t <sub>D1</sub>                  | 传播延迟 - 输入上升至输出上升 | C <sub>L</sub> = 1.8nF,从 Vin 上的 2V 上升至输出上<br>升的 10%,Vin = 0V - 3.3V,Fsw =<br>500kHz,50% 占空比 |     | 26  | 50  | ns |
| t <sub>PD_EN</sub>               | EN 响应延迟(W版本)     | C <sub>L</sub> = 1.8nF,从 EN 上的 2V 上升至输出上<br>升的 10%, EN = 0V - 3.3V, Fsw =<br>500kHz,50% 占空比 |     | 26  | 40  | ns |
| t <sub>PD_DIS</sub>              | DIS 响应延迟(W 版本)   | C <sub>L</sub> = 1.8nF,从 EN 上的 1V 下降至输出下<br>降的 90%,EN = 0V - 3.3V,Fsw =<br>500kHz,50% 占空比   |     | 27  | 45  | ns |
| t <sub>PWmin</sub>               | 传递到输出的最小输入脉宽     | C <sub>L</sub> = 1.8nF , Vin = 0V - 3.3V , Fsw = 500kHz , Vo > 2V                           |     | 9   | 15  | ns |



# 5.6 开关特性 (续)

VDD = 15V, VEE = 0V,从 VDD 到 GND 的 1µF 电容器,从 VEE 到 GND 的 1µF 电容器,TJ = -40℃ 至 +150℃,CL = 0pF(除非另有说明)。<sup>(1)</sup>

|                  | 参数    | 测试条件                                                                             | 最小值 | 典型值 最大值 | 单位 |
|------------------|-------|----------------------------------------------------------------------------------|-----|---------|----|
| t <sub>PWD</sub> | 脉宽失真度 | 输入脉宽 = 100ns,500kHz<br>t <sub>D2</sub> - t <sub>D1</sub> ,C <sub>L</sub> = 1.8nF | -10 | 10      | ns |

(1) 这些开关参数未经生产环境测试。



# 5.7 时序图







图 5-3. DESAT 保护时序图

#### Copyright © 2024 Texas Instruments Incorporated

#### UCC57108-Q1, UCC57102-Q1 ZHCSV13E - DECEMBER 2023 - REVISED OCTOBER 2024





图 5-4. 热关断保护时序图



# 5.8 典型特性





# 5.8 典型特性 (续)





# 5.8 典型特性 (续)





# 5.8 典型特性 (续)





# 5.8 典型特性(续)

除非另有说明,否则 VDD = 15V, VEE = 0V, IN = 3.3V, EN = 5V, T<sub>J</sub> = 25°C,空载



### 6 详细说明

#### 6.1 概述

UCC5710x-Q1 器件是一款单通道高速栅极驱动器,可以提供 3A 的源电流和 3A 的灌电流(非对称驱动)峰值电流,能够有效驱动 MOSFET、SiC MOSFET 和 IGBT 电源开关。由于反向电流、轨到轨驱动能力和典型值为 26ns 的小传播延迟,该驱动器在输出端具有良好的瞬态处理能力。该器件具有先进的 DESAT 检测时间和故障报 告功能,可以向低压侧 DSP/MCU 报告。当检测到 DESAT 故障时触发软关断,从而更大限度地减少短路能量,同时降低开关上的过冲电压。

UCC5710x-Q1 的输入引脚阈值与 TTL 低压逻辑兼容,此逻辑是固定的且与 VDD 电源电压无关。只要满足阈值要 求,该驱动器还可以与基于 CMOS 的控制器配合使用。1V 滞后典型值提供出色的抗噪性能。

在 UCC5710xW-Q1 中,该驱动器具有支持固定 TTL 兼容阈值的 EN 引脚。EN 在内部上拉。拉低 EN 会禁用驱动器,而将 EN 保持开路可实现正常运行。UCC5710xB-Q1 和 UCC5710xC-Q1 提供额外 5V 输出 (VREF),可实现拉取高达 20mA 电流的功能。



# 6.2 功能方框图



图 6-1. UCC5710xB-Q1 简化功能方框图

Copyright © 2024 Texas Instruments Incorporated





图 6-2. UCC5710xC-Q1 简化功能方框图



图 6-3. UCC5710xW-Q1 简化功能方框图

### 6.3 特性说明

### 

UCC5710x-Q1 器件的输入与基于 TTL 的阈值逻辑兼容,并且输入与 VDD 电源电压无关。在典型高电平阈值为 2.2V 并且典型低电平阈值为 1.2V 的情况下,可以使用从 3.3V 或 5V 逻辑获取的 PWM 控制信号方便地驱动逻辑 电平阈值。与传统的 TTL 逻辑实现(其中的迟滞通常小于 0.5V)相比,更宽的迟滞(通常为 1V)可提供增强的 噪声抗扰度。该器件还能够对输入引脚阈值电压电平进行严格的控制,从而减缓系统设计考虑因素,并确保在整 个温度范围内稳定地运行。这些引脚上的极低输入电容(通常小于 8pF)可减小负载并增大开关速度。

该器件具有一项重要的保护功能,借助该功能,只要输入引脚处于悬空状态,输出就会保持在低电平状态。这是通过输入引脚上的内部上拉或下拉电阻器来实现的,如简化的功能方框图所示。在某些应用中,由于辅助电源时序的差异,不同 IC 会在不同的时间上电。这可能导致控制器的输出处于三态。控制器的这个输出连接到驱动器 IC 的输入。如果驱动器 IC 没有下拉电阻器,则驱动器的输出可能会错误地变为高电平并损坏开关电源器件。

驱动器的输入级最好应由具有较短上升或下降时间的信号进行驱动。只要将驱动器与缓慢变化的输入信号配合使用,尤其是在器件位于独立的子板上或 PCB 布局具有长输入连接布线的情况下,就必须小心谨慎:

- 由于驱动器输出以及电路板布局布线寄生效应而导致的高 dl/dt 电流可能会导致接地反弹。由于该器件只有一个 GND 引脚,而该引脚可能将电源接地作为基准,因此这可能会影响输入引脚和 GND 之间的差分电压并触发意外的输出状态变化。由于具有 26ns 的快速传播延迟,这可能最终导致高频振荡,从而增加功率耗散并导致受损的风险。
- 与大多数其他行业标准驱动器相比,1V 输入阈值迟滞可以提高噪声抗扰度。

强烈建议在驱动器的输出端和功率器件之间添加一个外部电阻,而不是在输入信号上增加延迟。这还限制了功率 器件的上升或下降时间,从而减少了 EMI。该外部电阻器还提供了一个额外的优势,即降低栅极驱动器器件封装 中与栅极电荷相关的部分功率耗散,并将其转移到外部电阻器自身中。

最后,由于独特的输入结构允许在输入和使能引脚上提供负电压能力,因此在以下应用中必须小心:



- 输入或使能引脚切换至振幅 > 15V。
- 输入或使能引脚在 dV/dt > 2V/ns 的情况下进行切换。

如果出现这两种情况,请为所切换的引脚添加一个 150 Ω 串联电阻,以限制流经输入结构的电流。

#### 6.3.2 使能功能

UCC5710xW-Q1 器件的使能 (EN) 引脚也具有与 TTL 兼容的输入阈值,并具有宽迟滞。典型导通阈值为 2.2V, 典型关断阈值为 1.2V, 典型迟滞为 1V。UCC5710xW-Q1 的使能 (EN) 引脚有一个内部上拉电阻,该电阻连接到内部基准电压。因此,保持使能引脚悬空将导通驱动器并让它可以正确发送输出信号。如果需要,也可以通过低压逻辑驱动使能引脚来启用和禁用驱动器。从使能模块到输出之间具有最短延迟,从而实现快速系统响应。与输入引脚类似,使能引脚也可以处理很高的负电压,因此实现了系统稳健性。使能引脚可以承受宽范围的压摆率,例如 1V/ns 至 1V/ms。使能信号与 VDD 电压无关,并在整个工作温度范围内保持稳定。

#### 6.3.3 驱动器级

该器件具有 ±3A 的峰值驱动强度,适合驱动 IGBT/SiC。该驱动器具有一项重要的安全功能,借助该功能,当输入引脚处于悬空状态时,输出会保持在低电平状态。该驱动器通过使用固有自举栅极驱动实施 NMOS 上拉,实现轨 到轨输出。在直流条件下,PMOS 用于保持 OUT 与 VDD 的连接,如下图所示。NMOS 具有低上拉阻抗,从而在导通瞬变期间可产生强驱动强度,从而缩短功率半导体的输入电容的充电时间并降低导通开关损耗。



图 6-4. 栅极驱动器输出级

#### 6.3.4 去饱和 (DESAT) 保护

UCC5710x-Q1 实现了快速过流和短路保护功能,可保护 MOSFET/IGBT 在故障期间免受灾难性击穿的影响。 DESAT 引脚相对于 GND、功率半导体的源极或发射极具有典型的 6.5V 阈值。当输入处于悬空状态或输出保持在 低电平状态时,DESAT 引脚由内部 MOSFET 下拉并保持在低电平状态,从而防止误触发过流和短路故障。仅在 驱动器导通状态期间激活 DESAT 引脚的内部电流源,这意味着仅在功率半导体处于导通状态时过流和短路保护功 能才有效。当功率半导体关断时,内部下拉 MOSFET 有助于使 DESAT 引脚的电压放电。该器件在 OUT 切换至 高电平状态后具有 150ns 的典型内部前沿消隐时间。在内部前沿消隐时间之后激活 UCC5710x-Q1 内部电流源, 为外部消隐电容器充电。内部电流源的典型值为 250µA。有关 DESAT 电路设计的更多详细信息,请参阅 UCC5710x-Q1 的应用和优势。





图 6-5. DESAT 保护

#### 6.3.5 故障 (FLT)

当通过 DESAT 引脚、内部 TSD 或 UVLO 检测到故障时,UCC5710x-Q1 的 FLT 引脚可向 DSP/MCU 报告故障 信号。在检测到故障后,FLT 引脚下拉至 GND,并保持低电平,直至清除故障。可以将其上拉至外部电压轨,最 高达到 VDD 电平,并考虑 FLT 上的最大灌电流为 20mA。建议在 FLT 和 GND 之间也连接一个 100pF 电容器。

#### 6.3.6 VREF

UCC5710x-Q1 器件提供集成到栅极驱动器的 5V 偏置电压。此输出能够为电压检测调制器、电流检测调制器或其他外部比较器接口拉取高达 20mA 的电流。即使 VREF 引脚用于偏置任何外部功能,也需要在该引脚上添加一个 100nF 旁路电容器。有关 VREF 引脚的详细性能,请参阅典型特性。

#### 6.3.7 热关断

UCC5710x-Q1 器件提供热关断功能,可在内部温度超过阈值时保护驱动器。当温度超过过热阈值时,FLT 将在 8us 传播延迟后拉至低电平。在温度降至低于阈值后,器件将再次活跃。更多相关信息,请参阅节 5.7。

#### 6.4 器件功能模式

UCC5710x-Q1 器件在正常模式和 UVLO 模式下运行 (有关 UVLO 运行的信息,请参阅节 7.2.2.1)。在正常模式下,输出状态取决于器件的状态以及输入引脚。

UCC5710xW-Q1 具有单个同相输入,还可以通过 EN 引脚实现启用和禁用功能。将 EN 引脚设置为逻辑高电平会 使同相输入连接到 IN 引脚上的输出。

| IN | DESAT | 内部 TSD | FLT | OUT |
|----|-------|--------|-----|-----|
| Н  | L     | L      | 开漏  | Н   |
| L  | L     | L      | 开漏  | L   |
| Н  | Н     | L      | L   | L   |
| X  | Х     | Н      | L   | L   |

#### 表 6-1. UCC5710xB-Q1 真值表

| 表 6-2. UCC5710xC-Q1 具值表 |       |        |     |      |      |  |  |  |  |  |  |  |
|-------------------------|-------|--------|-----|------|------|--|--|--|--|--|--|--|
| IN                      | DESAT | 内部 TSD | FLT | OUTH | OUTL |  |  |  |  |  |  |  |
| н                       | L     | L      | 开漏  | Н    | 高阻抗  |  |  |  |  |  |  |  |
| L                       | L     | L      | 开漏  | 高阻抗  | L    |  |  |  |  |  |  |  |
| н                       | Н     | L      | L   | 高阻抗  | L    |  |  |  |  |  |  |  |
| X                       | Х     | Н      | L   | 高阻抗  | L    |  |  |  |  |  |  |  |

#### 表 6-3. UCC5710xW-Q1 真值表

| IN | EN | DESAT | 内部 TSD | FLT | OUT |
|----|----|-------|--------|-----|-----|
| L  | Н  | L     | L      | 开漏  | L   |
| н  | Н  | L     | L      | 开漏  | н   |
| Х  | L  | Х     | Х      | Х   | L   |
| н  | Н  | Н     | L      | L   | L   |
| X  | Н  | х     | Н      | L   | L   |

# 7 应用和实施

备注

以下应用部分中的信息不属于 TI 元件规格, TI 不担保其准确性和完整性。TI 的客户负责确定元件是否 适合其用途,以及验证和测试其设计实现以确认系统功能。

# 7.1 应用信息

出于各种原因,开关电源应用中需要使用高电流栅极驱动器器件。为了使功率器件能够快速开关并降低相关开关 功率损耗,在控制器或信号隔离器件的 PWM 输出和功率半导体器件的栅极之间采用了一款强大的栅极驱动器。 此外,有时,直接由 PWM 控制器来驱动开关器件的栅极并不实际,这时必须使用栅极驱动器。这种情况通常是 因为数字控制器或信号隔离器件发出的 PWM 信号通常是 3.3V 或 5V 逻辑信号,无法有效导通电源开关。需要使 用电平转换电路将逻辑电平信号提高至栅极驱动电压,从而完全开启功率器件并尽可能减小导通损耗。事实证 明,基于图腾柱排列 NPN/PNP 双极(或 P-N 沟道 MOSFET)晶体管(采用发射极跟随器配置)的传统缓冲驱动 电路不适用于此目的,因为这些电路缺乏电平转换能力和低驱动电压保护。栅极驱动器能够有效结合电平转换、 缓冲器驱动和 UVLO 功能。栅极驱动器还可以满足其他需求,例如通过使高电流驱动器的位置靠近电源开关来尽 量减小高频开关的影响、驱动栅极驱动变压器并控制浮动功率器件栅极、通过将栅极电荷功率损耗移至控制器来 降低控制器中的功率耗散和热应力。

在这种用途中,UCC5710x-Q1 非常灵活,具有强大的驱动电流能力和 UVLO 高达 26V 的宽推荐电源电压范围。 因此,该驱动器可用于 5V 偏置逻辑电平极高频率 MOSFET 应用、12V MOSFET 应用、20V 和 -5V (相对于源 极)SiCFET应用、15V和-8V(相对于发射极)IGBT应用等。

这些要求,再加上对低传播延迟以及具有良好热性能的紧凑、低电感封装的需求,使得 UCC5710x-Q1 等栅极驱 动器器件在开关电源中成为极其重要的元件,并结合了高性能、低成本、元件数量少、减小布板空间和简化系统 设计等优势。



### 7.2 典型应用



#### 图 7-1. PTC 加热器应用中使用的 UCC57108C-Q1

#### 7.2.1 设计要求

为终端应用选择栅极驱动器器件时,必须评估一些设计注意事项,以便做出最合适的选择。以下是为终端应用选择栅极驱动器器件时应使用的一些设计参数:输入到输出配置、输入阈值类型、辅助电源电压电平、峰值拉电流和灌电流、是否提供独立启用和禁用功能、传播延迟、功率耗散和封装类型。表 7-1 中列出了示例设计参数和要求。

| 设计参数                                | 示例值            |  |  |  |  |  |  |  |  |  |
|-------------------------------------|----------------|--|--|--|--|--|--|--|--|--|
| 输入到输出逻辑                             | 同相             |  |  |  |  |  |  |  |  |  |
| 输入阈值类型                              | TTL            |  |  |  |  |  |  |  |  |  |
| 辅助电源电压电平                            | +18V           |  |  |  |  |  |  |  |  |  |
| 负输出低电平电压                            | 不适用            |  |  |  |  |  |  |  |  |  |
| dV <sub>DS</sub> /dt <sup>(1)</sup> | 100V/ns        |  |  |  |  |  |  |  |  |  |
| 使能功能                                | 是              |  |  |  |  |  |  |  |  |  |
| 禁用功能                                | 不适用            |  |  |  |  |  |  |  |  |  |
| 传播延迟                                | <30ns          |  |  |  |  |  |  |  |  |  |
| 功率耗散                                | <1W            |  |  |  |  |  |  |  |  |  |
| 封装类型                                | SON-8 或 SOIC-8 |  |  |  |  |  |  |  |  |  |

表 7-1. 设计参数

(1) dV<sub>DS</sub>/dt 是给定设计的典型要求。此值可用于查找所需的峰值拉 电流/灌电流,如所示。

### 7.2.2 详细设计过程

#### 7.2.2.1 VDD 欠压锁定

UCC57108-Q1 器件提供 8V 的欠压锁定阈值,UCC57102-Q1 提供 12V 的欠压锁定阈值。该器件的迟滞范围有助于避免因辅助电源上存在噪声而导致任何抖动。预计典型 UVLO 迟滞为 1V。UVLO 功能不会导致显著的驱动器输出导通延迟,预计的 UVLO 延迟为 4 µ s。UVLO 关断延迟也被尽可能地减小。UVLO 延迟旨在尽可能地减少因 VDD 上可能出现的超快瞬变而可能发生的抖动。当辅助电源低于 UVLO 阈值时,无论输入引脚和使能引脚的状态

如何,输出都保持低电平有效。该器件在 VDD 引脚上接受宽范围的压摆率,并且迟滞范围内的 VDD 噪声不会影 响驱动器的输出状态 (导通或关断均不会)。



图 7-2. 上电

#### 7.2.2.2 驱动电流和功率损耗

UCC5710x-Q1 驱动器能够在 VDD = 12V 时向 MOSFET 栅极提供 3A 电流并持续数百纳秒。需要较高的峰值电 流才能快速导通器件。然后,要关断器件,需要驱动器向接地端灌入差不多大小的电流,并以功率器件的工作频 率重复这一过程。栅极驱动器器件封装中耗散的功率取决于以下因素:

- 功率 MOSFET 所需的栅极电荷 (通常是驱动电压 VGS 的函数,由于低 VOH 压降,该电压非常接近于输入辅助 电源电压 V<sub>DD</sub>)
- 开关频率
- 外部栅极电阻器的使用情况

UCC5710x-Q1 具有非常低的静态电流和内部逻辑,能够消除输出驱动器级中的任何击穿,因此可以大胆地假定它 们对栅极驱动器内功率耗散的影响可以忽略不计。

使用分立式容性负载对驱动器器件进行测试时,计算辅助电源所需的功率非常简单。下面的公式给出了一个例 子,展示了必须从辅助电源传输多少能量才能为电容器充电。

$$E_{G} = \frac{1}{2}C_{LOAD}V_{DD}^{2}$$
<sup>(1)</sup>

其中

• C<sub>LOAD</sub> 是负载电容器

• V<sub>DD</sub><sup>2</sup>是为驱动器供电的偏置电压

对电容器进行充电时,存在等量的耗散能量。这会产生如下所示的总功率损耗。

$$P_{\rm G} = C_{\rm LOAD} V_{\rm DD}^2 f_{\rm SW}$$
<sup>(2)</sup>

其中

• f<sub>sw</sub> 是开关频率

当 V<sub>DD</sub> = 12V、C<sub>I OAD</sub> = 10nF 且 f<sub>SW</sub> = 300kHz 时,可通过方程式 3 计算出功率损耗。

$$P_G = 10nF \times 12V^2 \times 300 \text{ kHz} = 0.432 \text{ W}$$

23

可以通过检查对器件进行开关所需的栅极电荷,将功率 MOSFET 表示的开关负载转换为等效电容。该栅极电荷包 括输入电容的效果,以及当功率器件在导通和关断状态之间切换时使其漏极电压摆动所需的附加电荷。大多数制 造商都提供用于在指定条件下对器件进行开关的栅极电荷典型值和最大值规格(以 nC 为单位)。使用栅极电荷 Q<sub>q</sub>可确定电容器充电时必须耗散的功率,利用等效性 Q<sub>q</sub> = C<sub>LOAD</sub>V<sub>DD</sub> 提供方程式 4 来计算功率:

$$P_{G} = C_{LOAD} V_{DD}^{2} f_{SW} = Q_{g} V_{DD} f_{SW}$$

假设 UCC5710x-Q1 器件在每个输出端以 60nC 的栅极电荷(V<sub>DD</sub> = 12V 时, Q<sub>g</sub> = 60nC) 驱动功率 MOSFET,则通过方程式 5 计算出栅极电荷相关的功率损耗。

$$P_G = 2 x 60 nC \times 12 V \times 300 kHz = 0.432 W$$

该功率 PG 在 MOSFET 导通或关断时在电路的电阻元件中耗散。在开通过程中对负载电容器进行充电时会耗散总 功率的一半,在关闭期间对负载电容器进行放电时耗散另一半。如果在驱动器与 MOSFET/IGBT 之间没有采用外 部栅极电阻器,该功率将完全耗散在驱动器封装中。在使用外部栅极驱动电阻器的情况下,功率耗散会在驱动器 的内部电阻和外部栅极电阻器之间分摊,具体分摊情况由这两个电阻之比决定(元件的电阻越高,耗散的功率越 大)。根据该简化的分析,可按如下方式计算开关期间的驱动器功率耗散:

$$P_{SW} = 0.5 \times Q_{G} \times VDD \times f_{SW} \times \left(\frac{R_{OFF}}{R_{OFF} + R_{GATE}} + \frac{R_{ON}}{R_{ON} + R_{GATE}}\right)$$
(6)

其中

R<sub>OFF</sub> = R<sub>OL</sub>

• R<sub>ON</sub> (上拉结构的有效电阻) = 1.5 x R<sub>OL</sub>

除了上述与栅极电荷相关的功率耗散外,驱动器中的其他耗散还与器件消耗的静态偏置电流相关的功率有关,该 静态偏置电流用于偏置所有内部电路,如输入级(带上拉和下拉电阻)、使能和 UVLO 部分。如工作电源电流与 温度间的关系(输出开关)所示,即使在最高温度情况下,静态电流也小于 0.6mA。可通过方程式 7 轻松计算出 静态功率耗散。

$$P_{Q} = I_{DD} V_{DD}$$
<sup>(7)</sup>

假设 I<sub>DD</sub> = 6mA,则功率损耗为:

 $P_{O} = 0.6 \text{ mA} \times 12 \text{ V} = 7.2 \text{ mW}$ 

显然,与前面计算的与栅极电荷相关的功率耗散相比,此功率损耗微不足道。 使用 12V 电源时,偏置电流的估算如下(静态消耗额外增加 0.6mA 的开销):

$$I_{DD} \sim \frac{P_G}{V_{DD}} = \frac{0.432 \text{ W}}{12 \text{ V}} = 0.036 \text{ A}$$
 (9)

#### 7.2.3 应用曲线

下图展示了具有 1nF 电容负载的 UCC57108-Q1 器件的典型开关特性。

Copyright © 2024 Texas Instruments Incorporated



(4) огг

(5)

(8)









# 8 电源相关建议

为 UCC5710x-Q1 器件推荐的辅助电源电压范围为 UVLO 至 26V。该范围的下限由 VDD 引脚电源电路块上的内 部 UVLO 保护功能进行控制。只要驱动器处于 UVLO 状态,当 VDD 引脚电压低于 V<sub>(ON)</sub> 电源启动阈值时,该功 能就会将输出保持在低电平,无论输入的状态如何都是如此。该范围的上限由器件 VDD 引脚建议的最大额定电压 (26V) 决定。VDD 引脚的绝对最大电压为 30V。

UVLO保护功能还涉及迟滞功能。这意味着,当 VDD 引脚偏置电压超过了阈值电压并且器件开始运行时,如果电压下降,那么器件会继续提供正常的功能,除非压降超过迟滞规格。因此,为了避免触发器件关断,必须确保在UVLO或接近此范围内运行时,辅助电源输出上的电压纹波小于器件的迟滞规格。

在系统关断期间,器件会继续运行,直到 VDD 引脚电压降至 VDD UVLO 下降阈值以下,在评估系统关断时序设 计要求时,必须考虑该情况。同样地,在系统启动时,只有 VDD 引脚电压超过 VDD UVLO 上升阈值后,器件才 会开始运行。器件内部电路模块消耗的静态电流由 VDD 引脚提供。尽管这一事实众所周知,但要认识到 OUT 引 脚提供的拉电流脉冲电荷也通过同一 VDD 引脚提供,这一点很重要。因此,每次从输出引脚 (OUT) 拉取电流 时,均会通过 VDD 引脚向器件提供相应的电流脉冲。因此,必须确保在 VDD 和 GND 引脚之间提供一个本地旁 路电容器,并且该电容器必须尽可能靠近器件,以便实现去耦。需要使用低 ESR 的陶瓷表面贴装电容器。TI 建议 使用两个电容器:一个 100nF 陶瓷表面贴装电容器,距离器件的 VDD 引脚不到 1mm;另一个并联添加几微法拉 的陶瓷表面贴装电容器。

UCC5710x-Q1 是一款高电流栅极驱动器。如果栅极驱动器放置在远离 MOSFET 等开关功率器件的位置,则可能 会形成较大的感应环路。较大的感应环路可能会导致栅极驱动器的任何和所有引脚上产生过度振铃。这可能会导 致应力超过器件的建议额定值。因此,建议将栅极驱动器放置在尽可能靠近开关功率器件的位置。此外,建议使 用外部栅极电阻器来抑制因高开关电流和电路板寄生元件而产生的任何振铃。



#### 9 布局

#### 9.1 布局指南

在高电流快速开关电路中,适当的 PCB 布局对于器件正常工作和设计稳健性而言极其重要。UCC5710x-Q1 栅极 驱动器具有短传播延迟和强大的输出级,能够在电源开关的栅极上提供很大的电流峰值以及很短的上升和下降时间,从而有助于电压以极快的速度进行转换。如果布线长度和阻抗未控制得当,那么极高的 di/dt 可能会导致无法 接受的振铃。在使用这些高速驱动器进行设计时,建议遵循以下电路布局准则。

- 驱动器器件应尽量靠近功率器件放置,从而尽可能地缩短驱动器输出引脚与电源开关器件的栅极之间的高电流 布线长度。
- VDD 引脚与 GND 引脚之间的旁路电容器应尽量靠近驱动器引脚放置,以尽可能地缩短布线长度,从而改进噪声滤波。TI 建议使用两个电容器:一个 100nF 陶瓷表面贴装电容器,距离器件的 VDD 引脚不到 1mm;另一个并联添加几微法拉的陶瓷表面贴装电容器。这些电容器支持在电源开关接通期间通过 VDD 消耗的高峰值电流。强烈建议使用低电感表面贴装元件,例如片式电容器。
- 应该尽可能缩短导通和关断电流环路路径(驱动器器件、电源开关和 VDD 旁路电容器),以便将杂散电感保持在最低水平。这些环路中存在两个实例会建立高 di/dt,即导通和关断瞬态期间,这会在驱动器器件的输出引脚和电源开关的栅极上产生显著的电压瞬态。
- 尽可能使电流环路的源迹线和返回迹线保持平行,从而利用磁通抵消。
- 将电源布线与信号布线(如输出和输入信号)分开。
- 为了更大限度地减少开关节点瞬态和振铃,可能需要在功率器件上添加一些栅极电阻和/或缓冲器。这些措施也可能降低 EMI。
- 星形点接地是一种尽可能地减少噪声从一个电流环路耦合到另一个电流环路的好方法。驱动器的 GND 应该在 一个点连接至其他电路节点(如电源开关源极、PWM 控制器接地等)。连接路径应该尽可能短,以减少电 感,并应该尽量宽,以减小电阻。
- 使用接地平面来提供噪声屏蔽。在转换期间,OUT引脚上的快速上升和下降时间可能会破坏输入信号。接地平面不得是任何电流环路的传导路径。相反,应该使用一根迹线将接地平面连接到星形点,从而建立接地电势。 除噪声屏蔽之外,接地平面还可以帮助降低功率耗散。



### 9.2 布局示例

图 9-1. 布局示例: UCC5710xB-Q1



### 10 器件和文档支持

#### 10.1 第三方产品免责声明

TI 发布的与第三方产品或服务有关的信息,不能构成与此类产品或服务或保修的适用性有关的认可,不能构成此 类产品或服务单独或与任何 TI 产品或服务一起的表示或认可。

#### 10.2 接收文档更新通知

要接收文档更新通知,请导航至 ti.com 上的器件产品文件夹。点击*通知*进行注册,即可每周接收产品信息更改摘要。有关更改的详细信息,请查看任何已修订文档中包含的修订历史记录。

#### 10.3 支持资源

TI E2E<sup>™</sup> 中文支持论坛是工程师的重要参考资料,可直接从专家处获得快速、经过验证的解答和设计帮助。搜索现有解答或提出自己的问题,获得所需的快速设计帮助。

链接的内容由各个贡献者"按原样"提供。这些内容并不构成 TI 技术规范,并且不一定反映 TI 的观点;请参阅 TI 的使用条款。

#### 10.4 商标

#### TI E2E<sup>™</sup> is a trademark of Texas Instruments.

所有商标均为其各自所有者的财产。

#### 10.5 静电放电警告



静电放电 (ESD) 会损坏这个集成电路。德州仪器 (TI) 建议通过适当的预防措施处理所有集成电路。如果不遵守正确的处理和安装程序,可能会损坏集成电路。

ESD 的损坏小至导致微小的性能降级,大至整个器件故障。精密的集成电路可能更容易受到损坏,这是因为非常细微的参数更改都可能会导致器件与其发布的规格不相符。

#### 10.6 术语表

TI 术语表 本术语表列出并解释了术语、首字母缩略词和定义。

#### 11 修订历史记录

注:以前版本的页码可能与当前版本的页码不同

| С | hanges from Revision D (September 2024) to Revision E (October 2024 | Page |
|---|---------------------------------------------------------------------|------|
| • | 将 UCC57102B-Q1 和 UCC5710xC-Q1 从"预告信息"更改为"量产数据                       | ' 1  |

| С | hanges from Revision C | C (June 2024) to R | evision D (Se | ptember 2024) | Page |
|---|------------------------|--------------------|---------------|---------------|------|
| • | 将 UCC5710xW-Q1 从       | "预告信息"更改为          | 1"量产数据"       |               | 1    |

| С | hanges from Revision B (June 2024) to Revision C (June 2024) | Page |
|---|--------------------------------------------------------------|------|
| • | 将 UCC57108B-Q1 从 "预告信息" 更改为 "量产数据"                           | 1    |
| • | 将 UCC5710xC-Q1 和 UCC5710xW-Q1 从 "产品预发布"更改为 "预告信息"            | 1    |



Page

#### Changes from Revision A (March 2024) to Revision B (June 2024)

• 为公开预告信息发布添加了 UCC57102-Q1.....1

| C | nges from Revision * (December 2023) to Revision A (March 2024) | Page |
|---|-----------------------------------------------------------------|------|
| • | ICC57108B-Q1 公开预告信息发布                                           | 1    |

# 12 机械、封装和可订购信息

以下页面包含机械、封装和可订购信息。这些信息是指定器件可用的最新数据。数据如有变更,恕不另行通知, 且不会对此文档进行修订。有关此数据表的浏览器版本,请查阅左侧的导航栏。



# PACKAGING INFORMATION

| Orderable Device | Status<br>(1) | Package Type | Package<br>Drawing | Pins | Package<br>Qty | Eco Plan<br>(2) | Lead finish/<br>Ball material | MSL Peak Temp      | Op Temp (°C) | Device Marking<br>(4/5) | Samples |
|------------------|---------------|--------------|--------------------|------|----------------|-----------------|-------------------------------|--------------------|--------------|-------------------------|---------|
|                  | (1)           |              |                    |      | ,              | (2)             | (6)                           | (3)                |              | (4,5)                   |         |
| PUCC57102BQDRQ1  | ACTIVE        | SOIC         | D                  | 8    | 3000           | TBD             | Call TI                       | Call TI            | -40 to 125   |                         | Samples |
| PUCC57102CQDRQ1  | ACTIVE        | SOIC         | D                  | 8    | 3000           | TBD             | Call TI                       | Call TI            | -40 to 125   |                         | Samples |
| UCC57102WQDRQ1   | ACTIVE        | SOIC         | D                  | 8    | 3000           | RoHS & Green    | NIPDAU                        | Level-1-260C-UNLIM | -40 to 125   | U102WQ                  | Samples |
| UCC57108BQDRQ1   | ACTIVE        | SOIC         | D                  | 8    | 3000           | RoHS & Green    | NIPDAU                        | Level-1-260C-UNLIM | -40 to 125   | U108BQ                  | Samples |
| UCC57108WQDRQ1   | ACTIVE        | SOIC         | D                  | 8    | 3000           | RoHS & Green    | NIPDAU                        | Level-1-260C-UNLIM | -40 to 125   | U108WQ                  | Samples |

<sup>(1)</sup> The marketing status values are defined as follows:

ACTIVE: Product device recommended for new designs.

**LIFEBUY:** TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.

NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.

**PREVIEW:** Device has been announced but is not in production. Samples may or may not be available.

**OBSOLETE:** TI has discontinued the production of the device.

<sup>(2)</sup> RoHS: TI defines "RoHS" to mean semiconductor products that are compliant with the current EU RoHS requirements for all 10 RoHS substances, including the requirement that RoHS substance do not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, "RoHS" products are suitable for use in specified lead-free processes. TI may reference these types of products as "Pb-Free".

RoHS Exempt: TI defines "RoHS Exempt" to mean products that contain lead but are compliant with EU RoHS pursuant to a specific EU RoHS exemption.

Green: TI defines "Green" to mean the content of Chlorine (CI) and Bromine (Br) based flame retardants meet JS709B low halogen requirements of <=1000ppm threshold. Antimony trioxide based flame retardants must also meet the <=1000ppm threshold requirement.

<sup>(3)</sup> MSL, Peak Temp. - The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.

<sup>(4)</sup> There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device.

<sup>(5)</sup> Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation of the previous line and the two combined represent the entire Device Marking for that device.

<sup>(6)</sup> Lead finish/Ball material - Orderable Devices may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.



www.ti.com

# PACKAGE OPTION ADDENDUM

10-Jan-2025

Important Information and Disclaimer: The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

#### OTHER QUALIFIED VERSIONS OF UCC57102-Q1, UCC57108-Q1 :

• Catalog : UCC57102, UCC57108

- NOTE: Qualified Version Definitions:
  - Catalog TI's standard catalog product



Texas

STRUMENTS

# TAPE AND REEL INFORMATION





#### QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE



| *All dimensions are nominal |                 |                    |   |      |                          |                          |            |            |            |            |           |                  |
|-----------------------------|-----------------|--------------------|---|------|--------------------------|--------------------------|------------|------------|------------|------------|-----------|------------------|
| Device                      | Package<br>Type | Package<br>Drawing |   | SPQ  | Reel<br>Diameter<br>(mm) | Reel<br>Width<br>W1 (mm) | A0<br>(mm) | B0<br>(mm) | K0<br>(mm) | P1<br>(mm) | W<br>(mm) | Pin1<br>Quadrant |
| UCC57102WQDRQ1              | SOIC            | D                  | 8 | 3000 | 330.0                    | 12.4                     | 6.4        | 5.2        | 2.1        | 8.0        | 12.0      | Q1               |
| UCC57108BQDRQ1              | SOIC            | D                  | 8 | 3000 | 330.0                    | 12.4                     | 6.4        | 5.2        | 2.1        | 8.0        | 12.0      | Q1               |
| UCC57108WQDRQ1              | SOIC            | D                  | 8 | 3000 | 330.0                    | 12.4                     | 6.4        | 5.2        | 2.1        | 8.0        | 12.0      | Q1               |



www.ti.com

# PACKAGE MATERIALS INFORMATION

28-Dec-2024



\*All dimensions are nominal

| Device         | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|----------------|--------------|-----------------|------|------|-------------|------------|-------------|
| UCC57102WQDRQ1 | SOIC         | D               | 8    | 3000 | 353.0       | 353.0      | 32.0        |
| UCC57108BQDRQ1 | SOIC         | D               | 8    | 3000 | 353.0       | 353.0      | 32.0        |
| UCC57108WQDRQ1 | SOIC         | D               | 8    | 3000 | 353.0       | 353.0      | 32.0        |

# D0008A



# **PACKAGE OUTLINE**

# SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



#### NOTES:

1. Linear dimensions are in inches [millimeters]. Dimensions in parenthesis are for reference only. Controlling dimensions are in inches. Dimensioning and tolerancing per ASME Y14.5M.

- 2. This drawing is subject to change without notice.
- 3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed .006 [0.15] per side.
- 4. This dimension does not include interlead flash.
- 5. Reference JEDEC registration MS-012, variation AA.



# D0008A

# **EXAMPLE BOARD LAYOUT**

# SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.

7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.



# D0008A

# **EXAMPLE STENCIL DESIGN**

# SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.

9. Board assembly site may have different recommendations for stencil design.



#### 重要通知和免责声明

TI"按原样"提供技术和可靠性数据(包括数据表)、设计资源(包括参考设计)、应用或其他设计建议、网络工具、安全信息和其他资源, 不保证没有瑕疵且不做出任何明示或暗示的担保,包括但不限于对适销性、某特定用途方面的适用性或不侵犯任何第三方知识产权的暗示担 保。

这些资源可供使用 TI 产品进行设计的熟练开发人员使用。您将自行承担以下全部责任:(1) 针对您的应用选择合适的 TI 产品,(2) 设计、验 证并测试您的应用,(3) 确保您的应用满足相应标准以及任何其他功能安全、信息安全、监管或其他要求。

这些资源如有变更,恕不另行通知。TI 授权您仅可将这些资源用于研发本资源所述的 TI 产品的相关应用。 严禁以其他方式对这些资源进行 复制或展示。您无权使用任何其他 TI 知识产权或任何第三方知识产权。您应全额赔偿因在这些资源的使用中对 TI 及其代表造成的任何索 赔、损害、成本、损失和债务,TI 对此概不负责。

TI 提供的产品受 TI 的销售条款或 ti.com 上其他适用条款/TI 产品随附的其他适用条款的约束。TI 提供这些资源并不会扩展或以其他方式更改 TI 针对 TI 产品发布的适用的担保或担保免责声明。

TI 反对并拒绝您可能提出的任何其他或不同的条款。

邮寄地址:Texas Instruments, Post Office Box 655303, Dallas, Texas 75265 版权所有 © 2025,德州仪器 (TI) 公司