ZHCS807G
February 2012 – August 2018
LMK00304
PRODUCTION DATA.
1
特性
2
应用
3
说明
Device Images
功能框图
LVPECL 输出摆幅 (VOD) 与频率间的关系
4
修订历史记录
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Parameter Measurement Information
7.1
Differential Voltage Measurement Terminology
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
VCC and VCCO Power Supplies
8.3.2
Clock Inputs
8.3.3
Clock Outputs
8.3.3.1
Reference Output
9
Application and Implementation
9.1
Driving the Clock Inputs
9.2
Crystal Interface
9.3
Termination and Use of Clock Drivers
9.3.1
Termination for DC-Coupled Differential Operation
9.3.2
Termination for AC-Coupled Differential Operation
9.3.3
Termination for Single-Ended Operation
10
Power Supply Recommendations
10.1
Power Supply Sequencing
10.2
Current Consumption and Power Dissipation Calculations
10.2.1
Power Dissipation Example: Worst-Case Dissipation
10.3
Power Supply Bypassing
10.3.1
Power Supply Ripple Rejection
10.4
Thermal Management
10.4.1
Support for PCB Temperature up to 105°C
11
器件和文档支持
11.1
文档支持
11.1.1
相关文档
11.2
接收文档更新通知
11.3
社区资源
11.4
商标
11.5
静电放电警告
11.6
术语表
12
机械、封装和可订购信息
封装选项
机械数据 (封装 | 引脚)
RTV|32
MPQF166B
散热焊盘机械数据 (封装 | 引脚)
RTV|32
QFND448B
订购信息
zhcs807g_oa
zhcs807g_pm
1
特性
3:1 输入多路复用器
两个通用输入运行频率高达 3.1GHz,并且接受低电压正射极耦合逻辑 (LVPECL),低压差分信令 (LVDS),电流模式逻辑 (CML),短截线串联端接逻辑 (SSTL), 高速收发器逻辑 (HSTL),主机时钟信号电平 (HCSL) 或单端时钟
一个晶体输入可接受 10MHz 至 40MHz 的晶体或单端时钟
共两组,每组均具有 2 路差动输出
LVPECL、LVDS、HCSL 或 Hi-Z(可选)
LMK03806 时钟源为 156.25MHz 时,LVPECL 附加抖动:
20fs RMS(10kHz 至 1MHz)
51fs RMS(12kHz 至 20MHz)
高 PSRR:156.25MHz 时为 -65/-76dBc (LVPECL/LVDS)
具有同步使能驶入的 LVCMOS 输出
由引脚控制的配置
V
CC
内核电源:3.3V ± 5%
3 个独立的 V
CCO
输出电源:3.3V/2.5V ± 5%
工业温度范围:-40°C 至 +85°C
32 接线超薄型四方扁平无引线 (WQFN) 封装 (5mm x 5mm)