JAJUA90C
May 2021 – December 2025
1
説明
特長
4
1
評価基板の概要
1.1
はじめに
1.2
キットの内容
1.3
製品情報
2
ハードウェア
2.1
評価基板のリビジョンおよびアセンブリ バリエーション
2.2
重要な使用上の注意
2.3
システムの説明
2.3.1
機能ブロック図
2.3.2
電源オン / オフの手順
2.3.2.1
電源オンの手順
2.3.2.2
電源オフの手順
2.3.3
ペリフェラルと主要コンポーネントの概要
2.3.3.1
クロック処理
2.3.3.1.1
イーサネット PHY クロック
2.3.3.1.2
AM64x SoC クロック
2.3.3.2
リセット
2.3.3.3
電源
2.3.3.3.1
電源入力
2.3.3.3.2
電源入力用の USB Type-C インターフェイス
2.3.3.3.3
電源フォルト表示
2.3.3.3.4
電源
2.3.3.3.5
電源シーケンス
2.3.3.3.6
電源
2.3.3.4
構成
2.3.3.4.1
ブート モード
2.3.3.5
JTAG
2.3.3.6
テスト オートメーション
2.3.3.7
UART インターフェイス
2.3.3.8
メモリ インターフェイス
2.3.3.8.1
LPDDR4 インターフェイス
2.3.3.8.2
MMC インターフェイス
2.3.3.8.2.1
Micro SD インターフェイス
2.3.3.8.2.2
WiLink インターフェイス
2.3.3.8.2.3
OSPI インターフェイス
2.3.3.8.2.4
基板 ID EEPROM インターフェース
2.3.3.9
イーサネット インターフェイス
2.3.3.9.1
DP83867 PHY デフォルト構成
2.3.3.9.2
DP83867 - 電源、クロック、リセット、割り込み、LED
2.3.3.9.3
産業用アプリケーションの LED
2.3.3.10
USB 3.0 インターフェイス
2.3.3.11
PRU コネクタ
2.3.3.12
ユーザー拡張コネクタ
2.3.3.13
MCU コネクタ
2.3.3.14
割り込み
2.3.3.15
I2C インターフェイス
2.3.3.16
IO エクスパンダ (GPIO)
3
ハードウェア設計ファイル
4
準拠に関する情報
4.1
規制準拠
5
追加情報
5.1
既知の問題
5.1.1
問題 1:LDO0 と LDO1 で LP8733x の最大出力キャパシタンスの仕様を超えている
5.1.2
問題 2:0.9V の LP8733x 出力電圧が、AM64x VDDR_CORE の最大電圧仕様である 0.895V を超えている
5.1.3
問題 3:MMC0 上の SDIO デバイスでは、インターフェイスのタイミング要件を満たすために慎重なパターン長の設定が必要
5.1.4
問題 4:高負荷状況での LPDDR4 データ レート制限
5.1.5
問題 5:ジャンク文字
5.1.6
問題 6:テスト パワーダウン信号がフローティング状態になっている
5.1.7
問題 7:uSD ブートが機能しない
商標
65
6
改訂履歴
EVM User's Guide
AM64x SK 評価基板 (EVM)
最新の英語版をダウンロード