JAJSLV6A April   2021  – November 2025 LP8758-EA

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. デバイスの比較
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 I2C シリアル バスのタイミング要件
    7. 6.7 スイッチング特性
    8. 6.8 代表的特性
  8. 詳細説明
    1. 7.1 概要
      1. 7.1.1 降圧情報
        1. 7.1.1.1 動作モード
        2. 7.1.1.2 プログラマビリティ
        3. 7.1.1.3 特長
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 概要
        1. 7.3.1.1 PWM と PFM との間のモード遷移
        2. 7.3.1.2 降圧コンバータの負荷電流の測定
        3. 7.3.1.3 拡散スペクトラム モード
      2. 7.3.2 起動
      3. 7.3.3 レギュレータの制御
        1. 7.3.3.1 有効化と無効化
        2. 7.3.3.2 出力電圧の変更
      4. 7.3.4 デバイス リセット シナリオ
      5. 7.3.5 診断および保護機能
        1. 7.3.5.1 診断の警告 (割り込み)
          1. 7.3.5.1.1 出力電流制限
          2. 7.3.5.1.2 過熱警告
        2. 7.3.5.2 保護(レギュレータ ディセーブル)
          1. 7.3.5.2.1 短絡および過負荷保護
          2. 7.3.5.2.2 サーマル シャットダウン
        3. 7.3.5.3 フォルト (パワーダウン)
          1. 7.3.5.3.1 低電圧誤動作防止
      6. 7.3.6 デジタル信号のフィルタリング
    4. 7.4 デバイスの機能モード
      1. 7.4.1 動作モード
    5. 7.5 プログラミング
      1. 7.5.1 I2C 互換インターフェイス
        1. 7.5.1.1 データの有効性
        2. 7.5.1.2 START 条件と STOP 条件
        3. 7.5.1.3 データの転送
        4. 7.5.1.4 I2C 互換チップアドレス
        5. 7.5.1.5 自動インクリメント機能
    6. 7.6 レジスタ マップ
      1. 7.6.1 レジスタの説明
        1. 7.6.1.1  OTP_REV
        2. 7.6.1.2  BUCK0_CTRL1
        3. 7.6.1.3  BUCK0_CTRL2
        4. 7.6.1.4  BUCK1_CTRL1
        5. 7.6.1.5  BUCK1_CTRL2
        6. 7.6.1.6  BUCK2_CTRL1
        7. 7.6.1.7  BUCK2_CTRL2
        8. 7.6.1.8  BUCK3_CTRL1
        9. 7.6.1.9  BUCK3_CTRL2
        10. 7.6.1.10 BUCK0_VOUT
        11. 7.6.1.11 BUCK0_FLOOR_VOUT
        12. 7.6.1.12 BUCK1_VOUT
        13. 7.6.1.13 BUCK1_FLOOR_VOUT
        14. 7.6.1.14 BUCK2_VOUT
        15. 7.6.1.15 BUCK2_FLOOR_VOUT
        16. 7.6.1.16 BUCK3_VOUT
        17. 7.6.1.17 BUCK3_FLOOR_VOUT
        18. 7.6.1.18 BUCK0_DELAY
        19. 7.6.1.19 BUCK1_DELAY
        20. 7.6.1.20 BUCK2_DELAY
        21. 7.6.1.21 BUCK3_DELAY
        22. 7.6.1.22 リセット
        23. 7.6.1.23 CONFIG
        24. 7.6.1.24 INT_TOP
        25. 7.6.1.25 INT_BUCK_0_1
        26. 7.6.1.26 INT_BUCK_2_3
        27. 7.6.1.27 TOP_STAT
        28. 7.6.1.28 BUCK_0_1_STAT
        29. 7.6.1.29 BUCK_2_3_STAT
        30. 7.6.1.30 TOP_MASK
        31. 7.6.1.31 BUCK_0_1_MASK
        32. 7.6.1.32 BUCK_2_3_MASK
        33. 7.6.1.33 SEL_I_LOAD
        34. 7.6.1.34 I_LOAD_2
        35. 7.6.1.35 I_LOAD_1
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1 アプリケーションの部品
          1. 8.2.2.1.1 インダクタの選択
          2. 8.2.2.1.2 入力コンデンサの選択
          3. 8.2.2.1.3 出力コンデンサの選択
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 デバイス サポート
    2. 9.2 ドキュメントのサポート
      1. 9.2.1 関連資料
    3. 9.3 ドキュメントの更新通知を受け取る方法
    4. 9.4 サポート・リソース
    5. 9.5 商標
    6. 9.6 静電気放電に関する注意事項
    7. 9.7 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報
Data Sheet

LP8758-EA 4 つの 4A 出力同期整流降圧 DC/DC コンバータ

このリソースの元の言語は英語です。 翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。 実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

最新の英語版をダウンロード