

## ISOUSB211 High/Full/Low-Speed 絶縁型 USB リピータ

### 1 特長

- USB 2.0 準拠
- Low-speed (1.5Mbps)、Full-speed (12Mbps) および High-speed (480Mbps) の信号処理をサポート
- 外付けの水晶振動子もクロック入力も不要
- 速度と接続の自動検出
- L1 (スリープ) と L2 (サスペンド) の低消費電力状態をサポート
- High-Speed モードでの基板配線損失を補償するためのイコライゼーションをプログラム可能
- ダウンストリーム側で CDP アドバタイズ
- 反対側に電源 OK 通知
- USB On-The-Go (OTG) および Type-C® デュアル ロール ポート (DRP) 設計のための自動ロール反転をサポート
- 高 CMTI: 100kV/μs
- 絶縁バリアの両側で ±8kV の IEC 61000-4-2 接触放電保護
- V<sub>BUS</sub> 電圧範囲: 4.25V ~ 5.5V
  - 3.3V および 1.8V の内部 LDO
- CISPR32 class B 放射型電磁波の制限に適合
- 周囲温度範囲: -40°C ~ 125°C
- 小型フットプリントの 28-SSOP パッケージ
- 安全関連認証:
  - DIN EN IEC 60747-17 (VDE 0884-17) に準拠した絶縁耐圧: 8000V<sub>PK</sub> の V<sub>IOTM</sub>、2121V<sub>PK</sub> の V<sub>IORM</sub> (強化絶縁型)
  - UL 1577 に準拠した絶縁耐圧: 5700V<sub>RMS</sub> (1 分間)
  - IEC 62368-1、IEC 60601-1、IEC 61010-1 認証
  - CQC、TUV、CSA 認証

### 2 アプリケーション

- USB ハブ、ホスト、ペリフェラル、ケーブルの絶縁
- 医療用
- ファクトリ オートメーション
- モータードライブ
- グリッド インフラ
- パワー デリバリー
- USB オーディオ

### 3 説明

ISOUSB211 は、Low-Speed (1.5Mbps)、Full-Speed (12Mbps) および High-Speed (480Mbps) の信号速度をサポートする、ガルバニック絶縁された USB 2.0 準拠のリピータです。このデバイスは、接続および速度の自動検出、プルアップ / プルダウンの反映、リンク パワー マネジメント機能をサポートしているため、ドロップインにより USB ハブ、ホスト、ペリフェラル、ケーブルを絶縁できます。また、デバイスは自動的なロール反転もサポートします。切断後にアップストリーム側ポートで新しい接続が検出されると、アップストリームおよびダウンストリームのポート定義が反転します。この機能を使って本デバイスは USB On-The-Go (OTG) と Type-C® デュアル ロール ポート (DRP) の実装に対応できます。ISOUSB211 は、プログラム可能なイコライゼーション機能を内蔵しており、基板の配線に起因する信号損失をキャンセルできるため、USB2.0 High-Speed TX および RX アイダイアグラム テンプレートへの適合に役立ちます。耐圧 5700V<sub>RMS</sub> の二酸化ケイ素 (SiO<sub>2</sub>) 絶縁膜を採用しており、1500V<sub>RMS</sub> の動作電圧を実現しています。絶縁型電源と組み合わせて使用すると、高電圧に対して保護とともに、バスからのノイズ電流がローカル グランドに入り込むことを防止できます。ISOUSB211 デバイスは、強化絶縁を利用できます。このデバイスは、-40°C ~ 125°C の広い周囲温度範囲に対応しています。また、小型の SSOP-28 (28-DP) パッケージで供給されます。

#### パッケージ情報

| 部品番号      | パッケージ <sup>(1)</sup> | パッケージ サイズ <sup>(2)</sup> |
|-----------|----------------------|--------------------------|
| ISOUSB211 | SSOP (28) DP         | 10.30mm × 7.50mm         |

(1) 詳細については、[セクション 11](#) を参照してください。

(2) パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。

#### 製品情報

| 部品番号                     | 機能      | 定格                                         |
|--------------------------|---------|--------------------------------------------|
| ISOUSB211 <sup>(1)</sup> | 保護レベル   | 強化                                         |
|                          | サージ絶縁電圧 | 12800V <sub>PK</sub>                       |
|                          | 定格絶縁電圧  | 5700V <sub>RMS</sub>                       |
|                          | 絶縁動作電圧  | 1500V <sub>RMS</sub> / 2121V <sub>PK</sub> |

(1) 強化絶縁オプション。



このリソースの元の言語は英語です。翻訳は概要を便宜的に提供するもので、自動化ツール（機械翻訳）を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

English Data Sheet: [SLLSFC5](#)



アプリケーション図

## 目次

|                    |    |                             |    |
|--------------------|----|-----------------------------|----|
| 1 特長.....          | 1  | 7.1 概要.....                 | 20 |
| 2 アプリケーション.....    | 1  | 7.2 機能ブロック図.....            | 20 |
| 3 説明.....          | 1  | 7.3 機能説明.....               | 21 |
| 4 ピン構成および機能.....   | 4  | 7.4 デバイスの機能モード.....         | 24 |
| 5 仕様.....          | 6  | 8 アプリケーションと実装.....          | 25 |
| 5.1 絶対最大定格.....    | 6  | 8.1 代表的なアプリケーション.....       | 25 |
| 5.2 ESD 定格.....    | 6  | 8.2 熱に関する注意事項.....          | 30 |
| 5.3 推奨動作条件.....    | 6  | 8.3 電源に関する推奨事項.....         | 33 |
| 5.4 熱に関する情報.....   | 7  | 8.4 レイアウト.....              | 33 |
| 5.5 電力定格.....      | 7  | 9 デバイスおよびドキュメントのサポート.....   | 36 |
| 5.6 絶縁仕様.....      | 8  | 9.1 ドキュメントのサポート.....        | 36 |
| 5.7 安全関連認証.....    | 9  | 9.2 ドキュメントの更新通知を受け取る方法..... | 36 |
| 5.8 安全限界値.....     | 9  | 9.3 サポート・リソース.....          | 36 |
| 5.9 電気的特性.....     | 10 | 9.4 商標.....                 | 36 |
| 5.10 スイッチング特性..... | 15 | 9.5 静電気放電に関する注意事項.....      | 36 |
| 5.11 絶縁特性曲線.....   | 17 | 9.6 用語集.....                | 36 |
| 5.12 代表的特性.....    | 17 | 10 改訂履歴.....                | 36 |
| 6 パラメータ測定情報.....   | 18 | 11 メカニカル、パッケージ、および注文情報..... | 37 |
| 6.1 テスト回路.....     | 18 | 11.1 テープおよびリール情報.....       | 44 |
| 7 詳細説明.....        | 20 |                             |    |

## 4 ピン構成および機能



図 4-1. DP パッケージ 28 ピン SSOP 上面図

表 4-1. ピン機能 — 28 ピン

| 番号 | ピン                 | 種類 <sup>(1)</sup> | 説明                                                                                                                                                                                                                         |
|----|--------------------|-------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1  | V <sub>BUS1</sub>  | —                 | サイド 1 の入力電源。4.25V ~ 5.5V (例:USB パワー バス) 電源が利用可能な場合は、その電源を V <sub>BUS1</sub> に接続します。この場合、内部 LDO が V <sub>3P3V1</sub> を生成します。それ以外の場合は、V <sub>BUS1</sub> と V <sub>3P3V1</sub> を外部の 3.3V 電源に接続します。                             |
| 2  | V <sub>3P3V1</sub> | —                 | サイド 1 の電源。4.25V~5.5V の電源を V <sub>BUS1</sub> に接続する場合、V <sub>3P3V1</sub> と GND1 の間にバイパスコンデンサを接続します。この場合、内部 LDO が V <sub>3P3V1</sub> を生成します。それ以外の場合は、V <sub>BUS1</sub> と V <sub>3P3V1</sub> を外部の 3.3V 電源に接続します。               |
| 3  | GND1               | —                 | グランド 1。アイソレータ側 1 のグランドリファレンス。                                                                                                                                                                                              |
| 4  | V <sub>1P8V1</sub> | —                 | サイド 1 の電源。2.4V~5.5V の電源を V <sub>CC1</sub> に接続する場合、V <sub>1P8V1</sub> と GND1 の間にバイパスコンデンサを接続します。この場合、内部 LDO が V <sub>1P8V1</sub> を生成します。それ以外の場合は、V <sub>CC1</sub> と V <sub>1P8V1</sub> を外部の 1.8V 電源に接続します。                  |
| 5  | V <sub>CC1</sub>   | —                 | サイド 1 の入力電源。2.4V ~ 5.5V (例:USB パワー バス、または USB パワー バスから供給される DC/DC 電源) 電源が利用可能な場合は、その電源を V <sub>CC1</sub> に接続します。この場合、内部 LDO が V <sub>1P8V1</sub> を生成します。それ以外の場合は、V <sub>CC1</sub> と V <sub>1P8V1</sub> を外部の 1.8V 電源に接続します。 |
| 6  | V2OK               | O                 | このピンが High レベルの場合、サイド 2 に電源が投入されていることを示します。                                                                                                                                                                                |
| 7  | UD-                | I/O               | アップストリーム側ポート D-。                                                                                                                                                                                                           |
| 8  | UD+                | I/O               | アップストリーム側ポート D+。                                                                                                                                                                                                           |
| 9  | EQ10               | I                 | サイド 1、LSB のイコライゼーション設定。ロジック入力。                                                                                                                                                                                             |
| 10 | EQ11               | I                 | サイド 1、MSB のイコライゼーション設定。ロジック入力。                                                                                                                                                                                             |
| 11 | V <sub>1P8V1</sub> | —                 | ピン 11 をピン 4 に接続し、ローカルバイパスコンデンサをピン 11 の近くに配置します。                                                                                                                                                                            |
| 12 | GND1               | —                 | グランド 1。アイソレータ側 1 のグランドリファレンス。                                                                                                                                                                                              |

**表 4-1. ピン機能 — 28 ピン (続き)**

| ピン |                    | 種類 <sup>(1)</sup> | 説明                                                                                                                                                                                                                         |
|----|--------------------|-------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 番号 | 名称                 |                   |                                                                                                                                                                                                                            |
| 13 | CDPENZ1            | I                 | アクティブ Low 信号。UD+/UD- ピンで CDP アドバタイズをイネーブルにします。                                                                                                                                                                             |
| 14 | NC                 | —                 | フローティングのままにするか、V <sub>3P3V1</sub> に接続します。                                                                                                                                                                                  |
| 15 | NC                 | —                 | フローティングのままにするか、V <sub>3P3V2</sub> に接続します。                                                                                                                                                                                  |
| 16 | CDPENZ2            | I                 | アクティブ Low 信号。DD+/DD- ピンで CDP アドバタイズをイネーブルにします。                                                                                                                                                                             |
| 17 | GND2               | —                 | グランド 2。アイソレータ側 2 のグランドリファレンス。                                                                                                                                                                                              |
| 18 | V <sub>1P8V2</sub> | —                 | ピン 18 をピン 25 に接続し、ローカル バイパス コンデンサをピン 18 の近くに配置します。                                                                                                                                                                         |
| 19 | EQ21               | I                 | サイド 2、MSB のイコライゼーション設定。ロジック入力。                                                                                                                                                                                             |
| 20 | EQ20               | I                 | サイド 2、LSB のイコライゼーション設定。ロジック入力。                                                                                                                                                                                             |
| 21 | DD+                | I/O               | ダウンストリーム側ポート D+。                                                                                                                                                                                                           |
| 22 | DD-                | I/O               | ダウンストリーム側ポート D-。                                                                                                                                                                                                           |
| 23 | V1OK               | O                 | このピンが High レベルの場合、サイド 1 に電源が投入されていることを示します。                                                                                                                                                                                |
| 24 | V <sub>CC2</sub>   | —                 | サイド 2 の入力電源。2.4V ~ 5.5V (例:USB パワー バス、または USB パワー バスから供給される DC/DC 電源) 電源が利用可能な場合は、その電源を V <sub>CC2</sub> に接続します。この場合、内部 LDO が V <sub>1P8V2</sub> を生成します。それ以外の場合は、V <sub>CC2</sub> と V <sub>1P8V2</sub> を外部の 1.8V 電源に接続します。 |
| 25 | V <sub>1P8V2</sub> | —                 | サイド 1 の電源。2.4V~5.5V の電源を V <sub>CC2</sub> に接続する場合、V <sub>1P8V2</sub> と GND2 の間にバイパスコンデンサを接続します。この場合、内部 LDO が V <sub>1P8V2</sub> を生成します。それ以外の場合は、V <sub>CC2</sub> と V <sub>1P8V2</sub> を外部の 1.8V 電源に接続します。                  |
| 26 | GND2               | —                 | グランド 2。アイソレータ側 2 のグランドリファレンス。                                                                                                                                                                                              |
| 27 | V <sub>3P3V2</sub> | —                 | サイド 2 の電源。4.25V~5.5V の電源を V <sub>BUS2</sub> に接続する場合、V <sub>3P3V2</sub> と GND1 の間にバイパスコンデンサを接続します。この場合、内部 LDO が V <sub>3P3V2</sub> を生成します。それ以外の場合は、V <sub>BUS2</sub> と V <sub>3P3V2</sub> を外部の 3.3V 電源に接続します。               |
| 28 | V <sub>BUS2</sub>  | —                 | サイド 2 の入力電源。4.25V ~ 5.5V (例:USB パワー バス) 電源が利用可能な場合は、その電源を V <sub>BUS2</sub> に接続します。この場合、内部 LDO が V <sub>3P3V2</sub> を生成します。それ以外の場合は、V <sub>BUS2</sub> と V <sub>3P3V2</sub> を外部の 3.3V 電源に接続します。                             |

(1) I = 入力、O = 出力

## 5 仕様

### 5.1 絶対最大定格

自由気流での動作温度範囲内 (特に記述のない限り)<sup>(1) (2)</sup>

|                                        |                                                          | 最小値  | 最大値                                      | 単位 |
|----------------------------------------|----------------------------------------------------------|------|------------------------------------------|----|
| V <sub>BUS1</sub> 、V <sub>BUS2</sub>   | V <sub>BUS</sub> 電源電圧                                    | -0.3 | 6                                        | V  |
| V <sub>CC1</sub> 、V <sub>CC2</sub>     | V <sub>CC</sub> 電源電圧                                     | -0.3 | 6                                        | V  |
| V <sub>3P3V1</sub> 、V <sub>3P3V2</sub> | 3.3V の入力電源電圧                                             | -0.3 | 4.25                                     | V  |
| V <sub>1P8V1</sub> 、V <sub>1P8V2</sub> | 1.8V の入力電源電圧                                             | -0.3 | 2.1                                      | V  |
| V <sub>DPDM</sub>                      | バスピンの電圧 (UD+、UD-、DD+、DD-)、合計 1000 回の短絡イベント、累積期間 1000 時間。 | -0.3 | 6                                        | V  |
| V <sub>IO</sub>                        | IO 電圧範囲 (V*OK、EQ*、CDPENZ*)                               | -0.3 | V <sub>3P3VX</sub> + +0.3 <sup>(3)</sup> | V  |
| I <sub>O</sub>                         | 出力ピンの出力電流 (V*OK)                                         | -10  | 10                                       | mA |
| T <sub>J</sub>                         | 接合部温度                                                    |      | 150                                      | °C |
| T <sub>STG</sub>                       | 保存温度                                                     | -65  | 150                                      | °C |

- (1) 「絶対最大定格」の範囲外の動作は、デバイスの永続的な損傷の原因となる可能性があります。「絶対最大定格」は、これらの条件において、または「推奨動作条件」に示された値を超える他のいかなる条件でも、本製品が正しく動作することを暗に示すものではありません。「絶対最大定格」の範囲内であっても「推奨動作条件」の範囲外で使用した場合、本デバイスは完全に機能するとは限らず、このことが本デバイスの信頼性、機能、性能に影響を及ぼし、本デバイスの寿命を縮める可能性があります。
- (2) すべての電圧値は、ローカル グランド端子 (GND1 または GND2) を基準としており、ピーク電圧値です。
- (3) 最大電圧は 4.25V 以下である必要があります

### 5.2 ESD 定格

|                    |      |                                                                | 値    | 単位 |
|--------------------|------|----------------------------------------------------------------|------|----|
| V <sub>(ESD)</sub> | 静電放電 | デバイス帶電モデル (CDM)、JEDEC 仕様 JESD22-C101 に準拠、すべてのピン <sup>(1)</sup> | ±500 | V  |

- (1) JEDEC ドキュメント JEP157 には、250V CDM であれば標準的な ESD 管理プロセスにより安全な製造が可能であると記載されています。

### 5.3 推奨動作条件

自由空気での動作温度範囲内 (特に記述のない限り)

|                    |                                 | 最小値  | 公称値 | 最大値  | 単位 |
|--------------------|---------------------------------|------|-----|------|----|
| V <sub>BUSX</sub>  | V <sub>BUS</sub> 入力電圧 (リップルを含む) | 4.25 | 5   | 5.5  | V  |
| V <sub>3P3VX</sub> | 3.3V の入力電源電圧 (リップルを含む)          | 3.0  | 3.3 | 3.6  | V  |
| V <sub>CCX</sub>   | 内部 1.8V LDO への入力電圧 (リップルを含む)    | 2.4  | 3   | 5.5  | V  |
| V <sub>1P8VX</sub> | 1.8V の入力電源電圧 (リップルを含む)          | 1.71 | 1.8 | 1.94 | V  |
| T <sub>A</sub>     | 自由空気での動作温度                      | -40  |     | 125  | °C |
| T <sub>J</sub>     | 接合部温度                           | -55  |     | 150  | °C |

## 5.4 热に関する情報

| 热評価基準 <sup>(1)</sup>  |                   | ISOUSB211 | 単位   |
|-----------------------|-------------------|-----------|------|
|                       |                   | DP (SSOP) |      |
|                       |                   | 28 ピン     |      |
| R <sub>θJA</sub>      | 接合部から周囲への熱抵抗      | 44.2      | °C/W |
| R <sub>θJC(top)</sub> | 接合部からケース(上面)への熱抵抗 | 13.9      | °C/W |
| R <sub>θJB</sub>      | 接合部から基板への熱抵抗      | 19.0      | °C/W |
| Ψ <sub>JT</sub>       | 接合部から上面への特性パラメータ  | 3.3       | °C/W |
| Ψ <sub>JB</sub>       | 接合部から基板への特性パラメータ  | 18.4      | °C/W |
| R <sub>θJC(bot)</sub> | 接合部からケース(底面)への熱抵抗 | -         | °C/W |

(1) 従来および最新の熱評価基準の詳細については、『半導体および IC パッケージの熱評価基準』アプリケーション ノートを参照してください。

## 5.5 電力定格

| パラメータ            |               | テスト条件                                                                                                                                                                                                                     | 最小値 | 標準値  | 最大値 | 単位 |
|------------------|---------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|------|-----|----|
| <b>ISOUSB211</b> |               |                                                                                                                                                                                                                           |     |      |     |    |
| P <sub>D</sub>   | 最大消費電力(両サイド)  | V <sub>BUS1</sub> = V <sub>BUS2</sub> = V <sub>CC1</sub> = V <sub>CC2</sub> = 5.5V, T <sub>J</sub> = 150°C, R <sub>L</sub> = 50Ω (DD- および DD+, それぞれ GNDx に接続), 240MHz 50% のデューティ サイクル、差動 0~400mV のスイング信号を UD- および UD+ に入力 |     | 1232 |     | mW |
| P <sub>D1</sub>  | 最大消費電力(サイド 1) | V <sub>BUS1</sub> = V <sub>BUS2</sub> = V <sub>CC1</sub> = V <sub>CC2</sub> = 5.5V, T <sub>J</sub> = 150°C, R <sub>L</sub> = 50Ω (DD- および DD+, それぞれ GNDx に接続), 240MHz 50% のデューティ サイクル、差動 0~400mV のスイング信号を UD- および UD+ に入力 |     | 616  |     | mW |
| P <sub>D2</sub>  | 最大消費電力(サイド 2) | V <sub>BUS1</sub> = V <sub>BUS2</sub> = V <sub>CC1</sub> = V <sub>CC2</sub> = 5.5V, T <sub>J</sub> = 150°C, R <sub>L</sub> = 50Ω (DD- および DD+, それぞれ GNDx に接続), 240MHz 50% のデューティ サイクル、差動 0~400mV のスイング信号を UD- および UD+ に入力 |     | 616  |     | mW |

## 5.6 絶縁仕様

| パラメータ                                                   |                                | テスト条件                                                                                                                                                                                            | 仕様          | 単位        |
|---------------------------------------------------------|--------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|-----------|
| <b>IEC 60664-1</b>                                      |                                |                                                                                                                                                                                                  |             |           |
| CLR                                                     | 外部空間距離 <sup>(1)</sup>          | 空気を通したサイド 1 とサイド 2 の距離                                                                                                                                                                           | >8.15       | mm        |
| CPG                                                     | 外部沿面距離 <sup>(1)</sup>          | パッケージ表面上でのサイド 1 とサイド 2 の距離                                                                                                                                                                       | >8.15       | mm        |
| DTI                                                     | 絶縁物を介した距離                      | 最小内部ギャップ (内部空間距離)                                                                                                                                                                                | >21         | μm        |
| CTI                                                     | 比較トラッキング インデックス                | IEC 60112、UL 746A                                                                                                                                                                                | >600        | V         |
|                                                         | 材料グループ                         | IEC 60664-1 に準拠                                                                                                                                                                                  | I           |           |
| 過電圧カテゴリ                                                 |                                | 定格商用電源 $V_{RMS}$ が 600V 以下                                                                                                                                                                       | I-IV        |           |
|                                                         |                                | 定格商用電源 $V_{RMS}$ が 1000V 以下                                                                                                                                                                      | I-III       |           |
| <b>DIN EN IEC 60747-17 (VDE 0884-17) <sup>(2)</sup></b> |                                |                                                                                                                                                                                                  |             |           |
| $V_{IORM}$                                              | 最大反復ピーク絶縁電圧                    | AC 電圧 (バイポーラ)                                                                                                                                                                                    | 2121        | $V_{PK}$  |
| $V_{IOWM}$                                              | 最大絶縁動作電圧                       | AC 電圧 (正弦波)、絶縁膜経時破壊 (TDDB) テスト                                                                                                                                                                   | 1500        | $V_{RMS}$ |
|                                                         |                                | DC 電圧                                                                                                                                                                                            | 2121        | $V_{DC}$  |
| $V_{IOSM}$                                              | 最大サージ絶縁電圧 <sup>(3)</sup>       | IEC 62368-1 に準拠し、油中で 1.2/50μs の波形でテスト済みです (認定時テスト)                                                                                                                                               | 12800       | $V_{PK}$  |
| $q_{pd}$                                                | 見掛けの電荷 <sup>(4)</sup>          | 方法 a: I/O 安全テスト サブグループ 2/3 の後、 $V_{ini} = V_{IOTM}$ 、 $t_{ini} = 60s$ 、 $V_{pd(m)} = 1.2 \times V_{IORM}$ 、 $t_m = 10s$                                                                          | $\leq 5$    | pC        |
|                                                         |                                | 方法 a: 環境テスト サブグループ 1 の後、 $V_{ini} = V_{IOTM}$ 、 $t_{ini} = 60s$ 、 $V_{pd(m)} = 1.6 \times V_{IORM}$ 、 $t_m = 10s$                                                                                | $\leq 5$    |           |
|                                                         |                                | メソッド b: ルーチン テスト (100% 出荷時) の場合、 $V_{ini} = 1.2 \times V_{IOTM}$ 、 $t_{ini} = 1s$ 、 $V_{pd(m)} = 1.875 \times V_{IORM}$ 、 $t_m = 1s$ (方法 b1) または $V_{pd(m)} = V_{ini}$ 、 $t_m = t_{ini}$ (方法 b2) | $\leq 5$    |           |
| $C_{IO}$                                                | 絶縁バリア容量、入力から出力へ <sup>(5)</sup> | $V_{IO} = 0.4 \times \sin(2\pi f t)$ 、 $f = 1MHz$                                                                                                                                                | 1.2         | pF        |
| $R_{IO}$                                                | 絶縁抵抗、入力から出力へ <sup>(5)</sup>    | $V_{IO} = 500V$ 、 $T_A = 25^\circ C$                                                                                                                                                             | $> 10^{12}$ | $\Omega$  |
|                                                         |                                | $V_{IO} = 500V$ ( $100^\circ C \leq T_A \leq 125^\circ C$ 時)                                                                                                                                     | $> 10^{11}$ |           |
|                                                         |                                | $V_{IO} = 500V$ ( $T_S = 150^\circ C$ 時)                                                                                                                                                         | $> 10^9$    |           |
|                                                         | 汚染度                            |                                                                                                                                                                                                  | 2           |           |
|                                                         | 耐候性カテゴリ                        |                                                                                                                                                                                                  | 40/125/21   |           |
| <b>UL 1577</b>                                          |                                |                                                                                                                                                                                                  |             |           |
| $V_{ISO}$                                               | 絶縁耐圧                           | $V_{TEST} = V_{ISO}$ 、 $t = 60s$ (認定時テスト)、 $V_{TEST} = 1.2 \times V_{ISO}$ 、 $t = 1s$ (100% 出荷時テスト)                                                                                              | 5700        | $V_{RMS}$ |

- (1) 基板設計時には、プリント基板 (PCB) 上のアイソレータの取り付けパッドによって沿面距離と空間距離が減少しないように注意する必要があります。グループ、リブ、または両方を挿入すると、PCB の沿面距離を延長できます。
- (2) ISOUSB211 は、安全定格内に限定した安全な電気的絶縁に適しています。安全定格への準拠は、適切な保護回路によって保証する必要があります。
- (3) テストは、絶縁バリアの固有サージ耐性を判定するため、油中で実行されます。
- (4) 見掛けの放電電荷とは、部分放電 (pd) により発生する放電です。
- (5) 絶縁バリアのそれぞれの側にあるすべてのピンを互いに接続して、2 つの端子を持つデバイスを構成します。

## 5.7 安全関連認証

| VDE                                        | CSA                                       | UL                   | CQC               | TUV                             |
|--------------------------------------------|-------------------------------------------|----------------------|-------------------|---------------------------------|
| DIN EN IEC 60747-17<br>(VDE 0884-17) による認証 | IEC 61010-1、IEC 62368-1、IEC 60601-1 による認証 | UL 1577 部品認定プログラムの認定 | GB 4943.1 に従う認証   | EN 61010-1 および EN 62368-1 による認証 |
| 認証書番号:40040142                             | マスター契約:220991                             | ファイル番号:E181974       | 認証:CQC15001121716 | クライアント ID:77311                 |

## 5.8 安全限界値

安全限界値 <sup>(1)</sup> の目的は、入力または出力回路の故障による絶縁バリアの損傷の可能性を最小限に抑えることです。

| パラメータ              |                 | テスト条件                                                                                                                             | 最小値 | 標準値  | 最大値 | 単位 |
|--------------------|-----------------|-----------------------------------------------------------------------------------------------------------------------------------|-----|------|-----|----|
| <b>DP-28 パッケージ</b> |                 |                                                                                                                                   |     |      |     |    |
| $I_S$              | 安全入力、出力、または電源電流 | $R_{\theta JA} = 44.2^{\circ}\text{C}/\text{W}$ 、 $V_I = 5.5\text{V}$ 、 $T_J = 150^{\circ}\text{C}$ 、 $T_A = 25^{\circ}\text{C}$  |     | 514  |     | mA |
|                    |                 | $R_{\theta JA} = 44.2^{\circ}\text{C}/\text{W}$ 、 $V_I = 3.6\text{V}$ 、 $T_J = 150^{\circ}\text{C}$ 、 $T_A = 25^{\circ}\text{C}$  |     | 785  |     | mA |
|                    |                 | $R_{\theta JA} = 44.2^{\circ}\text{C}/\text{W}$ 、 $V_I = 1.94\text{V}$ 、 $T_J = 150^{\circ}\text{C}$ 、 $T_A = 25^{\circ}\text{C}$ |     | 1457 |     | mA |
| $P_S$              | 安全入力、出力、または合計電力 | $R_{\theta JA} = 44.2^{\circ}\text{C}/\text{W}$ 、 $T_J = 150^{\circ}\text{C}$ 、 $T_A = 25^{\circ}\text{C}$                        |     | 2828 |     | mW |
| $T_S$              | 最高安全温度          |                                                                                                                                   |     | 150  |     | °C |

- (1) 最高安全温度  $T_S$  は、本デバイスに規定された最大接合部温度  $T_J$  と同じ値です。 $I_S$  および  $P_S$  パラメータはそれぞれ安全電流と安全電力を表します。 $I_S$  および  $P_S$  の最大限界値を超えてはなりません。これらの限界値は、周囲温度  $T_A$  によって異なります。

表にある接合部から空気への熱抵抗  $R_{\theta JA}$  は、リード付き表面実装パッケージ向けの High-K テストボードに実装されたデバイスの数値です。これらの式を使って各パラメータの値を計算します。

$T_J = T_A + R_{\theta JA} \times P$ 、ここで  $P$  は本デバイスで消費される電力です。

$T_{J(max)} = T_S = T_A + R_{\theta JA} \times P_S$ 、ここで  $T_{J(max)}$  は最大許容接合部温度です。

$P_S = I_S \times V_I$ 、ここで  $V_I$  は最大入力電圧です。

## 5.9 電気的特性

推奨動作条件範囲内(特に記述のない限り)。すべての標準値は、 $T_A = 25^\circ\text{C}$ 、 $V_{\text{BUSx}} = 5\text{V}$ 、 $V_{3\text{P}3\text{V}x} = 3.3\text{V}$ 、 $V_{1\text{P}8\text{V}x} = 1.8\text{V}$ です。

| パラメータ                                             | テスト条件                                                                                           | 最小値                                                                                   | 標準値  | 最大値  | 単位 |
|---------------------------------------------------|-------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------|------|------|----|
| <b>電源の特性</b>                                      |                                                                                                 |                                                                                       |      |      |    |
| $I_{\text{VBUSx}}$ または $I_{\text{V3P}3\text{V}x}$ | $V_{\text{BUS}}$ または $V_{3\text{P}3\text{V}}$ の消費電流 - High-Speed (HS) モード                       | 受信側 HS アクティブ (240MHz 信号レート)、 $\text{EQxx} = 00$ 、D+ および D- のグランドに対して $R_L = 45\Omega$ | 11.0 | 13.5 | mA |
|                                                   |                                                                                                 | 送信側 HS アクティブ (240MHz 信号レート)、 $\text{EQxx} = 00$ 、D+ および D- のグランドに対して $R_L = 45\Omega$ | 10.5 | 13.5 | mA |
|                                                   |                                                                                                 | HS アイドル状態、 $\text{EQxx} = 00$ 、D+ および D- のグランドに対して $R_L = 45\Omega$                   | 10.5 | 13.5 | mA |
| $I_{\text{VBUSx}}$ または $I_{\text{V3P}3\text{V}x}$ | $V_{\text{BUS}}$ または $V_{3\text{P}3\text{V}}$ の消費電流 - Full-Speed (FS) および Low-Speed (LS) モード    | 受信側 FS アクティブ (6MHz 信号レート)、図 7-9、 $C_L = 50\text{pF}$                                  | 12   | 15.3 | mA |
|                                                   |                                                                                                 | 送信側 FS アクティブ (6MHz 信号レート)、図 7-9、 $C_L = 50\text{pF}$                                  | 9.5  | 13   | mA |
|                                                   |                                                                                                 | 受信側 LS アクティブ (750kHz 信号レート)、図 7-10、 $C_L = 450\text{pF}$                              | 11   | 13.5 | mA |
|                                                   |                                                                                                 | 送信側 LS アクティブ (750kHz 信号レート)、図 7-10、 $C_L = 450\text{pF}$                              | 9.5  | 13   | mA |
|                                                   |                                                                                                 | FS/LS アイドル状態 (US 側または DS 側)                                                           | 7.4  | 11   | mA |
| $I_{\text{VBUSx}}$ または $I_{\text{V3P}3\text{V}x}$ | $V_{\text{BUS}}$ または $V_{3\text{P}3\text{V}}$ の消費電流 - L1 スリープ モード                               | アップストリーム側                                                                             | 7.5  | 9.8  | mA |
|                                                   |                                                                                                 | ダウンストリーム側                                                                             | 7.3  | 9.5  | mA |
| $I_{\text{VBUSx}}$ または $I_{\text{V3P}3\text{V}x}$ | $V_{\text{BUS}}$ または $V_{3\text{P}3\text{V}}$ の消費電流 - L2 サスペンド モード                              | アップストリーム側                                                                             | 1.07 | 1.55 | mA |
|                                                   |                                                                                                 | ダウンストリーム側                                                                             | 5.6  | 7.5  | mA |
| $I_{\text{VBUSx}}$ または $I_{\text{V3P}3\text{V}x}$ | $V_{\text{BUS}}$ または $V_{3\text{P}3\text{V}}$ の消費電流 - 接続なし                                      | アップストリーム側                                                                             | 6.2  | 8.5  | mA |
|                                                   |                                                                                                 | ダウンストリーム側                                                                             | 6.2  | 8.9  | mA |
| $I_{\text{VCCx}}$ または $I_{\text{V1P}8\text{V}x}$  | $I_{\text{VCCx}}$ または $I_{\text{V1P}8\text{V}x}$ の消費電流 - High-Speed (HS) モード                    | 受信側 HS アクティブ (240MHz 信号レート)、 $\text{EQxx} = 00$ 、D+ および D- のグランドに対して $R_L = 45\Omega$ | 80   | 96   | mA |
|                                                   |                                                                                                 | 送信側 HS アクティブ (240MHz 信号レート)、 $\text{EQxx} = 00$ 、D+ および D- のグランドに対して $R_L = 45\Omega$ | 85   | 96   | mA |
|                                                   |                                                                                                 | HS アイドル状態、 $\text{EQxx} = 00$ 、D+ および D- のグランドに対して $R_L = 45\Omega$                   | 77   | 90   | mA |
| $I_{\text{VCCx}}$ または $I_{\text{V1P}8\text{V}x}$  | $I_{\text{VCCx}}$ または $I_{\text{V1P}8\text{V}x}$ の消費電流 - Full-Speed (FS) および Low-Speed (LS) モード | 受信側 FS アクティブ (6MHz 信号レート)、図 7-9、 $C_L = 50\text{pF}$                                  | 0.4  | 0.55 | mA |
|                                                   |                                                                                                 | 送信側 FS アクティブ (6MHz 信号レート)、図 7-9、 $C_L = 50\text{pF}$                                  | 0.4  | 0.55 | mA |
|                                                   |                                                                                                 | 受信側 LS アクティブ (750kHz 信号レート)、図 7-10、 $C_L = 450\text{pF}$                              | 0.4  | 0.55 | mA |
|                                                   |                                                                                                 | 送信側 LS アクティブ (750kHz 信号レート)、図 7-10、 $C_L = 450\text{pF}$                              | 0.4  | 0.55 | mA |
|                                                   |                                                                                                 | FS/LS アイドル状態                                                                          | 0.4  | 0.55 | mA |
| $I_{\text{VCCx}}$ または $I_{\text{V1P}8\text{V}x}$  | $I_{\text{VCCx}}$ または $I_{\text{V1P}8\text{V}x}$ 消費電流 - L1 スリープ モード                             | アップストリーム側                                                                             | 0.4  | 0.55 | mA |
|                                                   |                                                                                                 | ダウンストリーム側                                                                             | 0.4  | 0.55 | mA |
| $I_{\text{VCCx}}$ または $I_{\text{V1P}8\text{V}x}$  | $I_{\text{VCCx}}$ または $I_{\text{V1P}8\text{V}x}$ の消費電流 - L2 サスペンド モード                           | アップストリーム側                                                                             | 0.4  | 0.55 | mA |
|                                                   |                                                                                                 | ダウンストリーム側                                                                             | 0.4  | 0.55 | mA |
| $I_{\text{VCCx}}$ または $I_{\text{V1P}8\text{V}x}$  | $I_{\text{VCCx}}$ または $I_{\text{V1P}8\text{V}x}$ の消費電流 - 接続なし                                   | アップストリーム側                                                                             | 0.4  | 0.55 | mA |
|                                                   |                                                                                                 | ダウンストリーム側                                                                             | 0.4  | 0.55 | mA |

推奨動作条件範囲内(特に記述のない限り)。すべての標準値は、 $T_A = 25^\circ\text{C}$ 、 $V_{\text{BUSx}} = 5\text{V}$ 、 $V_{3\text{P}3\text{Vx}} = 3.3\text{V}$ 、 $V_{1\text{P}8\text{Vx}} = 1.8\text{V}$ です。

| パラメータ                                          |                                                    | テスト条件                                                                                                                      | 最小値                             | 標準値                       | 最大値           | 単位               |
|------------------------------------------------|----------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------|---------------------------------|---------------------------|---------------|------------------|
| $\text{UV+}_{(\text{VBUSx})}$ <sup>(1)</sup>   | 電源電圧が上昇しているときの低電圧スレッショルド、 $V_{\text{BUS}}$         |                                                                                                                            |                                 | 4.0                       |               | V                |
| $\text{UV-}_{(\text{VBUSx})}$ <sup>(1)</sup>   | 電源電圧が低下しているときの低電圧スレッショルド、 $V_{\text{BUS}}$         |                                                                                                                            | 3.6                             |                           |               | V                |
| $\text{UVHYS}_{(\text{VBUSx})}$ <sup>(1)</sup> | 低電圧スレッショルド ヒステリシス、 $V_{\text{BUS}}$                |                                                                                                                            | 0.08                            |                           |               | V                |
| $\text{UV+}_{(\text{V3P}3\text{Vx})}$          | 電源電圧が上昇しているときの低電圧スレッショルド、 $V_{3\text{P}3\text{V}}$ |                                                                                                                            |                                 | 2.95                      |               | V                |
| $\text{UV-}_{(\text{V3P}3\text{Vx})}$          | 電源電圧が低下しているときの低電圧スレッショルド、 $V_{3\text{P}3\text{V}}$ |                                                                                                                            | 1.95                            |                           |               | V                |
| $\text{UVHYS}_{(\text{V3P}3\text{Vx})}$        | 低電圧スレッショルド ヒステリシス、 $V_{3\text{P}3\text{V}}$        |                                                                                                                            | 0.11                            |                           |               | V                |
| $\text{UV+}_{(\text{VCCx})}$ <sup>(2)</sup>    | 電源電圧が上昇しているときの低電圧スレッショルド、 $V_{\text{CC}}$          |                                                                                                                            |                                 | 2.35                      |               | V                |
| $\text{UV-}_{(\text{VCCx})}$ <sup>(2)</sup>    | 電源電圧が低下しているときの低電圧スレッショルド、 $V_{\text{CC}}$          |                                                                                                                            | 2                               |                           |               | V                |
| $\text{UVHYS}_{(\text{VCCx})}$ <sup>(2)</sup>  | 低電圧スレッショルド ヒステリシス、 $V_{\text{CC}}$                 |                                                                                                                            | 0.07                            |                           |               | V                |
| $\text{UV+}_{(\text{V1P}8\text{Vx})}$          | 電源電圧が上昇しているときの低電圧スレッショルド、 $V_{1\text{P}8\text{V}}$ |                                                                                                                            |                                 | 1.66                      |               | V                |
| $\text{UV-}_{(\text{V1P}8\text{Vx})}$          | 電源電圧が低下しているときの低電圧スレッショルド、 $V_{1\text{P}8\text{V}}$ |                                                                                                                            | 1.25                            |                           |               | V                |
| $\text{UVHYS}_{(\text{V1P}8\text{Vx})}$        | 低電圧スレッショルド ヒステリシス、 $V_{1\text{P}8\text{V}}$        |                                                                                                                            | 0.05                            |                           |               | V                |
| <b>デジタル入力</b>                                  |                                                    |                                                                                                                            |                                 |                           |               |                  |
| $V_{\text{IH}}$                                | High レベル入力電圧                                       |                                                                                                                            | 0.7 x                           | $V_{3\text{P}3\text{Vx}}$ |               | V                |
| $V_{\text{IL}}$                                | Low レベル入力電圧                                        |                                                                                                                            | 0.3 x                           | $V_{3\text{P}3\text{Vx}}$ |               | V                |
| $V_{\text{IHYS}}$                              | 入力遷移スレッショルドのヒステリシス                                 |                                                                                                                            | 0.3                             |                           |               | V                |
| $I_{\text{IH}}$                                | High レベル入力電流                                       |                                                                                                                            |                                 | 1                         | $\mu\text{A}$ |                  |
| $I_{\text{IL}}$                                | Low レベル入力電流                                        |                                                                                                                            |                                 | 10                        | $\mu\text{A}$ |                  |
| <b>デジタル出力 (V10K, V20K)</b>                     |                                                    |                                                                                                                            |                                 |                           |               |                  |
| $V_{\text{OH}}$                                | 高レベル出力電圧                                           | $I_{\text{O}} = -3\text{mA}$ ( $3.0\text{V} \leq V_{3\text{P}3\text{Vx}} \leq 3.6\text{V}$ の場合)                            | $V_{3\text{P}3\text{Vx}} - 0.2$ |                           |               | V                |
| $V_{\text{OL}}$                                | Low レベル出力電圧                                        | $I_{\text{O}} = 3\text{mA}$ ( $3.0\text{V} \leq V_{3\text{P}3\text{Vx}} \leq 3.6\text{V}$ の場合)                             | 0.2                             |                           |               | V                |
| <b>UDx, DDx, 入力容量、終端</b>                       |                                                    |                                                                                                                            |                                 |                           |               |                  |
| $Z_{\text{INP\_xDx}}$                          | GND へのインピーダンス、プルアップ / ブルダウンなし                      | $V_{\text{in}} = 3.6\text{V}$ 、 $V_{3\text{P}3\text{Vx}} = 3.0\text{V}$ 、 $T_J < 125^\circ\text{C}$ 、USB 2.0 仕様セクション 7.1.6 | 300                             |                           |               | $\text{k}\Omega$ |
| $C_{\text{IO\_xDx}}$                           | 対 GND 静電容量                                         | 240MHz の VNA、ハイインピーダンスのドライバで測定                                                                                             |                                 | 10                        |               | $\text{pF}$      |
| $R_{\text{PUI}}$                               | アップストリーム側ポート(アイドル)のバス プルアップ抵抗                      | USB 2.0 仕様セクション 7.1.5                                                                                                      | 0.9                             | 1.1                       | 1.575         | $\text{k}\Omega$ |
| $R_{\text{PUR}}$                               | アップストリーム側ポート(受信側)のバス プルアップ抵抗                       | USB 2.0 仕様セクション 7.1.5                                                                                                      | 1.5                             | 2.2                       | 3             | $\text{k}\Omega$ |
| $R_{\text{PD}}$                                | ダウンストリーム側ポートのバス ブルダウン抵抗                            | USB 2.0 仕様セクション 7.1.5                                                                                                      | 14.25                           | 19                        | 24.8          | $\text{k}\Omega$ |
| $V_{\text{TERM}}$                              | アップストリーム側ポート プルアップ (RPU) の終端電圧                     | USB 2.0 仕様セクション 7.1.5、D+ または D- で測定、アップストリーム ポートで プルアップ イネーブル、外部負荷は接続解除。                                                   | 3                               |                           | 3.6           | V                |
| $V_{\text{HSTERM}}$                            | High-Speed 時の終端電圧                                  | USB 2.0 仕様セクション 7.1.6.2、High-Speed アイドル状態での出力電圧                                                                            | -10                             | 10                        |               | $\text{mV}$      |

推奨動作条件範囲内(特に記述のない限り)。すべての標準値は、 $T_A = 25^\circ\text{C}$ 、 $V_{\text{BUSx}} = 5\text{V}$ 、 $V_{3\text{P}3\text{V}x} = 3.3\text{V}$ 、 $V_{1\text{P}8\text{V}x} = 1.8\text{V}$ です。

| パラメータ                      |                                                  | テスト条件                                                                        | 最小値  | 標準値 | 最大値  | 単位 |
|----------------------------|--------------------------------------------------|------------------------------------------------------------------------------|------|-----|------|----|
| Z <sub>HSTERM</sub>        | ドライバ出力抵抗(High-Speed 終端としても機能)                    | (VOH = 0 ~ 600mV) USB 2.0 仕様セクション 7.1.1.1 および図 7-5                           | 40.5 | 45  | 49.5 | Ω  |
| <b>UDx、DDx、入力レベル LS/FS</b> |                                                  |                                                                              |      |     |      |    |
| V <sub>IH</sub>            | High(駆動)                                         | USB 2.0 仕様セクション 7.1.4(コネクタで測定)                                               | 2    |     |      | V  |
| V <sub>IHZ</sub>           | High(フローティング)                                    | USB 2.0 仕様セクション 7.1.4(ダウンストリームポートのブルダウソ、およびアップストリームポートのブルアップ抵抗がイネーブル)。       | 2.7  | 3.6 |      | V  |
| V <sub>IL</sub>            | Low                                              | USB 2.0 仕様セクション 7.1.4                                                        |      | 0.8 |      | V  |
| V <sub>DI</sub>            | 差動入力感度                                           | (xD+) - (xD-) 、USB 2.0 仕様、図 7-19、(コネクタで測定)                                   | 0.2  |     |      | V  |
| V <sub>CM</sub>            | 同相範囲                                             | VDI 範囲を含む、USB 2.0 仕様、図 7-19、(コネクタで測定)                                        | 0.8  | 2.5 |      | V  |
| <b>UDx、DDx、出力レベル LS/FS</b> |                                                  |                                                                              |      |     |      |    |
| V <sub>OL</sub>            | Low                                              | USB 2.0 仕様セクション 7.1.1、0.9kΩ のRLで3.6Vまで測定                                     | 0    | 0.3 |      | V  |
| V <sub>OH</sub>            | High(駆動)                                         | USB 2.0 仕様セクション 7.1.1、14.25kΩ のRLでGNDまで測定                                    | 2.8  | 3.6 |      | V  |
| V <sub>OSE1</sub>          | SE1                                              | USB 2.0 仕様セクション 7.1.1                                                        | 0.8  |     |      | V  |
| Z <sub>FSTERM</sub>        | ドライバシリーズの出力抵抗                                    | USB 2.0 仕様セクション 7.1.1 および図 7-4、V <sub>OL</sub> またはV <sub>OH</sub> の間に測定      | 28   | 44  |      | Ω  |
| V <sub>CRS</sub>           | 出力信号クロスオーバー電圧                                    | USB 2.0 仕様セクション 7.1.1 図 7-8、7-9、7-10、アイドル状態からの最初の遷移は除外                       | 1.3  | 2   |      | V  |
| <b>UDx、DDx、入力レベル HS</b>    |                                                  |                                                                              |      |     |      |    |
| V <sub>HSSQ</sub>          | High-Speed スケルチ / 非スケルチ検出スレッショルド                 | USB 2.0 仕様セクション 7.1.7.2、振幅を大きくして240MHzで測定、V <sub>CM</sub> =-50mV~500mV       | 100  | 116 | 150  | mV |
| V <sub>HSDSC</sub>         | High-Speed 切断検出スレッショルド HSDC の標準値                 | USB 2.0 仕様セクション 7.1.7.2、V <sub>CM</sub> =-50mV~500mV                         | 525  | 575 | 625  | mV |
| V <sub>CHIRP_TH</sub>      | チャープ検出スレッショルド                                    | チャープ検出スレッショルド、V <sub>CM</sub> =-50mV~500mV                                   | 70   | 215 | 365  | mV |
| V <sub>HSRX</sub>          | High-Speed 差動入力信号レベルのデータ感度                       | 240MHzでのピークツーピーク                                                             |      | 100 |      | mV |
| V <sub>HSCM</sub>          | High-Speed データ信号の同相電圧範囲                          | USB 2.0 仕様セクション 7.1.4.2                                                      | -50  | 200 | 500  | mV |
| <b>UDx、DDx、出力レベル HS</b>    |                                                  |                                                                              |      |     |      |    |
| V <sub>HSOH</sub>          | High-Speed データ信号 High                            | USB 2.0 仕様セクション 7.1.7.2、EQxx=00、テスト負荷:D+、D-のGNDに対して45Ω                       | 360  | 400 | 440  | mV |
| V <sub>HSOL</sub>          | High-Speed データ信号 Low                             | USB 2.0 仕様セクション 7.1.7.2、EQxx=00、テスト負荷:D+、D-のGNDに対して45Ω                       | -10  |     | 10   | mV |
| V <sub>HSOI</sub>          | High-Speed データ信号アイドル、ドライバがオフで終端がオン(測定されたシングルエンド) | USB 2.0 仕様セクション 7.1.7.2、EQxx=00、テスト負荷:D+、D-のGNDに対して45Ω                       | -10  |     | 10   | mV |
| V <sub>CHIRPJ</sub>        | チャープJレベル(差動電圧)                                   | USB 2.0 仕様セクション 7.1.7.2、EQxx=00、テスト負荷:D+、D-のGNDに対して45Ω、D+の3.3Vに対して2.2kΩブルアップ | 700  | 850 | 1100 | mV |

推奨動作条件範囲内(特に記述のない限り)。すべての標準値は、 $T_A = 25^\circ\text{C}$ 、 $V_{\text{BUSx}} = 5\text{V}$ 、 $V_{3\text{P}3\text{Vx}} = 3.3\text{V}$ 、 $V_{1\text{P}8\text{Vx}} = 1.8\text{V}$ です。

| パラメータ                       |                          | テスト条件                                                                                                                  | 最小値  | 標準値  | 最大値  | 単位 |
|-----------------------------|--------------------------|------------------------------------------------------------------------------------------------------------------------|------|------|------|----|
| $V_{\text{CHIRPK}}$         | チャーブ K レベル(差動電圧)         | USB 2.0 仕様セクション 7.1.7.2、EQxx = 00、テスト負荷:D+、D- の GND に対して $45\Omega$ 、D+ の $3.3\text{V}$ に対して $2.2\text{k}\Omega$ プルアップ | -900 | -750 | -500 | mV |
| $U_2\text{-TX}_{\text{CM}}$ | High-Speed TX DC コモン モード | テスト負荷:D+、D- の GND に対して $45\Omega$                                                                                      | -50  | 200  | 500  | mV |

推奨動作条件範囲内(特に記述のない限り)。すべての標準値は、 $T_A = 25^\circ\text{C}$ 、 $V_{\text{BUSx}} = 5\text{V}$ 、 $V_{3\text{P}3\text{Vx}} = 3.3\text{V}$ 、 $V_{1\text{P}8\text{Vx}} = 1.8\text{V}$ です。

| パラメータ                     |                          | テスト条件                            | 最小値   | 標準値  | 最大値  | 単位 |
|---------------------------|--------------------------|----------------------------------|-------|------|------|----|
| <b>イコライゼーションとプリエンファシス</b> |                          |                                  |       |      |      |    |
| EQ <sub>HS</sub>          | High-Speed RX イコライゼーション  | EQ1 = Low, EQ0 = Low, 240MHz     | -0.24 | 0.46 | 0.75 | dB |
| EQ <sub>HS</sub>          | High-Speed RX イコライゼーション  | EQ1 = Low, EQ0 = Float, 240MHz   | 0.27  | 0.98 | 1.5  | dB |
| EQ <sub>HS</sub>          | High-Speed RX イコライゼーション  | EQ1 = Low, EQ0 = High, 240MHz    | 0.70  | 1.50 | 2.2  | dB |
| EQ <sub>HS</sub>          | High-Speed RX イコライゼーション  | EQ1 = Float, EQ0 = Low, 240MHz   | 1.04  | 2.00 | 2.81 | dB |
| EQ <sub>HS</sub>          | High-Speed RX イコライゼーション  | EQ1 = Float, EQ0 = Float, 240MHz | 1.45  | 2.68 | 3.8  | dB |
| EQ <sub>HS</sub>          | High-Speed RX イコライゼーション  | EQ1 = Float, EQ0 = High, 240MHz  | 1.73  | 3.09 | 4.4  | dB |
| EQ <sub>HS</sub>          | High-Speed RX イコライゼーション  | EQ1 = High, EQ0 = Low, 240MHz    | 2.00  | 3.46 | 4.7  | dB |
| EQ <sub>HS</sub>          | High-Speed RX イコライゼーション  | EQ1 = High, EQ0 = Float, 240MHz  | 2.25  | 3.80 | 5.1  | dB |
| EQ <sub>HS</sub>          | High-Speed RX イコライゼーション  | EQ1 = High, EQ0 = High, 240MHz   | 2.25  | 3.80 | 5.1  | dB |
| PE <sub>HS</sub>          | High-Speed TX プリエンファシス   | EQ1 = Low, EQ0 = Low, 240MHz     | 0.25  | 0.48 | 0.75 | dB |
| PE <sub>HS</sub>          | High-Speed TX プリエンファシス   | EQ1 = Low, EQ0 = Float, 240MHz   | 0.62  | 0.9  | 1.2  | dB |
| PE <sub>HS</sub>          | High-Speed TX プリエンファシス   | EQ1 = Low, EQ0 = High, 240MHz    | 0.89  | 1.36 | 1.5  | dB |
| PE <sub>HS</sub>          | High-Speed TX プリエンファシス   | EQ1 = Float, EQ0 = Low, 240MHz   | 1.4   | 1.7  | 2.0  | dB |
| PE <sub>HS</sub>          | High-Speed TX プリエンファシス   | EQ1 = Float, EQ0 = Float, 240MHz | 1.7   | 2.1  | 2.5  | dB |
| PE <sub>HS</sub>          | High-Speed TX プリエンファシス   | EQ1 = Float, EQ0 = High, 240MHz  | 2.1   | 2.5  | 2.9  | dB |
| PE <sub>HS</sub>          | High-Speed TX プリエンファシス   | EQ1 = High, EQ0 = Low, 240MHz    | 2.7   | 3.2  | 3.7  | dB |
| PE <sub>HS</sub>          | High-Speed TX プリエンファシス   | EQ1 = High, EQ0 = Float, 240MHz  | 3.4   | 4.0  | 4.6  | dB |
| PE <sub>HS</sub>          | High-Speed TX プリエンファシス   | EQ1 = High, EQ0 = High, 240MHz   | 3.4   | 4.0  | 4.6  | dB |
| <b>CDP</b>                |                          |                                  |       |      |      |    |
| V <sub>DM_SRC</sub>       | V <sub>DM_SRC</sub> の電圧  | 0 ~ 250μA の範囲の負荷電流               | 0.5   | 0.7  | 0.7  | V  |
| I <sub>DP_SINK</sub>      | IDP_SINK (D+)            | D+ 電圧 = 0V ~ 0.7V                | 25    | 175  | 175  | μA |
| V <sub>DAT_REF+</sub>     | VDAT_REF コンパレータの立ち上がりリスト |                                  | 300   | 400  | 400  | mV |
| V <sub>DAT_REF-</sub>     | VDAT_REF コンパレータの立ち下がリスト  |                                  | 275   | 385  | 385  | mV |
| <b>サーマルシャットダウン</b>        |                          |                                  |       |      |      |    |
| TSD+                      | サーマルシャットダウン起動温度          |                                  | 160   | 170  | 180  | °C |
| TSD-                      | サーマルシャットダウン停止温度          |                                  | 150   | 160  | 170  | °C |
| TSD <sub>HYS</sub>        | サーマルシャットダウンヒステリシス        |                                  |       | 10   | 10   | °C |

- (1)  $V_{\text{BUSx}}$  ピンが対応する  $V_{3\text{P}3\text{Vx}}$  ピンに外部接続されている場合、 $V_{\text{BUSx}}$  の UVLO スレッショルドは  $\text{UV+}_{(V3\text{P}3\text{Vx})}$ 、 $\text{UV-}_{(V3\text{P}3\text{Vx})}$ 、 $\text{UVHYS}_{(V3\text{P}3\text{Vx})}$  によって制御されます
- (2)  $V_{\text{CCx}}$  ピンが対応する  $V_{1\text{P}8\text{Vx}}$  ピンに外部接続されている場合、 $V_{\text{CCx}}$  の UVLO スレッショルドは  $\text{UV+}_{(V1\text{P}8\text{Vx})}$ 、 $\text{UV-}_{(V1\text{P}8\text{Vx})}$ 、 $\text{UVHYS}_{(V1\text{P}8\text{Vx})}$  によって制御されます

## 5.10 スイッチング特性

推奨動作条件範囲内 (特に記述のない限り)。すべての標準値は、 $T_A = 25^\circ\text{C}$ 、 $V_{\text{BUSx}} = 5\text{V}$ 、 $V_{3\text{P}3\text{Vx}} = 3.3\text{V}$ 、 $V_{1\text{P}8\text{Vx}} = 1.8\text{V}$  です。

| パラメータ                                | テスト条件                                                                         | 最小値                                                                                                                                                         | 標準値 | 最大値   | 単位                      |
|--------------------------------------|-------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|-------|-------------------------|
| <b>電源投入のタイミング</b>                    |                                                                               |                                                                                                                                                             |     |       |                         |
| $T_{\text{PWRUP}}$                   | サイド 1 とサイド 2 の両方に有効な電源が供給された後、デバイスの電源オンと USB 信号の認識に要する時間。                     | すべての外部電源は、5 $\mu\text{s}$ の電源投入時間で同時にランプアップされます。                                                                                                            | 3.6 | 8     | ms                      |
| <b>UDx、DDx、HS ドライバのスイッチング特性</b>      |                                                                               |                                                                                                                                                             |     |       |                         |
| $T_{\text{HSR}}$                     | 立ち上がり時間 (10%~90%)                                                             | USB 2.0 仕様セクション 7.1.2、D+ および D- の GND 負荷に対して 45 $\Omega$ 、EQxx = 00                                                                                         | 310 | 370   | 510                     |
| $T_{\text{HSF}}$                     | 立ち下がり時間 (10%~90%)                                                             | USB 2.0 仕様セクション 7.1.2、D+ および D- の GND 負荷に対して 45 $\Omega$ 、EQxx = 00                                                                                         | 310 | 370   | 510                     |
| <b>UDx、DDx、FS ドライバのスイッチング特性</b>      |                                                                               |                                                                                                                                                             |     |       |                         |
| $T_{\text{FR}}$                      | 立ち上がり時間 (10%~90%)                                                             | USB 2.0 仕様の図 7-8、7-9、 $C_L = 50\text{pF}$                                                                                                                   | 4   | 20    | ns                      |
| $T_{\text{FF}}$                      | 立ち下がり時間 (10%~90%)                                                             | USB 2.0 仕様の図 7-8、7-9、 $C_L = 50\text{pF}$                                                                                                                   | 4   | 20    | ns                      |
| $T_{\text{FRFM}}$                    | 差動立ち上がり / 立ち下がり時間マッチング ( $T_{\text{FR}}/T_{\text{FM}}$ )                      | USB 2.0 仕様 7.1.2、アイドル状態からの最初の遷移を除く、図 7-9、 $C_L = 50\text{pF}$                                                                                               | 90  | 111.1 | %                       |
| <b>UDx、DDx、LS ドライバのスイッチング特性</b>      |                                                                               |                                                                                                                                                             |     |       |                         |
| $T_{\text{LR}}$                      | 立ち上がり時間 (10%~90%)                                                             | USB 2.0 仕様の図 7-8 および 7-10、 $C_L$ の範囲は 50 $\text{pF}$ ~600 $\text{pF}$ 。                                                                                     | 75  | 300   | ns                      |
| $T_{\text{LF}}$                      | 立ち下がり時間 (10%~90%)                                                             | USB 2.0 仕様の図 7-8 および 7-10、 $C_L$ の範囲は 50 $\text{pF}$ ~600 $\text{pF}$ 。                                                                                     | 75  | 300   | ns                      |
| $T_{\text{LRFM}}$                    | 立ち上がり / 立ち下がり時間マッチング ( $T_{\text{LR}}/T_{\text{FM}}$ )、アイドル状態からの最初の遷移は除外されます。 | USB 2.0 仕様の図 7-8 および 7-10、 $C_L$ の範囲は 50 $\text{pF}$ ~600 $\text{pF}$ 。                                                                                     | 80  | 125   | %                       |
| <b>リピータのタイミング - 接続、切断、リセット、L1、L2</b> |                                                                               |                                                                                                                                                             |     |       |                         |
| $T_{\text{FILTCOMP}}$                | FS または LS 接続検出でのデバウンス フィルタ                                                    |                                                                                                                                                             | 45  | 70    | 80                      |
| $T_{\text{DDIS}}$                    | LS/FS L0 モードでの DS 側ポートの切断を検出するまでの時間。                                          |                                                                                                                                                             | 2   | 7     | $\mu\text{s}$           |
| $T_{\text{DETRST}}$                  | LS/FS L0 モードでの US ポートのリセット検出に要する時間                                            |                                                                                                                                                             | 0   | 7     | $\mu\text{s}$           |
| $T_{\text{2SUSP}}$                   | バスが継続的にアイドル状態のとき、US 側がサスペンジ (L2) を検出し、2.5mA 未満の電流を流すために要する時間                  |                                                                                                                                                             | 3   | 10    | ms                      |
| $t_{\text{DRESUMEL1}}$               | US で再開を検出し、DS ポートでスリープ / L1 状態からの再開を反映 / 駆動するまでの最大時間。                         |                                                                                                                                                             |     | 1     | $\mu\text{s}$           |
| $t_{\text{DRESUMEL2}}$               | US で再開を検出し、DS ポートでサスペンジ / L2 状態からの再開を反映 / 駆動するまでの最大時間。                        |                                                                                                                                                             |     | 130   | $\mu\text{s}$           |
| $t_{\text{DWAKEL1}}$                 | sleep/L1 状態で、リモート ウェイクを検出して伝搬するまでの最大時間。                                       |                                                                                                                                                             |     | 5     | $\mu\text{s}$           |
| $t_{\text{DWAKEL2}}$                 | サスペンジ / L2 状態で、検出が保証されるリモート ウェイクの最大パルス幅。                                      |                                                                                                                                                             |     | 900   | $\mu\text{s}$           |
| $t_{\text{DRSMPROP}}$                | サスペンジ / L2 状態で、リモート ウェイクを検出した後、アップストリームおよびダウンストリームで再開が駆動されるまでの最小期間。           |                                                                                                                                                             |     | 1     | ms                      |
| $CMTI$                               | 同相過渡耐性                                                                        | PK-PK 同相ノイズ、 $V_{\text{CMPPK}} = 1200\text{V}$ 、(xD+、xD-) を ( $V_{3\text{P}3\text{Vx}}, 0$ )、(0, $V_{3\text{P}3\text{Vx}}$ )、または (0, 0) に設定。図 6-3 を参照してください | 50  | 100   | $\text{kV}/\mu\text{s}$ |

推奨動作条件範囲内(特に記述のない限り)。すべての標準値は、 $T_A = 25^\circ\text{C}$ 、 $V_{\text{BUSx}} = 5\text{V}$ 、 $V_{3\text{P}3\text{V}\text{x}} = 3.3\text{V}$ 、 $V_{1\text{P}8\text{V}\text{x}} = 1.8\text{V}$ です。

| パラメータ                         | テスト条件                                                                  | 最小値                               | 標準値  | 最大値 | 単位 |
|-------------------------------|------------------------------------------------------------------------|-----------------------------------|------|-----|----|
| <b>リピータのタイミング - LS、FS</b>     |                                                                        |                                   |      |     |    |
| $T_{\text{LSDD}}$             | Low-Speed 差動データ伝搬遅延                                                    | USB 2.0 仕様セクション 7.1.14。図 7-52(C)。 |      | 358 | ns |
| $T_{\text{LSOP}}$             | SOP 後の LS データのビット幅の歪み                                                  | USB 2.0 仕様セクション 7.1.14。図 7-52(C)。 | -40  | 25  | ns |
| $T_{\text{LSJP}}$             | LS リピータの追加ジッタ - ペア遷移                                                   | USB 2.0 仕様セクション 7.1.14。図 7-52(C)。 | -5   | 5   | ns |
| $T_{\text{LSJN}}$             | LS リピータの追加ジッタ - 次の遷移                                                   | USB 2.0 仕様セクション 7.1.14。図 7-52(C)。 | -7.0 | 7.0 | ns |
| $T_{\text{LST}}$              | LS 差動遷移中の SEO 間隔の最小幅 - リピータによってフィルタ処理されます                              | USB 2.0 仕様セクション 7.1.4。            |      | 210 | ns |
| $T_{\text{LEOPD}}$            | $T_{\text{LSDD}}$ に対するリピータ EOP 遅延                                      | USB 2.0 仕様セクション 7.1.14。図 7-53(C)。 | 0    | 200 | ns |
| $T_{\text{LESK}}$             | LS EOP 中にリピータが引き起こす SEO スキュー                                           | USB 2.0 仕様セクション 7.1.14。図 7-53(C)。 | -100 | 100 | ns |
| $T_{\text{FSDD}}$             | Full-Speed 差動データ伝搬遅延                                                   | USB 2.0 仕様セクション 7.1.14。図 7-52(C)。 |      | 70  | ns |
| $T_{\text{FSOP}}$             | SOP 後の FS データのビット幅の歪み                                                  | USB 2.0 仕様セクション 7.1.14。図 7-52(C)。 | -10  | 10  | ns |
| $T_{\text{FSJP}}$             | FS リピータの追加ジッタ - ペア遷移                                                   | USB 2.0 仕様セクション 7.1.14。図 7-52(C)。 | -2   | 2   | ns |
| $T_{\text{FSJN}}$             | FS リピータの追加ジッタ - 次の遷移                                                   | USB 2.0 仕様セクション 7.1.14。図 7-52(C)。 | -6.0 | 6.0 | ns |
| $T_{\text{FST}}$              | FS 差動遷移中の SEO 間隔の最小幅 - リピータによってフィルタ処理されます                              | USB 2.0 仕様セクション 7.1.4。            |      | 14  | ns |
| $T_{\text{FEOPD}}$            | $T_{\text{FSDD}}$ に対するリピータ EOP 遅延                                      | USB 2.0 仕様セクション 7.1.14。図 7-53(C)。 | 0    | 17  | ns |
| $T_{\text{FESK}}$             | FS EOP 中にリピータが引き起こす SEO スキュー                                           | USB 2.0 仕様セクション 7.1.14。図 7-53(C)。 | -15  | 15  | ns |
| <b>リピータのタイミング - HS</b>        |                                                                        |                                   |      |     |    |
| $T_{\text{HSSOPT}}$           | High-Speed パケット切り捨ての開始                                                 | USB 2.0 仕様、セクション 7.1.10。          | 6    | 8   | UI |
| $T_{\text{HSEOPD}}$           | High-Speed パケットドリブルの終了                                                 | USB 2.0 仕様、セクション 7.1.13。          | 7    | 8   | UI |
| $T_{\text{HSPD}}$             | High-Speed 伝搬遅延                                                        | USB 2.0 仕様、セクション 7.1.14。          | 2    | 3   | 4  |
| $T_{\text{HSTJ}}$             | High-Speed リピータ(すべての完全な SOP ビットを含む)の合計追加ジッタ(出力ジッタ - 入力ジッタ)、EQxx = 00   |                                   |      | 120 | ps |
| $T_{\text{HSRJ}}$             | High-Speed リピータ(すべての完全な SOP ビットを含む)の追加ランダムジッタ(出力ジッタ - 入力ジッタ)、EQxx = 00 |                                   |      | 35  | ps |
| $T_{\text{HSDJ}}$             | High-Speed リピータ(すべての完全な SOP ビットを含む)の追加確定的ジッタ(出力ジッタ - 入力ジッタ)、EQxx = 00。 |                                   |      | 82  | ps |
| $T_{\text{HSDIS}}$            | HS 切断検出器の出力をサンプリングするときに、継続的な遷移が発生しないタイム ウィンドウ                          |                                   |      | 36  | 82 |
| $T_{\text{FILT}}$             | リセットハンドシェイク中に、ハブまたはデバイスによってチャーブ J またはチャーブ K を継続的に検出(フィルタ処理)する必要がある時間   | USB 2.0 仕様、セクション 7.1.7.5。         | 2.5  |     | μs |
| <b>CDP のタイミング</b>             |                                                                        |                                   |      |     |    |
| $T_{\text{VDMSRCEN}}$         | D+ で VDPSRC 接続を検出した後、D- で VDMSRC を有効にするのに要する時間                         |                                   |      | 0.1 | ms |
| $T_{\text{VDMSRCDIS}}$        | D+ で VDPSRC 切断を検出した後、D- で VDMSRC を無効にするのに要する時間                         |                                   |      | 0.1 | ms |
| $T_{\text{CON_IDPSINK\_DIS}}$ | 接続を検出した後、D+ で IDP_SINK を無効にするのに要する時間                                   |                                   |      | 0.1 | ms |

## 5.11 絶縁特性曲線



図 5-1. DP-28 パッケージの VDE に従う制限電流の熱特性低下曲線



図 5-2. DP-28 パッケージの VDE に従う制限電力の熱特性低下曲線

## 5.12 代表的特性



図 5-3. ISOUSB211 による標準 High-Speed (480Mbps) アイダイアグラム



図 5-4. ISOUSB211 による標準 Full-Speed (12Mbps) アイダイアグラム



図 5-5. ISOUSB211 による標準 Low-Speed (1.5Mbps) アイダイアグラム

## 6 パラメータ測定情報

### 6.1 テスト回路



図 6-1. HS のアップストリームおよびダウンストリームのパケット・パラメータとアイ・ダイアグラム測定



図 6-2. LS、FS のアップストリームおよびダウンストリームのパケット・パラメータとアイ・ダイアグラム測定



図 6-3. 同相過渡電圧耐性試験回路

## 7 詳細説明

### 7.1 概要

ISOUSB211 は、Low-Speed (1.5Mbps)、Full-Speed (12Mbps) および High-Speed (480Mbps) の信号速度をサポートする、ガルバニック絶縁された USB2.0 準拠のリピータです。このデバイスは、速度および接続の自動検出、プルアップ / プルダウンの反映、リンク パワー マネージメント機能をサポートしているため、ドロップインにより USB ハブ、ホスト、ペリフェラル、ケーブルを絶縁できます。ほとんどのマイコンは USB PHY を内蔵しているため、D+ と D- のバスラインのみを外部ピンとして提供します。ISOUSB211 は、マイコンからの介入を必要とせずに、これらのピンを USB バスから絶縁できます。また、デバイスは自動的なロール反転もサポートします。切断後にアップストリーム側ポートで新しい接続が検出されると、アップストリームおよびダウンストリームのポート定義が反転します。ISOUSB211 は、プログラム可能なイコライゼーション機能を内蔵しており、基板の配線に起因する信号損失をキャンセルできるため、USB2.0 High-Speed TX および RX アイダイアグラム テンプレートへの適合に役立ちます。High-Speed (HS) テスト モードのエントリも、USB2.0 規格の要求に応じて自動的に検出され、HS 準拠テストが可能になります。

ISOUSB211 は、絶縁耐圧がそれぞれ  $5700\text{VRMS}$  で、サージ試験電圧がそれぞれ  $12.8\text{kV}_{\text{PK}}$  の強化絶縁オプションで使用できます。このデバイスは、4.25V~5.5V の電源 (USB VBUS 電源)、またはローカルの 3.3V および 1.8V 電源 (利用可能な場合) により、サイド 1 とサイド 2 の両方で完全に動作させることができます。この電源電圧の柔軟性により、システムで使用可能な電源レールに基づいて熱性能を最適化できます。

### 7.2 機能ブロック図

ISOUSB211 の簡略化されたブロック図を 図 7-1 に示します。このデバイスは、以下で構成されています。

1. USB 規格に準拠した送受信回路とプルアップ / プルダウン抵抗。
2. 双方向通信やさまざまな状態遷移を処理するデジタル ロジック。
3. 内部 LDO により、 $V_{\text{BUSx}}$  および  $V_{\text{CCx}}$  電源からそれぞれ  $V_{\text{3P3Vx}}$  および  $V_{\text{1P8Vx}}$  電源を生成します。
4. ガルバニック絶縁。



図 7-1. ISOUSB211 簡略化機能ブロック図

## 7.3 機能説明

### 7.3.1 電源オプション

ISOUSB211 には、V<sub>BUSx</sub> ピンに 4.25V～5.5V の電源を接続することで電力を供給できます。この場合、内部 LDO が V<sub>3P3Vx</sub> 電圧を生成します。このオプションは、5V VBUS 電源が利用可能な USB コネクタに面する側で使用するのに適しています。または、V<sub>BUSx</sub> ピンと V<sub>3P3Vx</sub> ピンを共に短絡し、外部 3.3V 電源を両方に接続することもできます。この 2 番目のオプションは、5V 電源を常に使用できるとは限らないマイコンに面する側で使用するのに適しています。

ISOUSB211 は、動作のために 1.8V 電源も必要とします。V<sub>CCx</sub> ピンに 2.4V～5.5V の電源を接続できます。この場合、内部 LDO が V<sub>1P8Vx</sub> 電源を生成します。最も単純な実装では、コネクタに面する側で V<sub>CCx</sub> を USB VBUS に接続し、マイクロコントローラに面する側で 3.3V ローカル電源に接続できます。この実装では、ISOUSB の内部 LDO に消費電力が発生し、ISOUSB211 でサポートされる最大周囲温度が制限されます。

ISOUSB211 内部の消費電力を低減するため、外部の 1.8V 電源を、共に短絡させた V<sub>CCx</sub> ピンと V<sub>1P8Vx</sub> ピンに接続できます。この場合、ISOUSB211 の内部 1.8V LDO はバイパスされます。この実装では、一部の消費電力が外部の 1.8V 電源に転送され、ISOUSB211 では全体的に高い周囲温度での動作ができます。外部の 1.8V 電源が LDO の場合、ISOUSB211 内部の消費電力を低減する効果はありますが、システム電流や消費電力の全体的な低減はできません。または、外部の 1.8V 電源が DC-DC (降圧) コンバータである場合、システム電力と ISOUSB211 電力の消費の両方を低減できます。

3 つ目のオプションは、V<sub>CCx</sub> ピンと VBUS および 3.3V ローカル電源の間に外付け抵抗を入れることです。V<sub>CCx</sub> ピンが 2.4V まで動作するため、これらの抵抗に対応できます。抵抗は電圧を降下させ、電力を消費し、外部の 1.8V LDO と同様の目的を果たします。つまり、ISOUSB211 内部の消費電力を低減し、より高い周囲温度での動作を可能にします。

システムで必要とされる最大周囲温度に応じて ISOUSB211 の内部消費電力を最適化する方法、および外部抵抗、LDO、降圧コンバータに関する推奨事項については、[熱に関する注意事項セクション](#)を参照してください。

### 7.3.2 パワーアップ

ISOUSB211 の両側にあるすべての電源がそれぞれの UVLO スレッショルドを上回るまで、デバイスはアップストリーム側とダウンストリーム側の両方でバス ライン上のアクティビティを無視します。電源が UVLO スレッショルドを上回ると、デバイスはバス ライン上のアクティビティに応答する準備が整います。サイド 1 の電源がオンになると、サイド 2 に V1OK = High と表示されます。同様に、V2OK = High は、サイド 2 が完全に電源オンになっていることを示します。

### 7.3.3 対称動作、デュアルロール ポート、およびロール反転

ISOUSB211 は対称動作をサポートしています。通常、UD+ と UD- はアップストリーム側ポートであり、ホストまたはハブに接続します。DD+ と DD- はダウンストリーム側ポートであり、ペリフェラルに接続します。ただし、UD+ と UD- をペリフェラルに接続し、DD+ と DD- をホストまたはハブに接続することもできます。最初に接続が確認された側 (D+ または D- を 3.3V にプルアップ) がダウンストリーム側になります。この機能により、デュアルロール ポート (例: Type-C デュアルロールポート) とロール反転 (例: OTG ホスト ネゴシエーション プロトコル - HNP) の実装が可能になります。詳細については、[『絶縁型 USB 2.0 High-Speed Type-C®DRP の実装方法』](#) アプリケーション ノートを参照してください。このドキュメントの残りの部分では、DD+/DD- はダウンストリーム側ポート、UD+/UD- はアップストリーム側ポートとして扱われますが、この割り当てを入れ替えた場合、ここで説明したさまざまな動作と機能は同様に適用できます。

### 7.3.4 接続および速度検出

ISOUSB211 のダウンストリーム側にペリフェラル デバイスが接続されていない場合、DD+ ピンと DD- ピンには  $15\text{k}\Omega$  の内部プルダウン抵抗があり、バス ラインがゼロにプルダウンされ、SE0 状態が生成されます。 $T_{FILTCCONN}$  より長い時間、DD+ または DD- ラインが  $V_{IH}$  スレッショルドを超えてプルアップされた場合、ISOUSB211 デバイスはこれを接続として扱います。ISOUSB211 デバイスは、アップストリーム側の内部プルアップを、ダウンストリーム側で検出されたプルアップと一致するように構成します。接続が検出されると、ISOUSB211 デバイスは、アップストリーム側のホスト / ハブによってリセットがアサートされるまで待機します。リセットの開始時に DD+ と DD- のどちらをプルアップするかで、ISOUSB211 リピータの速度が決まります。設定後、リピータの速度は、電源オフまたは切断イベントの後でのみ変更できます。

ISOUSB211 デバイスに High-Speed (HS) 対応デバイスを接続すると、USB2.0 規格で規定されているように、チャーブ信号を使用して High-Speed ハンドシェイクを実行します。これに、ホストからのチャーブ信号が続きます。ISOUSB211 デバイスは、これらのチャーブ信号をバリアを越えて反映します。これには、ダウンストリーム側からアップストリーム側への、または相互的な HS アイドル (SE0) 状態が含まれます。HS ハンドシェイクが正常に完了すると、ISOUSB211 の速度は High-Speed に設定されます。High-Speed に設定すると、電源オフの後、HS 切断イベントの後、またはペリフェラルかホスト / ハブがリセット後に HS ハンドシェイクを実行しない場合にのみ、リピータの速度を変更できます。

### 7.3.5 切断検出

Full-Speed (FS) および Low-Speed (LS) モードでは、ホスト / ハブがアップストリーム側の信号を駆動していないとき、および、 $T_{DDIS}$  を上回る時間、ダウンストリーム・バスが SE0 状態 (DD+ と DD- の両方が  $V_{IL}$  スレッショルドを下回っている) のとき、ペリフェラルの切断が示されます。FS および LS モードで切断が検出されると、ISOUSB211 デバイスはアップストリーム側からプルアップ抵抗を除去し、アップストリームの UD+ および UD- ラインをゼロに放電できるようにします。その後、ISOUSB211 は次の接続イベントが発生するまで待機します。

High-Speed (HS) モードでは、ISOUSB211 が、 $T_{HSDIS}$  の間、移行がない継続的な期間を検出した場合、デバイスは HS 切断検出器を使用して DD+ および DD- ラインをサンプリングします。 $T_{HSDIS}$  の間、入力差動電圧が  $V_{HSDSC}$  を超えると、リピータはダウンストリームとアップストリームの両方の端子から HS 終端を除去し、切断状態に移行します。その後、ISOUSB211 は次の接続イベントが発生するまで待機します。

### 7.3.6 リセット

ISOUSB211 デバイスは、アップストリーム側でリセット アサート (SE0 状態の延長) を検出し、同じ信号をダウンストリーム側に送信します。HS 状態では、拡張 HS アイドル状態は、リセットの開始時、または L2 パワー マネージメント状態への

移行時である可能性があります。ISOUSB211 はこれら 2 つを区別できます。したがって、ダウンストリーム側で HS アイドル (リセットと同じ) を引き続き駆動するか、L2 サスPEND状態に遷移することができます。

### 7.3.7 LS/FS メッセージ トラフィック

ISOUSB211 デバイスは、アップストリーム側とダウンストリーム側の両方でバスの状態を監視します。通信の方向は、どちら側が LS/FS アイドル状態から最初に遷移するか (J から K への遷移) によって設定されます。その後、バリアを経由してデータがデジタル転送され、もう一方の側で再構築されます。データ送信は、EOP (End-Of-Packet) または長いアイドルが検出されるまで継続されます。この時点で、ISOUSB211 デバイスは LS/FS トランスマッタをトライステートにし、LS/FS アイドル状態からの次の遷移を待ちます。

### 7.3.8 HS メッセージ・トラフィック

ISOUSB211 デバイスは、アップストリーム側とダウンストリーム側の両方でバスの状態を監視します。通信の方向は、どちら側が HS アイドル状態から最初に遷移するかによって設定されます。HS アイドル状態から有効な HS データへの遷移は、HS スケルチ検出器によって検出されます。その後、バリアを経由してデータがデジタル転送され、もう一方の側で再構築されます。バスが HS アイドル状態に戻るまで、データ送信は継続されます。HS スケルチ検出器もこの状態を示します。この時点で、ISOUSB211 デバイスは HS トランスマッタをトライステートにし、HS アイドル状態からの次の遷移を待ちます。

### 7.3.9 イコライゼーションとプリエンファシス

ISOUSB211 は、プログラム可能な受信イコライゼーション機能と送信プリエンファシス機能を内蔵しており、基板の配線に起因する信号損失をキャンセルできるため、USB2.0 High-Speed TX および RX アイダイアグラム テンプレートへの適合に役立ちます。これらの設定は、サイド 1 の EQ11 と EQ10、サイド 2 の EQ21 と EQ20 によって制御されます。EQxx ピンはグランドに接続することも、3.3V 電源に接続することも、フローティングのままにすることもでき、9 つの異なるイコライゼーション レベルを生成できます。EQ11 と EQ10 は、D+/D- 基板トレースの長さと、サイド 1 で推定される対応するチャネル損失に基づいて選択でき、EQ21 と EQ20 は、サイド 2 で同様に選択できます。FR4 の標準的な  $45\Omega$  のトレースは、480Mbps の信号伝送で約 0.15dB/インチです。コネクタの送信アイダイアグラムを見ることで、EQ 設定をさらに調整できます。トレース長が非常に短い場合は、イコライゼーションは不要な場合があり、EQxx ピンをグランドに接続できます。

ISOUSB211 は、電源投入時にのみ EQxx ピンをサンプリングするため、電源投入後に EQxx 設定を即座に変更することは推奨しません。

### 7.3.10 L2 電源管理状態 (サスPEND) および再開

ISOUSB211 デバイスは、USB 2.0 リンク パワー マネージメント エンジニアリング 変更通知 (ECN) で、L2 状態とも呼ばれる低消費電力サスPEND状態をサポートしています。バスが 3ms を超える間 LS/FS/HS アイドル状態のままである場合、サスPEND モードが検出されます。LS および FS アイドル状態からサスPENDが検出されると、ISOUSB211 は LS または FS のアイドル状態を継続し、同時に内部消費電力を低減します。HS アイドル状態からサスPENDが検出されると、ISOUSB211 は DS ポートの FS アイドル状態 (FS J) への遷移を検出し、これをアップストリームに反映するとともに、すべての高速回路をディスエーブルして消費電力を低減します。L2 低消費電力モードへの移行は、10ms 以内に完了します。

L2 からの終了は、ISOUSB211 のアップストリーム側にあるホストからの再開信号、または ISOUSB211 のダウンストリーム側にあるペリフェラルからのリモート ウェークアップ信号に続く、アップストリーム側にあるホスト / ハブからの再開信号、のいずれかによって発生します。再開またはウェークアップの開始は、それぞれホストまたはデバイスによって「K」状態で通知されます。再開の終了は、SE0 を 2 低速ビット時間駆動し、その後「J」状態になることでホストから通知されます。低消費電力状態に移行する前にポートが高速で動作していた場合、ホストは高速アイドル状態に遷移して、再開終了を通知します。ISOUSB211 は、アップストリームとダウンストリームの両方で、レジューム信号とウェークアップ信号を適切に複製できます。レジューム / ウェークアップ信号の後、デバイスは、L2 状態に入る前の状態に応じて、LS、FS または HS アイドル状態に戻ります。

### 7.3.11 L1 電源管理状態(スリープ) および復帰

ISOUSB211 デバイスは、USB 2.0 リンク パワー マネージメント ECN で定義されている追加の L1 またはスリープ低消費電力状態をサポートしています。LS および FS アイドル状態から L1 エントリが検出されると、ISOUSB211 は LS または FS アイドル状態を継続し、同時に内部消費電力を低減します。HS アイドル状態から L1 エントリが検出されると、ISOUSB211 はすべての高速回路をディスエーブルして消費電力を低減します。L1 低消費電力モードへの移行は 50 $\mu$ s 以内に完了します。

L1 からの終了は、ISOUSB211 のアップストリーム側にあるホストからの再開信号、または ISOUSB211 のダウンストリーム側にあるペリフェラルからのリモート ウェークアップ信号に続く、アップストリーム側にあるホスト / ハブからの再開信号、のいずれかによって発生します。再開またはウェークアップの開始は、それぞれホストまたはデバイスによって「K」状態で通知されます。再開の終了は、SE0 を 2 低速ビット時間駆動し、その後「J」状態になることでホストから通知されます。低消費電力状態に移行する前にポートが高速で動作していた場合、ホストは高速アイドル状態に遷移して、再開終了を通知します。ISOUSB211 は、アップストリームとダウンストリームの両方で K 信号を適切に複製できます。レジューム / ウェークアップ信号の後、デバイスは、L1 状態に入る前の状態に応じて、LS、FS または HS アイドル状態に戻ります。

### 7.3.12 HS テスト・モードのサポート

USB2.0 規格にはテスト・モードのサポートが必要です。テスト・モードでは、ホスト / ハブまたはペリフェラルが、受信したコマンドに基づいて High-Speed テスト・モードに移行することが予想されます。ISOUSB211 は、テスト・モードの開始を自動的に検出し、HS 準拠テストを有効にできます。

### 7.3.13 CDP アドバタイズ

ISOUSB211 デバイスは、バッテリ チャージャの標準 BC 1.2 に従って、ダウンストリーム側とアップストリーム側の両方で CDP アドバタイズをサポートしています。ポートが VBUS 上で 1.5A の電流を供給できることを接続されているペリフェラルに示すので、CDP アドバタイズは、ホストまたはハブを絶縁するときに役立ちます。CDP アドバタイズは、ダウンストリーム側の CDPENZx ピンをグランド (アクティブ low) に接続することでイネーブルにできます。

## 7.4 デバイスの機能モード

機能表 に、ISOUSB211 デバイスの機能モードを示します。

表 7-1. 機能表

| SIDE 1<br>SUPPLY<br>V <sub>BUS1</sub> 、V <sub>3P3V1</sub><br>V <sub>CC1</sub> 、V <sub>1P8V1</sub> <sup>(1)</sup> | BUS1<br>(UD+、UD-) | SIDE 2<br>SUPPLY<br>V <sub>BUS2</sub> 、V <sub>3P3V2</sub><br>V <sub>CC2</sub> 、V <sub>1P8V2</sub> | BUS2<br>(DD+、DD-) | 備考                                                             |
|------------------------------------------------------------------------------------------------------------------|-------------------|---------------------------------------------------------------------------------------------------|-------------------|----------------------------------------------------------------|
| 電源供給                                                                                                             | アクティブ             | 電源供給                                                                                              | アクティブ             | 両側に電力が供給されると、バスの状態がアップストリームからダウンストリームに正しく反映され、そして相互に正しく反映されます。 |
| 電源供給                                                                                                             | 15k $\Omega$ の PD | 電源供給                                                                                              | 15k $\Omega$ の PD | アップストリームとダウンストリームの両方で切断状態が示されます                                |
| 電源供給                                                                                                             | 15k $\Omega$ の PD | 電源なし                                                                                              | Z                 |                                                                |
| 電源なし                                                                                                             | Z                 | 電源供給                                                                                              | 15k $\Omega$ の PD | 電源が供給されていない場合、そのサイドのバス ラインは高インピーダンス状態になります。                    |
| 電源なし                                                                                                             | Z                 | 電源なし                                                                                              | 不定                |                                                                |

(1) 電源供給 = ((V<sub>BUSx</sub>  $\geq$  UV<sub>+(V<sub>BUSx</sub>)</sub>) || (V<sub>BUSx</sub> = V<sub>3P3Vx</sub>  $\geq$  UV<sub>+(V<sub>3P3Vx</sub>)</sub>)) および ((V<sub>CCx</sub>  $\geq$  UV<sub>+(V<sub>CCx</sub>)</sub>) || (V<sub>CCx</sub> = V<sub>1P8Vx</sub>  $\geq$  UV<sub>+(V<sub>1P8Vx</sub>)</sub>))、電源なし = ((V<sub>BUSx</sub> < UV<sub>-(V<sub>BUSx</sub>)</sub>) および (V<sub>3P3Vx</sub> < UV<sub>-(V<sub>3P3Vx</sub>)</sub>)) || ((V<sub>CCx</sub> < UV<sub>-(V<sub>CCx</sub>)</sub>) & (V<sub>1P8Vx</sub> < UV<sub>-(V<sub>1P8Vx</sub>)</sub>))、X = 無関係、H = High レベル、L = Low レベル、Z = 高インピーダンス

## 8 アプリケーションと実装

### 注

以下のアプリケーション情報は、テキサス・インスツルメンツの製品仕様に含まれるものではなく、テキサス・インスツルメンツはその正確性も完全性も保証いたしません。個々の目的に対する製品の適合性については、お客様の責任で判断していただくことになります。お客様は自身の設計実装を検証しテストすることで、システムの機能を確認する必要があります。

### 8.1 代表的なアプリケーション

#### 8.1.1 絶縁型ホストまたはハブ

図 8-1 に、ISOUSB211 を使用してホストまたはハブを絶縁するためのアプリケーションを示します。この例では、マイコン側で  $V_{3P3V1}$  と  $V_{BUS1}$  を一緒に外部の 3.3V 電源に接続しています。 $V_{1P8V1}$  電源は、 $V_{CC1}$  に 3.3V 電源を供給することで、内蔵の 1.8V LDO を使用して生成されます。コネクタ側では、USB コネクタからの  $VBUS$  が  $V_{BUS2}$  に接続され、内部の 3.3V LDO を使用して  $V_{3P3V2}$  電源が生成されます。 $V_{CC2}$  と  $V_{1P8V2}$  は、ともに  $VBUS$  から得られた外部 1.8V 電源に接続されています。ISOUSB211 内部の消費電力を最適化するオプションについては、必要に応じて [熱に関する注意事項](#) を参照してください。

デカップリング コンデンサは、「[電源に関する推奨事項](#)」のセクションに記載されている推奨事項に従って、ISOUSB211 の隣に配置します。絶縁型 DC/DC コンバータ (SN6505 など) は、3.3V のローカル電源を使用して  $VBUS$  に電力を供給します。ホストまたはハブの場合、USB 規格では、ダウンストリームのペリフェラルを接続したときに突入電流を供給できるように、 $VBUS$  に  $120\mu F$  のコンデンサを配置する必要があることに注意してください。さらに、過渡電流に対応するため、 $VBUS$  ピンの近くに  $100nF$  のコンデンサを配置することをお勧めします。

静電容量が小さく動的抵抗が小さい ESD ダイオード (PESD5V0C1USF など) は、D+ および D- ラインに配置できます。図に示すように、DC 抵抗が  $100m\Omega$  未満のフェライトビーズを、コネクタの  $VBUS$  ピンと ISOUSB211 の  $V_{BUS}$  ピンの間にオプションで配置することで、ESD などの過渡現象を抑制できます。

使用する絶縁型電源が  $VBUS$  上で 1.5A を超える電流を供給できる場合、バッテリ チャージャ仕様 BC 1.2 に従って、ポートを CDP ポートとして構成できます。この構成を行うには、ISOUSB211 の CDPENZ2 ピンを図のようにグランドに接続する必要があります。この状況で、ISOUSB211 は接続されたペリフェラルからの BC 1.2 信号に応答し、 $VBUS$  上でポートが 1.5A の電流を供給できることをペリフェラルに示します。



図 8-1. ISOUSB211 を使用した絶縁型ホストまたはハブ

### 8.1.2 絶縁型ペリフェラル - 自己給電

図 8-2 に、ISOUSB211 を使用して自己給電ペリフェラルを絶縁するためのアプリケーションを示します。この例では、マイコン側で V<sub>3P3V2</sub> と V<sub>BUS2</sub> を一緒に外部の 3.3V 電源に接続しています。V<sub>1P8V2</sub> 電源は、V<sub>CC1</sub> に 3.3V 電源を供給することで、内蔵の 1.8V LDO を使用して生成されます。コネクタ側では、USB コネクタからの VBUS が V<sub>BUS1</sub> に接続され、内部の 3.3V LDO を使用して V<sub>3P3V1</sub> 電源が生成されます。V<sub>CC1</sub> と V<sub>1P8V1</sub> は、ともに VBUS から得られた外部 1.8V 電源に接続されています。ISOUSB211 内部の消費電力を最適化するオプションについては、必要に応じて [熱に関する注意事項](#) を参照してください。

デカップリングコンデンサは、「[電源に関する推奨事項](#)」のセクションに記載されている推奨事項に従って、ISOUSB211 の隣に配置します。USB 規格では、ペリフェラルの場合、VBUS の合計コンデンサ容量は 10μF 未満である必要があることに注意してください。ただし、VBUS では少なくとも合計 5μF 以上の容量を推奨します。過渡電流に対応するため、VBUS ピンの近くに 100nF のコンデンサを配置することをお勧めします。

静電容量が小さく動的抵抗が小さい ESD ダイオード (PESD5V0C1USF など) は、D+ および D- ラインに配置できます。図に示すように、DC 抵抗が 100mΩ 未満のフェライトビーズを、コネクタの VBUS ピンと ISOUSB211 の V<sub>BUS</sub> ピンの間にオプションで配置することで、ESD などの過渡現象を抑制できます。



図 8-2. ISOUSB211 を使用した絶縁型自己給電ペリフェラル

### 8.1.3 絶縁型ペリフェラル - バス給電

図 8-3 に、ISOUSB211 を使用して自己給電ペリフェラルを絶縁するためのアプリケーションを示します。この例では、絶縁型 DC/DC コンバータ (例: SN6505) を使用して、USB VBUS から電力を取得しながら 3.3V のローカル電源を作成します。マイコン側では、 $V_{3P3V2}$  と  $V_{BUS2}$  を一緒に外部の 3.3V 電源に接続しています。 $V_{1P8V2}$  電源は、3.3V ローカル電源を  $V_{CC1}$  に接続することで、内部の 1.8V LDO を使用して生成されます。コネクタ側では、USB コネクタからの VBUS が  $V_{BUS1}$  に接続され、内部の 3.3V LDO を使用して  $V_{3P3V1}$  電源が生成されます。 $V_{CC1}$  と  $V_{1P8V1}$  は互いに接続され、VBUS から得られた外部 1.8V 電源に接続されています。ISOUSB211 内部の消費電力を最適化するオプションについては、必要に応じて [熱に関する注意事項](#) を参照してください。

デカップリングコンデンサは、「[電源に関する推奨事項](#)」のセクションに記載されている推奨事項に従って、ISOUSB211 の隣に配置します。USB 規格では、ペリフェラルの場合、絶縁型 DC/DC コンバータを経由して 2 次側から反射されるすべてのデカップリングコンデンサも含め、VBUS の合計コンデンサ容量が 10μF 未満である必要があることに注意してください。ただし、VBUS では少なくとも合計 5μF 以上の容量を推奨します。過渡電流に対応するため、VBUS コネクタの近くに 100nF のコンデンサを配置することをお勧めします。

静電容量が小さく動的抵抗が小さい ESD ダイオード (PESD5V0C1USF など) は、D+ および D- ラインに配置できます。図に示すように、DC 抵抗が 100mΩ 未満のフェライトビーズを、コネクタの VBUS ピンと ISOUSB211 の V<sub>BUS</sub> ピンの間にオプションで配置することで、ESD などの過渡現象を抑制できます。



図 8-3. ISOUSB211 を使用する絶縁型バス電源ペリフェラル

#### 8.1.4 アプリケーション曲線

##### 8.1.4.1 絶縁寿命

絶縁寿命予測データは、業界標準の TDDB (Time Dependent Dielectric Breakdown、経時絶縁破壊) テスト手法を使用して収集されます。このテストでは、バリアのそれぞれの側にあるすべてのピンを互いに接続して 2 つの端子を持つデバイスを構成し、その両側に高電圧を印加します。TDDB テスト構成については、図 8-4 を参照してください。この絶縁破壊データは、動作温度範囲で、さまざまな電圧について 60Hz でスイッチングして収集されます。強化絶縁について、VDE 規格では、100 万分の 1 (ppm) 未満の故障率での TDDB (経時絶縁破壊) 予測曲線の使用が求められています。期待される最小絶縁寿命は、規定の動作絶縁電圧において 20 年ですが、VDE の強化絶縁認証には、動作電圧について 20%、寿命について 50% の安全マージンがさらに必要となります。すなわち、規定値よりも 20% 高い動作電圧で、30 年の最小絶縁寿命が必要であることになります。

図 8-5 に、寿命全体にわたって高電圧ストレスに耐えることができる、絶縁バリアの固有能力を示します。この TDDB データによれば、絶縁バリアの固有能力は 1500 V<sub>RMS</sub>、寿命は 169 年です。パッケージサイズ、汚染度、材料グループなど他の要因により、部品の動作電圧がさらに制限される場合があります。DP-28 パッケージ動作電圧は最大 1500V<sub>RMS</sub> に規定されています。動作電圧が低い場合、対応する絶縁寿命は 169 年よりはるかに長くなります。



図 8-4. 絶縁寿命測定用のテスト構成



図 8-5. 絶縁寿命予測データ

### 8.1.5 USB 2.0 HS アイダイアグラム仕様に適合

USB 2.0 規格では、コネクタで満たす必要のある TX と RX のアイダイアグラム テンプレートを規定しています。コネクタで実現される水平方向のアイオープニングは、マイクロコントローラの性能、ISOUSB211 の追加ジッタ、および D+/D- 基板トレースの挿入損失に起因するシンボル間干渉の組み合わせです。最高の性能を得るために、MCU から ISOUSB211 まで、および ISOUSB211 からコネクタまでの D+/D- 基板パターンの長さを最小限に抑えることが推奨されます。D+/D- ライン上のビアとスタブは避ける必要があります。

ISOUSB211 は、プログラム可能な受信イコライゼーション機能と送信プリエンファシス機能を内蔵しており、基板の配線に起因する信号損失をキャンセルできるため、USB2.0 High-Speed TX および RX アイダイアグラムへの適合に役立ちます。EQ11 と EQ10 は、D+/D- 基板トレースの長さと、サイド 1 で推定される対応するチャネル損失に基づいて選択でき、サイド 2 では同様に EQ21 と EQ20 を選択できます。EQxx ピンはグランドに接続することも、3.3V 電源に接続することも、フローティングのままにすることもでき、9 つの異なるイコライゼーション レベルを生成できます。

FR4 の標準的な  $45\Omega$  のトレースでは、 $480\text{Mbps}$  の信号伝送で約  $0.15\text{dB}/\text{インチ}$  の挿入損失が生じます。この値を使用して、必要なイコライゼーション / プリエンファシスの量と、対応する EQ 設定の推定値を求めることができます。コネクタの送信アイダイアグラムを監視し、最適なアイオープニングを実現する設定を選択することで、EQxx の設定をさらに調整できます。送信パスに適切な設定を選択すると、受信パスの性能も最適化されます。詳細については、『[High-Speed USB アイソレータでのイコライザ設定によるチャネル損失の補償』アプリケーションノートを参照してください。トレース長が非常に短い場合は、イコライゼーションは不要な場合があり、EQxx ピンをグランドに接続できます。](#)

## 8.2 熱に関する注意事項

ISOUSB211 には、内部 LDO など、HS モードでの熱性能を最適化するために使用できる、さまざまな電源入力オプションが用意されています。外部レギュレータを使用して  $3.3\text{V}$  および  $1.8\text{V}$  電源に電力を供給する場合、ISOUSB チップ内で消費される電力は小さくなります。内部消費電力からは、「熱情報」表に定義されている接合部から空気への熱抵抗を使用すると、特定の周囲温度に対する接合部温度を決定できます。接合部温度が  $150^\circ\text{C}$  を超えてはなりません。このセクションでは、ISOUSB211 のさまざまな電源構成について説明し、ISOUSB211 内部で消費される電力と内部温度上昇をそれぞれのケースで計算する方法について説明します。

最適な熱性能を得るには、[レイアウト例](#) に示すように、小さなグランド・プレーンを GNDx ピンに接続し、これらのプレーンを複数のビアでグランド・レイヤに接続します。

### 8.2.1 $V_{BUS} / V_{3P3V}$ 電源

$V_{BUS}$  が外部の  $5.0\text{V}$  電源に接続され、 $V_{3P3V}$  が内部の LDO で生成される場合、消費電力は  $V_{BUSx} \times I_{VBUSx}$  となります。

$V_{BUSx}$  と  $V_{3P3Vx}$  が共に短絡され、外部の  $3.3\text{V}$  電源に接続されている場合、この電源により消費される電力は  $V_{3P3Vx} \times I_{3P3Vx}$  です。

### 8.2.2 $V_{CCx} / V_{1P8Vx}$ 電源

$V_{CCx}$  が外部の  $2.4\sim5.0\text{V}$  電源に接続され、 $V_{1P8Vx}$  が内部の  $1.8\text{V}$  LDO によって生成される場合、消費電力は  $V_{CCx} \times I_{VCCx}$  となります。

$V_{CCx}$  と  $V_{1P8Vx}$  が共に短絡され、外部の  $1.8\text{V}$  電源に接続されている場合、この電源により消費される電力は  $V_{1P8Vx} \times I_{1P8Vx}$  です。

### 8.2.3 構成例 1

図 8-6 に示すアプリケーション例では、ISOUSB211 は、コネクタ側の USB  $V_{BUS}$  およびマイクロコントローラ側のローカル  $3.3\text{V}$  デジタル電源を使用して給電されます。他の外部レギュレータや電源は使用しません。

このシナリオでは、両側を合わせた ISOUSB211 内部の合計消費電力は、次のようにになります。

$$V_{BUS1} \times I_{VBUS1} + V_{BUS1} \times I_{VCC1} + V_{3P3V2} \times I_{3P3V2} + V_{3P3V2} \times I_{VCC2}$$

$5.25\text{V}$  を  $V_{BUS1}$  の最大値、 $3.5\text{V}$  を  $3.3\text{V}$  のローカル電源の最大値と仮定すると、内部消費電力は次のように計算されます。

$$5.25\text{V} \times 13.5\text{mA} + 5.25\text{V} \times 96\text{mA} + 3.5\text{V} \times 13.5\text{mA} + 3.5\text{V} \times 96\text{mA} = 960\text{mW}.$$

接合部から空気への熱抵抗は  $44.2^\circ\text{C/W}$  なので、この消費電力は  $42.5^\circ\text{C}$  の内部温度上昇をもたらします。この構成では、最大  $107^\circ\text{C}$  の周囲温度をサポートできます。

この構成は最もシンプルな実装を実現しますが、サポートされる周囲温度は他の構成より低くなります。



図 8-6. 外部 1.8V レギュレータなしで ISOUSB211 を使用する

#### 8.2.4 構成例 2

図 8-7 に示すアプリケーション例では、ISOUSB211 は、コネクタ側の USB VBUS およびマイクロコントローラ側のローカル 3.3V デジタル電源を使用して給電され、 $V_{3P3Vx}$  を生成します。外部 LDO または DC/DC 降圧コンバータを使用して、両側に  $V_{1P8Vx}$  を生成します。

このシナリオでは、両側を合わせた合計消費電力は次のようにになります。

$$V_{BUS1} \times I_{VBUS1} + V_{1P8V1} \times I_{1P8V1} + V_{3P3V2} \times I_{3P3V2} + V_{1P8V2} \times I_{1P8V2}$$

5.25V を VBUS の最大値、1.89V を外部 1.8V 電源の最大値と仮定すると、内部消費電力は次のように計算されます。

$$5.25V \times 13.5mA + 1.89V \times 96mA + 3.5V \times 13.5mA + 1.89V \times 96mA = 481mW.$$

接合部から空気への熱抵抗は 44.2°C/W なので、この消費電力は 22°C の内部温度上昇をもたらします。この構成では、最大 128°C の周囲温度をサポートできます。

TLV741P および TLV62568 は、それぞれ低コストの LDO および降圧コンバータの例であり、このアプリケーションで使用できます。どちらのオプションも ISOUSB211 の消費電力を低減します。ただし、降圧コンバータはシステムレベルでの消費電力をさらに低減し、VBUS およびローカル 3.3V 電源から引き出される電流も低減します。

この構成により、外部レギュレータを使用することで、最小の消費電力と最高の周囲温度での動作を実現できます。



図 8-7. 外部レギュレータで供給される 1.8V で ISOUSB211 を使用する

### 8.2.5 構成例 3

図 8-8 に示すアプリケーション例では、ISOUSB211 は、コネクタ側の USB VBUS およびマイクロコントローラ側のローカル 3.3V デジタル電源を使用して給電され、 $V_{3P3VX}$  を生成します。内部 LDO を使用して、構成例 1 のように両側に  $V_{1P8VX}$  を生成します。ただし、 $V_{CC1}$  および  $V_{CC2}$  は VBUS および 3.3V VLV に接続されており、構成例 1 のように直接にではなく、それぞれ抵抗 R1 ( $20\Omega$ ,  $250mW$ ) および R2 ( $5\Omega$ ,  $50mW$ ) を使用して接続されています。

外部抵抗は電圧を降下させ、電力を消費するため、ISOUSB211 内の消費電力と、それに対応する温度上昇を低減するのに役立ちます。この抵抗値は、 $V_{CCX}$  電圧を最低  $2.4V$  にできることを念頭に置いて決定されています。 $V_{CCX}$  ピンには、追加の  $1\mu F$  コンデンサが必要です。

このシナリオでは、両側を合わせた IC 内部の合計消費電力は、次のようにになります。

$$V_{BUS1} \times I_{VBUS1} + V_{BUS1} \times I_{VCC1} - 20\Omega \times I_{VCC1} \times I_{VCC1} + V_{3P3V2} \times I_{3P3V2} + V_{3P3V2} \times I_{VCC2} - 5\Omega \times I_{VCC2} \times I_{VCC2}$$

5.25V を VBUS の最大値、3.5V を 3.3V ローカル電源の最大値と仮定すると、内部消費電力は次のように計算されます。

$$5.25V \times 13.5mA + 5.25V \times 96mA - 20\Omega \times 96mA \times 96mA + 3.5V \times 13.5mA + 3.5V \times 96mA - 5\Omega \times 96mA \times 96mA = 728mW.$$

接合部から空気への熱抵抗は  $44.2^{\circ}\text{C}/\text{W}$  なので、この消費電力は  $33^{\circ}\text{C}$  の内部温度上昇をもたらします。この構成では、最大  $117^{\circ}\text{C}$  の周囲温度をサポートできます。

この構成は、構成例 1 と構成例 2 の間の中間経路を提供し、2 つの抵抗と 2 つのコンデンサを追加するだけで、温度上昇を抑え、より高い周囲温度での動作を実現します。



図 8-8. V<sub>CCx</sub> ピンと直列の抵抗で ISOUSB211 を使用する

### 8.3 電源に関する推奨事項

0.1μF のコンデンサは、GND<sub>x</sub> に接続した V<sub>3P3Vx</sub> ピンの近くに配置することを推奨します。1μF のコンデンサは、GND<sub>x</sub> に接続した V<sub>BUSx</sub> ピンの近くに配置することを推奨します。2μF、0.1μF、および 10nF のコンデンサは、それぞれ V<sub>1P8Vx</sub> と GND<sub>x</sub> の間、ピン 4 と 3 の間、ピン 25 と 26 の間、ピン 11 と 12 の間、およびピン 25 と 26 の間の、可能な限りデバイスの近くに配置することを推奨します。より容量の小さいコンデンサを IC の近くに配置します。V<sub>CCx</sub> ピンが [構成例 3](#) に示されているように抵抗を介して接続されている場合、1μF のコンデンサは、V<sub>CCx</sub> (ピン 5, 24) と GND<sub>x</sub> (ピン 3, 26) の間の、可能な限りデバイスの近くに配置することを推奨します。この場合、V<sub>1P8Vx</sub> ピンのコンデンサが優先されます。

これらのデカップリング コンデンサに関する推奨事項は、3.3V および 1.8V 電源が外部から供給されるか、内部 LDO を使用して生成されるかに関係なく適用されます。

デカップリング コンデンサの推奨配置については、[セクション 8.4.1.1](#) セクションを参照してください。小さなフットプリントのコンデンサ (0402/0201) を推奨します。これにより、ビアを使用せずに、電源ピンと最上層の対応するグランド ピンの近くに配置できます。IC の近くに配置することを考慮する場合、V<sub>1P8Vx</sub> 電源のコンデンサが優先されます。

ホスト / ハブまたはバスパワーのペリフェラルを絶縁する場合、絶縁型電源が必要であり、テキサス・インスツルメンツの SN6505B などのトランジスト ドライバを使用して生成できます。このようなアプリケーションについては、[『SN6505 絶縁型電源用の低ノイズ 1A トランジスト ドライバ』データシート](#)に、詳細な電源設計とトランジスト選択に関する推奨事項が記載されています。ホスト / ハブを絶縁している間に CDP 機能が有効になっている場合、絶縁型電源は VBUS 上で 1.5A を供給できる必要があります。

### 8.4 レイアウト

#### 8.4.1 レイアウトのガイドライン

低 EMI の PCB 設計を実現するには、3 層で十分です。層の構成は、上層から下層に向かって、高速信号層、グランド プレーン、オプションの電源層、低周波数信号層の順に配置する必要があります。

- 上層に高速パターンを配線することにより、ビアの使用 (およびそれに伴うインダクタンスの発生) を避けて、データリシクのトランシミッタおよびレシーバ回路とアイソレータとの間のクリーンな相互接続が可能になります。
- 最高の性能を得るために、MCU から ISOUSB211 まで、および ISOUSB211 からコネクタまでの D+/D- 基板パターンの長さを最小限に抑えることが推奨されます。D+/D- ライン上のビアとスタブは避ける必要があります。高速動作では、D+/D- ライン上のビアやスタブの回避が特に重要です。

- 高速信号層のすぐ下に、ベタのグランドプレーンを配置することにより、伝送ライン接続のインピーダンスを制御し、リターン電流のための優れた低インダクタンスパスを実現します。D+ および D- トレースは、90Ω の差動インピーダンスが、45Ω のシングルエンドインピーダンスにできる限り近くなるように設計する必要があります。
- グランドプレーンの次の層に、電源プレーンを配置すると、高周波バイパス容量を約 100 pF/in<sup>2</sup> 増加させることができます。
- デカップリングコンデンサは最上層に配置する必要があり、コンデンサと、対応する電源ピンおよびグランドピンとの間の配線は最上層で完了する必要があります。デカップリングコンデンサと、対応する電源ピンとグランドピンの間の配線パスにビアを配置しないでください。
- ESD 構造は、最上層のコネクタの近くに配置し、ビアなしで D+/D- トレースのすぐ上に配置する必要があります。ESD 構造のグランド配線は、可能であれば最上層で行う必要があります。それ以外の場合は、複数のビアを使用してグランドプレーンと強く接続されている必要があります。
- 最下層に低速の制御信号を配線すると、これらの信号リンクには一般的に、ビアのような不連続性を許容するマージンがあるため、高い柔軟性が得られます。
- 熱性能を向上させるため、小型プレーン(例:2mm x 2mm)を上層の GND ピンに接続します。これを、複数のビアを使用して 2 番目の層のグランドプレーヤに接続します。詳しくは、[レイアウト例](#) を参照してください。

#### 8.4.1.1 レイアウト例

このセクションのレイアウト例は、デカップリングコンデンサと ESD 保護ダイオードの推奨配置を示しています。D+/D- 信号トレースの下には、連続的なグランドプレーンを推奨します。電源ピンと対応するグランドピンの近くに配置し、最上層を使用して接続できるように、小型のフットプリントコンデンサ(0402/0201)を推奨します。デカップリングコンデンサと、対応する電源ピンとグランドピンの間の配線パスにビアを配置しないでください。IC の近くに配置することを考慮する場合、V<sub>1P8Vx</sub> 電源のコンデンサが優先されます。ESD 保護ダイオードはコネクタの近くに配置し、グランドプレーンと強く接続されている必要があります。V<sub>1P8V1</sub> のピン 4 とピン 11、および V<sub>1P8V2</sub> のピン 18 とピン 25 は互いに接続されていますが、この接続はデカップリングコンデンサの後です。PCB で 2 つ以上の層が利用可能な場合、この接続は内層または最下層(例:3 層または 4 層)で行い、D+/D- トレースの下のグランドプレーンを遮らないようにします。ここに示す例は絶縁型ホストまたはハブの場合ですが、絶縁型ペリフェラルについても同様の検討事項が当てはまります。VBUS の 120μF コンデンサは、ホストまたはハブにのみ適用され、ペリフェラルには使用できません。オプションとして、100nF(および 120μF)のコンデンサの後に、100mΩ 未満の DC 抵抗を持つフェライトビーズを VBUS 配線に配置し、ESD などの過渡現象が回路の他の部分に影響を与えないようにすることができます。

最高の性能を得るために、MCU から ISOUSB211 まで、および ISOUSB211 からコネクタまでの D+/D- 基板パターンの長さを最小限に抑えることが推奨されます。D+/D- ライン上のビアとスタブは避ける必要があります。高速動作では、D+/D- ライン上のビアやスタブの回避が特に重要です。

熱性能を向上させるため、小型プレーン(例:2mm x 2mm)を上層の GND ピンに接続します。これを、複数のビアを使用して 2 番目の層のグランドプレーヤに接続します。



図 8-9. ISOUSB211 のレイアウト例

#### 8.4.1.2 PCB 材料

500Mbps 未満で動作する場合 (または、立ち上がり / 立ち下がり時間が 1ns 超)、およびトレース長が 10 インチ未満の場合のデジタル回路基板には、標準の FR-4 UL94V-0 プリント基板を使用します。この PCB は、高周波での誘電損失の低減、吸湿性の低減、強度と剛性の向上、および自己消火性の特性により、低価格な代替品よりも推奨されます。

## 9 デバイスおよびドキュメントのサポート

### 9.1 ドキュメントのサポート

#### 9.1.1 関連資料

関連資料については、以下を参照してください。

- テキサス・インスツルメンツ、『デジタルアイソレータ設計ガイド』アプリケーションノート
- テキサス・インスツルメンツ、『絶縁用語集』アプリケーションノート

### 9.2 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、ti.com のデバイス製品フォルダを開いてください。右上の「アラートを受け取る」をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取れます。変更の詳細については、修正されたドキュメントに含まれている改訂履歴をご覧ください。

### 9.3 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの [使用条件](#) を参照してください。

### 9.4 商標

テキサス・インスツルメンツ E2E™ is a trademark of Texas Instruments.

すべての商標は、それぞれの所有者に帰属します。

### 9.5 静電気放電に関する注意事項



この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことを推奨します。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。

ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

### 9.6 用語集

#### テキサス・インスツルメンツ用語集

この用語集には、用語や略語の一覧および定義が記載されています。

## 10 改訂履歴

資料番号末尾の英字は改訂を表しています。その改訂履歴は英語版に準じています。

| Changes from Revision C (January 2023) to Revision D (April 2025) | Page |
|-------------------------------------------------------------------|------|
| • ドキュメント全体にわたって表、図、相互参照の採番方法を更新.....                              | 1    |
| • 誤字を修正するためにドキュメント全体を通して更新.....                                   | 1    |
| • 空間距離と沿面距離: 8mm から: 8.15mm.....                                  | 8    |
| • この情報は証明書に記載されているため、認証評価の行を削除しました。.....                          | 9    |
| • 絶縁寿命予測データの画像を更新。.....                                           | 28   |
| • DP0028A-C01 パッケージの形状を DP0028A-C02 に変更.....                      | 37   |

---

| <b>Changes from Revision B (September 2022) to Revision C (January 2023)</b> | <b>Page</b> |
|------------------------------------------------------------------------------|-------------|
| • データシートから「基本」オプションを削除。.....                                                 | 1           |

---

| <b>Changes from Revision A (March 2022) to Revision B (September 2022)</b> | <b>Page</b> |
|----------------------------------------------------------------------------|-------------|
| • デバイスのステータスを「量産データ」に更新。.....                                              | 1           |

---

| <b>Changes from Revision * (November 2021) to Revision A (March 2022)</b> | <b>Page</b> |
|---------------------------------------------------------------------------|-------------|
| • $T_A$ の最大値を $125^{\circ}\text{C}$ に更新.....                              | 6           |
| • 熱に関する注意事項のセクションを更新。.....                                                | 30          |

---

## 11 メカニカル、パッケージ、および注文情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。この情報は、指定のデバイスに使用できる最新のデータです。このデータは、予告なく、このドキュメントを改訂せずに変更される場合があります。本データシートのブラウザ版を使用されている場合は、画面左側の説明をご覧ください。

**DWX0016A****PACKAGE OUTLINE****SSOP - 2.6 mm max height**

SMALL OUTLINE PACKAGE



## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm per side.

## EXAMPLE BOARD LAYOUT

### DWX0016A      SSOP - 2.6 mm max height

SMALL OUTLINE PACKAGE



NOTES: (continued)

- 5. Publication IPC-7351 may have alternate designs.
- 6. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

## EXAMPLE STENCIL DESIGN

**DWX0016A**

**SSOP - 2.6 mm max height**

SMALL OUTLINE PACKAGE



4226511/D 09/2023

NOTES: (continued)

7. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
8. Board assembly site may have different recommendations for stencil design.

## DP0028A-C02



### PACKAGE OUTLINE

#### SSOP - 2.65 mm max height

SHRINK SMALL-OUTLINE PACKAGE



4231707/A 03/2025

#### NOTES:

- All linear dimensions are in millimeters. Dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
- This drawing is subject to change without notice.
- This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm, per side.
- This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm, per side.

## EXAMPLE BOARD LAYOUT

### DP0028A-C02

**SSOP - 2.65 mm max height**

SHRINK SMALL-OUTLINE PACKAGE



NOTES: (continued)

5. Publication IPC-7351 may have alternate designs.
6. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

## EXAMPLE STENCIL DESIGN

**DP0028A-C02**

**SSOP - 2.65 mm max height**

SHRINK SMALL-OUTLINE PACKAGE



NOTES: (continued)

7. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
8. Board assembly site may have different recommendations for stencil design.

## 11.1 テープおよびリール情報



|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE



| デバイス         | パッケージ<br>タイプ | パッケージ<br>図 | ピン | SPQ  | リール<br>直径 (mm) | リール<br>幅 W1 (mm) | A0<br>(mm) | B0<br>(mm) | K0<br>(mm) | P1<br>(mm) | W<br>(mm) | ピン 1 の<br>象限 |
|--------------|--------------|------------|----|------|----------------|------------------|------------|------------|------------|------------|-----------|--------------|
| ISOUSB211DPR | SSOP         | DP         | 28 | 2000 | 330.0          | 16.4             | 10.75      | 10.7       | 2.7        | 12.0       | 16.0      | Q1           |

TAPE AND REEL BOX DIMENSIONS



| デバイス         | パッケージタイプ | パッケージ図 | ピン | SPQ  | 長さ (mm) | 幅 (mm) | 高さ (mm) |
|--------------|----------|--------|----|------|---------|--------|---------|
| ISOUSB211DPR | SSOP     | DP     | 28 | 2000 | 350.0   | 350.0  | 43.0    |

## 重要なお知らせと免責事項

テキサス・インスツルメンツは、技術データと信頼性データ（データシートを含みます）、設計リソース（リファレンス デザインを含みます）、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、テキサス・インスツルメンツ製品を使用する設計の経験を積んだ開発者への提供を意図したものです。(1) お客様のアプリケーションに適した テキサス・インスツルメンツ製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている テキサス・インスツルメンツ製品を使用するアプリケーションの開発の目的でのみ、テキサス・インスツルメンツはその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。テキサス・インスツルメンツや第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、テキサス・インスツルメンツおよびその代理人を完全に補償するものとし、テキサス・インスツルメンツは一切の責任を拒否します。

テキサス・インスツルメンツの製品は、[テキサス・インスツルメンツの販売条件](#)、または [ti.com](http://ti.com) やかかる テキサス・インスツルメンツ製品の関連資料などのいづれかを通じて提供する適用可能な条項の下で提供されています。テキサス・インスツルメンツがこれらのリソースを提供することは、適用されるテキサス・インスツルメンツの保証または他の保証の放棄の拡大や変更を意味するものではありません。

お客様がいかなる追加条項または代替条項を提案した場合でも、テキサス・インスツルメンツはそれらに異議を唱え、拒否します。

郵送先住所: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265

Copyright © 2025, Texas Instruments Incorporated

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|----------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| ISOUSB211DPR          | Active        | Production           | SSOP (DP)   28 | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 125   | ISOUSB211           |
| ISOUSB211DPR.A        | Active        | Production           | SSOP (DP)   28 | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 125   | ISOUSB211           |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

**OTHER QUALIFIED VERSIONS OF ISOUSB211 :**

- Automotive : [ISOUSB211-Q1](#)

NOTE: Qualified Version Definitions:

- Automotive - Q100 devices qualified for high-reliability automotive applications targeting zero defects

## 重要なお知らせと免責事項

TIは、技術データと信頼性データ(データシートを含みます)、設計リソース(リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Webツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1)お客様のアプリケーションに適した TI 製品の選定、(2)お客様のアプリケーションの設計、検証、試験、(3)お客様のアプリケーションに該当する各種規格や、他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2026, Texas Instruments Incorporated

最終更新日：2025 年 10 月