

# LMK5C22212A JESD204B/C および BAW 搭載、無線通信用、2 DPLL、2 APLL、2 入力、12 出力ネットワーク シンクロナイザ、

## 1 特長

- 超低ジッタ BAW VCO ベースの無線インフラとイーサネットクロック
  - 491.52MHz での RMS ジッタ 40fs (標準値) / 57fs (最大値)
  - 245.76MHz での RMS ジッタ 50fs (標準値) / 62fs (最大値)
- 2 つのアナログ位相ロックループ (APLL) による 2 つの高性能デジタル位相ロックループ (DPLL)
  - 1mHz~4kHz にプログラム可能な DPLL ループ フィルタの帯域幅
  - 1ppt 未満の DCO 周波数調整ステップ サイズ
- 2 差動またはシングルエンド DPLL 入力
  - 入力周波数: 1Hz (1PPS) ~ 800MHz
  - デジタル ホールドオーバー および ヒットレス スイッチング
- プログラム可能な HSDS、AC-LVPECL、LVDS、HSCL 形式による、12 の差動出力
  - 最大 16 つの合計周波数出力 (OUT0\_P/N、OUT1\_P/N、GPIO1、GPIO2 の 6 つの LVCMOS 周波数出力と、OUT2\_P/N から OUT11\_P/N までの 10 つの差動出力で構成した場合)
  - プログラム可能なスイングおよび同相モードによる 1Hz (1PPS)~1250MHz の出力周波数
  - PCIe Gen 1~6 準拠
- I<sup>2</sup>C または 3 線式 / 4 線式 SPI

## 2 アプリケーション

- 4G および 5G 無線ネットワーク
  - アクティブ アンテナシステム (AAS)、mMIMO
  - マクロリモート無線ユニット (RRU)
  - CPRI/eCPRI ベースバンド、集中、分散ユニット (BBU、CU、DU)
  - スモール セル基地局
- SyncE (G.8262)、SONET/SDH (Stratum 3/3E、G.813、GR-1244、GR-253)、IEEE 1588 PTP センダリ クロック
- 112G/224G PAM4 SerDes 用ジッタ クリーニング、ワンド減衰、基準クロック生成
- 光伝送ネットワーク (OTN G.709)
- ブロードバンド固定回線アクセス
- 産業用
  - 試験および測定機器

## 3 概要

LMK5C22212A は、無線通信およびインフラ アプリケーションの厳しい要件を満たすように設計された高性能ネットワークシンクロナイザおよびジッタクリーナです。

ネットワークシンクロナイザは、ループ帯域幅がプログラム可能で外部ループ フィルタを使用しないヒットレス スイッチングとジッタ減衰を実現するために、2 つの DPLL を内蔵しており、最大限の柔軟性と使いやすさを備えています。各 DPLL は、対になった APLL を DPLL リファレンス入力に位相固定します。

APLL1 は、BAW APLL として知られるテキサス・インスツルメンツ独自のバルク弾性波 (BAW) 技術を採用した超高性能 PLL を特長としており、XO および DPLL リファレンス入力のジッタにも周波数にも無関係に、45fs (標準値) / 60fs (最大値)、12kHz ~ 20MHz RMS ジッタ (491.52MHz 時) で、出力クロックを生成できます。APLL2/DPLL2 には、2 番目の周波数および / また同期ドメインのオプションがあります。

リファレンス検証回路は、DPLL 基準クロックを監視し、スイッチオーバー イベントを検出すると入力間でヒットレススイッチングを実行します。ゼロ遅延モード (ZDM) と位相キャンセルを有効にすることで、入力と出力の位相関係を制御できます。

本デバイスは、I<sup>2</sup>C または SPI インターフェイスを介して完全にプログラム可能です。内蔵 EEPROM を使用して、システムの起動クロックをカスタマイズできます。また、このデバイスには出荷時デフォルトの ROM プロファイルもフォールバック オプションとして用意されています。

### パッケージ情報

| 部品番号        | パッケージ <sup>(1)</sup> | パッケージ サイズ <sup>(2)</sup> |
|-------------|----------------------|--------------------------|
| LMK5C22212A | RGC (VQFN、64)        | 9.00mm × 9.00mm          |

(1) 利用可能なすべてのパッケージについては、データシートの末尾にある注文情報を参照してください。

(2) パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。



このリソースの元の言語は英語です。翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。



LMK5C22212A 代表的なシステム ブロック図

## 目次

|                  |    |                        |    |
|------------------|----|------------------------|----|
| 1 特長             | 1  | 7.3 機能説明               | 36 |
| 2 アプリケーション       | 1  | 7.4 デバイスの機能モード         | 67 |
| 3 概要             | 1  | 8 アプリケーションと実装          | 84 |
| 4 ピン構成および機能      | 4  | 8.1 アプリケーション情報         | 84 |
| 5 仕様             | 7  | 8.2 代表的なアプリケーション       | 88 |
| 5.1 絶対最大定格       | 7  | 8.3 設計のベスト プラクティス      | 93 |
| 5.2 ESD 定格       | 7  | 8.4 電源に関する推奨事項         | 93 |
| 5.3 推奨動作条件       | 7  | 8.5 レイアウト              | 94 |
| 5.4 熱に関する情報      | 8  | 9 デバイスおよびドキュメントのサポート   | 97 |
| 5.5 電気的特性        | 8  | 9.1 ドキュメントのサポート        | 97 |
| 5.6 タイミング図       | 18 | 9.2 ドキュメントの更新通知を受け取る方法 | 97 |
| 5.7 代表的特性        | 21 | 9.3 サポート・リソース          | 98 |
| 6 パラメータ測定情報      | 24 | 9.4 商標                 | 98 |
| 6.1 差動電圧測定に関する用語 | 24 | 9.5 用語集                | 98 |
| 6.2 出力クロックのテスト構成 | 25 | 9.6 静電気放電に関する注意事項      | 98 |
| 7 詳細説明           | 27 | 10 改訂履歴                | 98 |
| 7.1 概要           | 27 | 11 メカニカル、パッケージ、および注文情報 | 98 |
| 7.2 機能ブロック図      | 28 |                        |    |

## 4 ピン構成および機能



図 4-1. LMK5C22212A RGC パッケージ、64 ピン VQFN 上面図

表 4-1. LMK5C22212A ピンの機能

| 名称        | 番号 | タイプ <sup>(1)</sup> | 説明                                                            |
|-----------|----|--------------------|---------------------------------------------------------------|
| <b>電源</b> |    |                    |                                                               |
| VDDO_0_1  | 1  | P                  | OUT0 および OUT1 の電源。電源に接続します。フローティングのままにしたり、GND に接続したりしないでください。 |
| VDD_XO    | 8  | P                  | XO の電源。電源に接続します。フローティングのままにしたり、GND に接続したりしないでください。            |
| VDDO_2_3  | 11 | P                  | OUT2 および OUT3 の電源。電源に接続します。フローティングのままにしたり、GND に接続したりしないでください。 |

**表 4-1. LMK5C22212A ピンの機能 (続き)**

| ピン<br>名称     | 番号   | タイプ <sup>(1)</sup> | 説明                                                                                                                                                                                                                |
|--------------|------|--------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| VDD_APLL2    | 23   | P                  | APLL2 の電源                                                                                                                                                                                                         |
| VDDO_4_To_7  | 28   | P                  | OUT4 から OUT7 までの電源                                                                                                                                                                                                |
| VDD_IN0      | 33   | P                  | IN0 DPLL リファレンスの電源                                                                                                                                                                                                |
| VDD_IN1      | 37   | P                  | IN1 DPLL リファレンスの電源                                                                                                                                                                                                |
| VDD_DIG      | 41   | P                  | デジタルの電源                                                                                                                                                                                                           |
| VDD_DIG      | 44   | p                  | デジタルの電源。通常はピン 41 に接続されます。                                                                                                                                                                                         |
| VDD_APLL1    | 47   | P                  | APLL1 の電源。電源に接続します。フローティングのままにしたり、GND に接続したりしないでください。                                                                                                                                                             |
| VDDO_8_TO_11 | 55   | P                  | OUT8 から OUT11 までの電源。                                                                                                                                                                                              |
| DAP          | 該当なし | G                  | グランド                                                                                                                                                                                                              |
| LF2          | 19   | A                  | APLL2 (100nF) 用の外部ループ フィルタ用コンデンサは、詳細については <a href="#">APLL のループ フィルタ (LF1, LF2)</a> を参照してください。                                                                                                                    |
| CAP3_APLL2   | 20   | A                  | APLL2 VCO に対する内部バイアス用のバイパス コンデンサ (10μF)                                                                                                                                                                           |
| CAP2_APLL2   | 21   | A                  | APLL2 VCO に対する内部バイアス用のバイパス コンデンサ (10μF)                                                                                                                                                                           |
| CAP1_APLL2   | 22   | A                  | APLL2 VCO 用 LDO バイパス コンデンサ (10μF)                                                                                                                                                                                 |
| CAP_DIG      | 40   | A                  | デジタル コア ロジック用 LDO バイパス コンデンサ (100nF)                                                                                                                                                                              |
| CAP_APLL1    | 48   | A                  | APLL1 用の内部バイアス バイパス コンデンサ (10μF)                                                                                                                                                                                  |
| LF1          | 49   | A                  | APLL1 (470nF) 用の外部ループ フィルタ用コンデンサは、詳細については <a href="#">APLL のループ フィルタ (LF1, LF2)</a> を参照してください。                                                                                                                    |
| XO           | 9    | I                  | XO/TCXO/OCXO 入力ピン。内部 XO 入力終端の構成については <a href="#">発振器入力 (XO)</a> を参照してください。                                                                                                                                        |
| IN0_P        | 34   | I                  | DPLLx へのリファレンス入力、または OUT0 または OUT1 にバッファされます。内部リファレンス入力終端の設定については、 <a href="#">リファレンス入力</a> を参照してください。                                                                                                            |
| IN0_N        | 35   | I                  |                                                                                                                                                                                                                   |
| IN1_P        | 39   | I                  | DPLLx へのリファレンス入力、または OUT0 または OUT1 にバッファされます。内部リファレンス入力終端の設定については、 <a href="#">リファレンス入力</a> を参照してください。                                                                                                            |
| IN1_N        | 38   | I                  |                                                                                                                                                                                                                   |
| OUT0_P       | 2    | O                  | クロック出力 0。DPLL リファレンス入力、XO、またはすべての VCO ポスト分周器からのソース。 <a href="#">SYSREF/1-PPS</a> 出力をサポート。プログラム可能な形式:AC-LVPECL、LVDS、HSDS、HCSL、1.8V LVCMOS、2.65V LVCMOS のいずれかです。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。 |
| OUT0_N       | 3    | O                  |                                                                                                                                                                                                                   |
| OUT1_N       | 4    | O                  | クロック出力 1。DPLL リファレンス入力、XO、またはすべての VCO ポスト分周器からのソース。 <a href="#">SYSREF/1-PPS</a> 出力をサポート。プログラム可能な形式:AC-LVPECL、LVDS、HSDS、HCSL、1.8V LVCMOS、2.65V LVCMOS のいずれかです。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。 |
| OUT1_P       | 5    | O                  |                                                                                                                                                                                                                   |
| OUT2_P       | 12   | O                  | クロック出力 2。APLL1 と APLL2 から生成されたソース。プログラム可能な形式:AC-LVPECL、LVDS、HSDS、HCSL または HCSL。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。                                                                                |
| OUT2_N       | 13   | O                  |                                                                                                                                                                                                                   |
| OUT3_N       | 14   | O                  | クロック出力 3。APLL1 と APLL2 から生成されたソース。プログラム可能な形式:AC-LVPECL、LVDS、HSDS または HCSL。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。                                                                                     |
| OUT3_P       | 15   | O                  |                                                                                                                                                                                                                   |
| OUT4_P       | 26   | O                  | クロック出力 4。APLL1 または APLL2 から生成されたソース。 <a href="#">SYSREF/1-PPS</a> 出力をサポート。プログラム可能な形式:AC-LVPECL、LVDS、HSDS または HCSL。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。                                             |
| OUT4_N       | 27   | O                  |                                                                                                                                                                                                                   |
| OUT5_P       | 24   | O                  | クロック出力 5。APLL1 または APLL2 から生成されたソース。 <a href="#">SYSREF/1-PPS</a> 出力をサポート。プログラム可能な形式:AC-LVPECL、LVDS、HSDS または HCSL。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。                                             |
| OUT5_N       | 25   | O                  |                                                                                                                                                                                                                   |
| OUT6_P       | 29   | O                  | クロック出力 6。APLL1 または APLL2 から生成されたソース。 <a href="#">SYSREF/1-PPS</a> 出力をサポート。プログラム可能な形式:AC-LVPECL、LVDS、HSDS または HCSL。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。                                             |
| OUT6_N       | 30   | O                  |                                                                                                                                                                                                                   |

**表 4-1. LMK5C22212A ピンの機能 (続き)**

| ピン<br>名称               | 番号 | タイプ <sup>(1)</sup> | 説明                                                                                                                                                                      |
|------------------------|----|--------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| OUT7_N                 | 31 | O                  | クロック出力 7。APLL1 または APPLL2 から生成されたソース。 <a href="#">SYSREF/1-PPS</a> 出力をサポート。プログラム可能な形式:AC-LVPECL、LVDS、HSDS または HCSL。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。  |
| OUT7_P                 | 32 | O                  | クロック出力 8。APLL1 または APPLL2 から生成されたソース。 <a href="#">SYSREF/1-PPS</a> 出力をサポート。プログラム可能な形式:AC-LVPECL、LVDS、HSDS または HCSL。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。  |
| OUT8_P                 | 51 | O                  | クロック出力 9。APLL1 または APPLL2 から生成されたソース。 <a href="#">SYSREF/1-PPS</a> 出力をサポート。プログラム可能な形式:AC-LVPECL、LVDS、HSDS または HCSL。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。  |
| OUT8_N                 | 52 | O                  | クロック出力 10。APLL1 または APPLL2 から生成されたソース。 <a href="#">SYSREF/1-PPS</a> 出力をサポート。プログラム可能な形式:AC-LVPECL、LVDS、HSDS または HCSL。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。 |
| OUT9_N                 | 53 | O                  | クロック出力 11。APLL1 または APPLL2 から生成されたソース。 <a href="#">SYSREF/1-PPS</a> 出力をサポート。プログラム可能な形式:AC-LVPECL、LVDS、HSDS または HCSL。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。 |
| OUT9_P                 | 54 | O                  | クロック出力 12。APLL1 または APPLL2 から生成されたソース。 <a href="#">SYSREF/1-PPS</a> 出力をサポート。プログラム可能な形式:AC-LVPECL、LVDS、HSDS または HCSL。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。 |
| OUT10_P                | 56 | O                  | クロック出力 13。APLL1 または APPLL2 から生成されたソース。 <a href="#">SYSREF/1-PPS</a> 出力をサポート。プログラム可能な形式:AC-LVPECL、LVDS、HSDS または HCSL。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。 |
| OUT10_N                | 57 | O                  | クロック出力 14。APLL1 または APPLL2 から生成されたソース。 <a href="#">SYSREF/1-PPS</a> 出力をサポート。プログラム可能な形式:AC-LVPECL、LVDS、HSDS または HCSL。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。 |
| OUT11_N                | 58 | O                  | クロック出力 15。APLL1 または APPLL2 から生成されたソース。 <a href="#">SYSREF/1-PPS</a> 出力をサポート。プログラム可能な形式:AC-LVPECL、LVDS、HSDS または HCSL。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。 |
| OUT11_P                | 59 | O                  | クロック出力 16。APLL1 または APPLL2 から生成されたソース。 <a href="#">SYSREF/1-PPS</a> 出力をサポート。プログラム可能な形式:AC-LVPECL、LVDS、HSDS または HCSL。出力の設定と終端の詳細については、 <a href="#">クロック出力</a> を参照してください。 |
| GPIO2 <sup>(2)</sup>   | 10 | I/O、S              | POR: <a href="#">ROM ページの選択</a><br>通常動作:を参照してください GPIO 入出力                                                                                                              |
| SDIO <sup>(3)</sup>    | 16 | I/O                | SPI または I <sup>2</sup> C データ (SDA)                                                                                                                                      |
| SCK <sup>(3)</sup>     | 17 | I                  | SPI または I <sup>2</sup> C クロック (SCL)                                                                                                                                     |
| SCS_ADD <sup>(2)</sup> | 18 | I, S               | POR:I <sup>2</sup> C アドレス セレクト ( <a href="#">GPIO1 および SCS_ADD 機能</a> および <a href="#">I<sup>2</sup>C シリアル インターフェイス</a> )<br>通常動作:を参照してください SPI チップ セレクト (2 状態)          |
| PD#                    | 36 | I                  | デバイスの電源オフ (アクティブ Low)、V <sub>CC</sub> への内部 200kΩ ブルアップ                                                                                                                  |
| GPIO0 <sup>(2)</sup>   | 50 | I/O、S              | POR: <a href="#">ROM ページの選択</a><br>通常動作:を参照してください GPIO 入出力                                                                                                              |
| GPIO1 <sup>(2)</sup>   | 64 | I/O、S              | POR: <a href="#">GPIO1 および SCS_ADD 機能</a><br>通常動作:を参照してください GPIO 入出力                                                                                                    |
| NC                     | 6  | -                  | 接続なし。フローティングのままにし、GND に接続しないでください。                                                                                                                                      |
| NC                     | 7  | -                  |                                                                                                                                                                         |
| NC                     | 60 | -                  |                                                                                                                                                                         |
| NC                     | 61 | -                  |                                                                                                                                                                         |
| NC                     | 62 | -                  |                                                                                                                                                                         |
| NC                     | 63 | -                  |                                                                                                                                                                         |
| NC                     | 42 | -                  | 接続なし。フローティングのままにするか、GND に接続します。                                                                                                                                         |
| NC                     | 43 | -                  |                                                                                                                                                                         |
| NC                     | 45 | -                  |                                                                                                                                                                         |
| NC                     | 46 | -                  |                                                                                                                                                                         |

- (1) P = 電源、G = グランド、I = 入力、O = 出力、I/O = 入力または出力、A = アナログ、S = 構成。  
(2) 電源ランプ中または PD GND# が Low の場合、3 レベルモードが有効の場合:555kΩ から V<sub>CC</sub> へ、201kΩ から GND への内部デバイダ。2 レベル入力モードが有効化されている場合:GND に内部 408kΩ ブルダウン。  
(3) 内部 2.6V LDO への 670kΩ ブルアップ。

## 5 仕様

### 5.1 絶対最大定格

自由気流での動作温度範囲内 (特に記述のない限り) <sup>(1)</sup>

|                        |                      | 最小値  | 最大値      | 単位 |
|------------------------|----------------------|------|----------|----|
| VDD <sup>(2)</sup>     | コア電源電圧               | -0.3 | 3.6      | V  |
| VDDO <sup>(3)</sup>    | 出力電源電圧               | -0.3 | 3.6      | V  |
| V <sub>IN</sub>        | クロックおよびロジック入力の入力電圧範囲 | -0.3 | VDD+0.3  | V  |
| V <sub>OUT_LOGIC</sub> | ロジック出力の出力電圧範囲        | -0.3 | VDD+0.3  | V  |
| V <sub>OUT</sub>       | クロック出力の出力電圧範囲        | -0.3 | VDDO+0.3 | V  |
| T <sub>j</sub>         | 接合部温度                |      | 150      | °C |
| T <sub>stg</sub>       | 保管温度範囲               | -65  | 150      | °C |

- (1) 「絶対最大定格」の範囲外の動作は、デバイスの永続的な損傷の原因となる可能性があります。「絶対最大定格」は、これらの条件において、または「推奨動作条件」に示された値を超える他のいかなる条件でも、本製品が正しく動作することを意味するものではありません。「絶対最大定格」の範囲内であっても「推奨動作条件」の範囲外で使用すると、デバイスが完全に機能しない可能性があり、デバイスの信頼性、機能、性能に影響を及ぼし、デバイスの寿命を縮める可能性があります。
- (2) VDD はすべてのコア電源ピンまたは電圧を指します。PD# が High に引き上げられて内部パワーオンリセット (POR) がトリガされる前に、すべての VDD コア電源をオンにする必要があります。
- (3) VDDO はすべての出力電源ピンまたは電圧を指します。VDDO\_X は、特定の出力チャネルの出力電源を表します。ここで、X はチャネル インデックスを表します。

### 5.2 ESD 定格

|                    |      | 値                                                                | 単位    |
|--------------------|------|------------------------------------------------------------------|-------|
| V <sub>(ESD)</sub> | 静電放電 | 人体モデル (HBM)、ANSI/ESDA/JEDEC JS-001 に準拠、すべてのピン <sup>(1)</sup>     | ±2000 |
|                    |      | デバイス帯電モデル (CDM)、ANSI/ESDA/JEDEC JS-002 に準拠、すべてのピン <sup>(2)</sup> | ±750  |

- (1) JEDEC のドキュメント JEP155 に、500V HBM では標準の ESD 管理プロセスで安全な製造が可能であると規定されています。
- (2) JEDEC のドキュメント JEP157 に、250V CDM では標準の ESD 管理プロセスで安全な製造が可能であると規定されています。

### 5.3 推奨動作条件

自由空気での動作温度範囲内 (特に記述のない限り)

|                        |                                     | 最小値   | 公称値  | 最大値   | 単位 |
|------------------------|-------------------------------------|-------|------|-------|----|
| VDD <sup>(1)</sup>     | コア電源電圧                              | 3.135 | 3.3  | 3.465 | V  |
| VDDO_X <sup>(2)</sup>  | 出力電源電圧 <sup>(3)</sup>               | 3.135 | 3.3  | 3.465 | V  |
| VDD <sub>OD</sub>      | オープンドレイン出力の出力電圧範囲                   |       | 1.71 | 3.465 | V  |
| T <sub>A</sub>         | 動作時周囲温度範囲                           | -40   |      | 85    | °C |
| T <sub>J</sub>         | 接合部温度                               |       |      | 135   | °C |
| T <sub>CONT-LOCK</sub> | 全温度範囲に対して連続ロック - VCO の再キャリブレーションは不要 |       |      | 125   | °C |
| t <sub>VDD</sub>       | 電源ランプ時間 <sup>(4)</sup>              | 0.01  |      | 100   | ms |

- (1) VDD はすべてのコア電源ピンまたは電圧を指します。内部パワーオンリセット (POR) の前に、すべての VDD コア電源をオンにする必要があります。
- (2) VDDO はすべての出力電源ピンまたは電圧を指します。VDDO\_X は、特定の出力チャネルの出力電源を表します。ここで、X はチャネル インデックスを表します。
- (3) CMOS 出力電圧レベルは、1.8V または 2.65V をサポートする CMOS 出力 LDO の内部プログラミングによって決定されます。
- (4) 内部パワーオンリセットが適切に行われるために、VDD が 2.7V を超えて単調に上昇するのにかかる時間。より遅い、または単調ではない VDD ランプの場合は、VDD 電圧が有効になるまで PD# を低く維持します。

## 5.4 熱に関する情報

| 熱評価基準 <sup>(1) (2) (3)</sup> |                   | LMK5C22212A | 単位   |
|------------------------------|-------------------|-------------|------|
|                              |                   | RGC (VQFN)  |      |
|                              |                   | 64 ピン       |      |
| $R_{\theta JA}$              | 接合部から周囲への熱抵抗      | 21.8        | °C/W |
| $R_{\theta JC(top)}$         | 接合部からケース(上面)への熱抵抗 | 11.1        | °C/W |
| $R_{\theta JB}$              | 接合部から基板への熱抵抗      | 6.5         | °C/W |
| $R_{\theta JC(bot)}$         | 接合部からケース(底面)への熱抵抗 | 0.8         | °C/W |
| $\Psi_{JT}$                  | 接合部から上面への特性パラメータ  | 0.3         | °C/W |
| $\Psi_{JB}$                  | 接合部から基板への特性パラメータ  | 6.3         | °C/W |

- (1) 従来および最新の熱評価基準の詳細については、[半導体およびIC パッケージの熱評価基準](#)アプリケーション ノートを参照してください。  
(2) 熱情報は、49 個のサーマルビア (7mm × 7mm パターン、0.3mm のホール) を備えた 10 層 200mm × 250mm ボードに基づいています。  
(3)  $\Psi_{JB}$  を使用すると、システム設計者はファインゲージ熱電対を使用してボード温度 ( $T_{PCB}$ ) を測定し、デバイスの接合部温度  $T_J = T_{PCB} + (\Psi_{JB} \times$  電力) を逆計算できます。 $\Psi_{JB}$  の測定は JESD51-6 で定義されています。

## 5.5 電気的特性

推奨動作条件範囲内 (特に記述のない限り)

| パラメータ             | テスト条件                                                                                               | 最小値                                       | 標準値 | 最大値 | 単位 |
|-------------------|-----------------------------------------------------------------------------------------------------|-------------------------------------------|-----|-----|----|
| <b>消費電流特性</b>     |                                                                                                     |                                           |     |     |    |
| $I_{DD\_TOT}$     | OUT0 ~ OUT11 LVDS 出力までの 245.76MHz、BAW APLL ポスト デバイダ = 5、div2 有効、チャネル デバイダはバイパス、DPLL2 および APLL2 は無効。 | 750                                       |     |     | mA |
| $I_{DD\_TOT}$     | OUT0 ~ OUT11 までの 245.76MHz、HSDS 出力、チャネル デバイダが有効、BAW APLL ポスト デバイダがバイパス、DPLL2 および APLL2 は無効。         | 890                                       |     |     | mA |
| $I_{DD\_TOT}$     | OUT0 ~ OUT11 HSDS 出力、BAW APLL および APLL2 が有効。                                                        | 1000                                      |     |     | mA |
| $I_{DD-XO}$       | XO 入力電流消費                                                                                           | XO                                        | 3.5 |     | mA |
| $I_{DD-XO2X}$     | XO ダブルあたりの消費電流                                                                                      | XO ダブル <sup>(1)</sup>                     | 0.3 |     | mA |
| $I_{DD-INX}$      | DPLL リファレンス入力ブロックあたりのコア電流消費                                                                         | IN0                                       | 3.6 |     | mA |
| $I_{DD-INX}$      |                                                                                                     | IN1                                       | 3.1 |     | mA |
| $I_{DD-DPLL}$     | DPLL あたりの電流消費                                                                                       | DPLL <sup>(2)</sup>                       | 55  |     | mA |
| $I_{DD-APLL2}$    | APLL2 電流消費                                                                                          | APLL2                                     | 160 |     | mA |
| $I_{DD-APLL1}$    | APLL1 電流消費                                                                                          | APLL1                                     | 120 |     | mA |
| $I_{DD-ANA}$      | アナログ バイアス電流消費                                                                                       | VDD_XO 電源ピンから供給されるアナログ回路。デバイスが有効のときは常時オン。 | 42  |     | mA |
| $I_{DD-DIG}$      | デジタル制御電流消費                                                                                          | デバイスが有効のとき、VDD_DIG 電源ピンからのデジタル制御回路は常にオン。  | 34  |     | mA |
| $I_{DDO - CHDIV}$ | チャネル デバイダ ブロックあたりの電流消費                                                                              | 12 ビット チャネル デバイダ                          | 20  |     | mA |
| $I_{DDO-1PPSDIV}$ | 1PPS/SYSREF デバイダ ブロックあたりの電流消費                                                                       | 20 ビットの 1PPS/SYSREF デバイダ                  | 12  |     | mA |
| $I_{DDO-DELAY}$   | 1PPS/SYSREF アナログ遅延ブロックあたりの電流消費                                                                      | アナログ遅延機能有効                                | 10  |     | mA |

推奨動作条件範囲内 (特に記述のない限り)

| パラメータ          |                     | テスト条件                                                             | 最小値                        | 標準値 | 最大値  | 単位 |
|----------------|---------------------|-------------------------------------------------------------------|----------------------------|-----|------|----|
| $I_{DDO-HSDS}$ | 出力ドライバごとの HSDS 電流消費 | HSDS バッファ ( $V_{cm}$ レベル = s1、 $I_{OUT} = 4mA$ 、 $100\Omega$ 終端)  |                            | 19  |      | mA |
|                |                     | HSDS バッファ ( $V_{cm}$ レベル = s1、 $I_{OUT} = 7mA$ 、 $100\Omega$ 終端)  |                            | 22  |      | mA |
|                |                     | HSDS バッファ ( $V_{cm}$ レベル = s1、 $I_{OUT} = 10mA$ 、 $100\Omega$ 終端) |                            | 25  |      | mA |
| $I_{DDO-HCSL}$ | 出力ドライバごとの HCSL 電流消費 |                                                                   | HCSL 出力 (片側 $50\Omega$ 終端) |     | 30.5 | mA |
| $I_{DD\_PD}$   | パワーダウン電流消費          |                                                                   | デバイスのパワーダウン、PD # = Low     | 90  | 110  | mA |

#### リファレンス入力特性 (INx)

|                  |                   |                                                                              |        |           |          |
|------------------|-------------------|------------------------------------------------------------------------------|--------|-----------|----------|
| $f_{IN}$         | INx 周波数範囲         | シングル エンド入力                                                                   | 0.5E-6 | 200       | MHz      |
|                  |                   | 差動入力                                                                         | 5      | 800       |          |
| $V_{IH}$         | シングルエンド入力 High 電圧 | DC 結合入力モード (3)                                                               | 1.2    | VDD + 0.3 | V        |
| $V_{IL}$         | シングルエンド入力 Low 電圧  |                                                                              |        | 0.5       | V        |
| $V_{IN-SE-PP}$   | シングルエンド入力電圧スイング   | AC 結合入力モード (4)                                                               | 0.4    | 2         | $V_{pp}$ |
| $V_{IN-DIFF-PP}$ | 差動入力電圧スイング        | AC 結合または DC 結合の入力 (5)                                                        | 0.4    | 2         | $V_{pp}$ |
| $V_{ICM}$        | 入力共通モード           | DC 結合差動入力 (6)                                                                | 0.1    | 2         | V        |
| $dV/dt$          | 入力スルーレート          | シングル エンド入力                                                                   | 0.2    | 0.5       | V/ns     |
|                  |                   | 差動入力                                                                         | 0.2    | 0.5       | V/ns     |
| IDC              | 入力クロック デューティ サイクル | 非 1PPS 信号                                                                    | 40     | 60        | %        |
| $t_{PULSE-1PPS}$ | 入力用 1PPS パルス幅     | 1PPS またはパルス信号                                                                | 100    |           | ns       |
| $I_{IN-DC}$      | DC の入力リーケ電流       | シングル ピン INx_P または INx_N、 $50\Omega$ および $100\Omega$ 内部終端は無効、AC 結合モードは有効または無効 | -350   | 350       | $\mu A$  |
| $C_{IN}$         | 入力容量              | シングルエンド、各ピン                                                                  |        | 2         | pF       |

#### XO/TCXO 入力特性 (XO)

|             |                   |                                                   |      |           |          |
|-------------|-------------------|---------------------------------------------------|------|-----------|----------|
| $f_{CLK}$   | XO 入力周波数範囲(7)     |                                                   | 10   | 156.25    | MHz      |
| $V_{IH}$    | LVC MOS 高入力電圧     | DC 結合入力モード (8)                                    | 1.4  | VDD + 0.3 | V        |
| $V_{IL}$    | LVC MOS 入力低電圧     |                                                   |      | 0.8       | V        |
| $V_{IN-SE}$ | シングルエンド入力電圧スイング   | AC 結合入力モード (9)                                    | 0.4  | VDD + 0.3 | $V_{pp}$ |
| $dV/dt$     | 入力スルーレート          |                                                   | 0.2  | 0.5       | V/ns     |
| IDC         | 入力デューティ サイクル      |                                                   | 40   | 60        | %        |
| $I_{IN-DC}$ | DC の入力リーケ電流       | シングル ピン XO_P、 $50\Omega$ および $100\Omega$ の内部終端は無効 | -350 | 350       | $\mu A$  |
| $C_{IN}$    | 各ピンの入力容量          |                                                   |      | 1         | pF       |
| $C_{EXT}$   | 外部 AC カップリング キャップ |                                                   |      | 10        | nF       |

#### APLL/VCO 特性

|                      |                |                                          |         |        |             |
|----------------------|----------------|------------------------------------------|---------|--------|-------------|
| $f_{PFD}$            | PFD 周波数範囲      | BAW APLL 分周フィードバック デバイダ                  |         | 110    | MHz         |
|                      |                | APLL2 分周フィードバック デバイダ                     |         | 125    | MHz         |
| $f_{VCO2}$           | VCO2 周波数範囲     |                                          | 5595    | 5950   | MHz         |
| $f_{VCO1}$           | VCO1 周波数範囲     |                                          | 2457.35 | 2457.6 | 2457.85 MHz |
| $t_{APLL2-LOCK}$     | APLL2 ロック時間    | ソフトリセットまたはハードリセットと安定した APLL2 出力までの時間。    |         | 350    | 460 ms      |
| $t_{BAW\ APPL-LOCK}$ | BAW APLL ロック時間 | ソフトリセットまたはハードリセットと安定した BAW APLL 出力までの時間。 |         | 12.5   | 13 ms       |

推奨動作条件範囲内 (特に記述のない限り)

| パラメータ                   |                        | テスト条件                                                                                                                           | 最小値   | 標準値                    | 最大値   | 単位   |
|-------------------------|------------------------|---------------------------------------------------------------------------------------------------------------------------------|-------|------------------------|-------|------|
| <b>HSDS 出力特性 (OUTx)</b> |                        |                                                                                                                                 |       |                        |       |      |
| $f_{OUT}$               | 出力周波数範囲                |                                                                                                                                 | 1E-6  |                        | 1250  | MHz  |
| $V_{OUT-DIFF}$          | 差動出力スイング               |                                                                                                                                 |       | $2 \times V_{OD-HSDS}$ |       | mVpp |
| $V_{OD-HSDS}$           | HSDS 出力電圧スイング          | $f_{out} < 100\text{MHz}, I_{out} = 4\text{mA}$                                                                                 | 350   | 400                    | 440   | mV   |
|                         |                        | $f_{out} < 100\text{MHz}, I_{out} = 7\text{mA}$                                                                                 | 625   | 700                    | 750   | mV   |
|                         |                        | $f_{out} < 100\text{MHz}, I_{out} = 10\text{mA}$                                                                                | 900   | 975                    | 1050  | mV   |
|                         |                        | $100\text{MHz} \leq f_{out} \leq 325\text{MHz}, I_{out} = 4\text{mA}$                                                           | 335   | 400                    | 445   | mV   |
|                         |                        | $100\text{MHz} \leq f_{out} \leq 325\text{MHz}, I_{out} = 5\text{mA}$                                                           | 425   | 500                    | 575   | mV   |
|                         |                        | $100\text{MHz} \leq f_{out} \leq 325\text{MHz}, I_{out} = 6\text{mA}$                                                           | 510   | 600                    | 690   | mV   |
|                         |                        | $100\text{MHz} \leq f_{out} \leq 325\text{MHz}, I_{out} = 7\text{mA}$                                                           | 595   | 700                    | 805   | mV   |
|                         |                        | $100\text{MHz} \leq f_{out} \leq 325\text{MHz}, I_{out} = 8\text{mA}$                                                           | 680   | 800                    | 920   | mV   |
|                         |                        | $100\text{MHz} \leq f_{out} \leq 325\text{MHz}, I_{out} = 9\text{mA}$                                                           | 765   | 900                    | 1035  | mV   |
|                         |                        | $100\text{MHz} \leq f_{out} \leq 325\text{MHz}, I_{out} = 10\text{mA}$                                                          | 850   | 1000                   | 1150  | mV   |
|                         |                        | $325\text{MHz} < f_{out} \leq 800\text{MHz}, I_{out} = 4\text{mA}$                                                              | 300   | 350                    | 400   | mV   |
|                         |                        | $325\text{MHz} < f_{out} \leq 800\text{MHz}, I_{out} = 7\text{mA}$                                                              | 580   | 640                    | 700   | mV   |
|                         |                        | $325\text{MHz} < f_{out} \leq 800\text{MHz}, I_{out} = 10\text{mA}$                                                             | 800   | 865                    | 940   | mV   |
|                         |                        | $800\text{MHz} < f_{out} \leq 1250\text{MHz}, I_{out} = 4\text{mA}$                                                             | 235   | 320                    | 400   | mV   |
|                         |                        | $800\text{MHz} < f_{out} \leq 1250\text{MHz}, I_{out} = 7\text{mA}$                                                             | 480   | 625                    | 740   | mV   |
|                         |                        | $800\text{MHz} < f_{out} \leq 1250\text{MHz}, I_{out} = 10\text{mA}$                                                            | 600   | 800                    | 1000  | mV   |
| $V_{OH}$                | 出力電圧 High              |                                                                                                                                 |       | $V_{OL} + V_{OD}$      |       | mVpp |
| $V_{OL}$                | 出力電圧 Low               | VCM レベル = s1                                                                                                                    | 50    | 150                    | 250   | mV   |
|                         |                        | VCM レベル = s2+3                                                                                                                  | 300   | 470                    | 720   | mV   |
| $V_{CM}$                | 出力同相電圧                 | VCM レベル = s1 または s2+3                                                                                                           |       | $V_{OL} + V_{OD}/2$    |       | V    |
|                         |                        | VCM レベル = s2, $I_{out} = 4\text{mA}$                                                                                            | 0.6   | 0.7                    | 0.8   | V    |
|                         |                        | VCM レベル = s3, $I_{out} = 4\text{mA}$                                                                                            | 1.125 | 1.25                   | 1.375 | V    |
| $t_{SKEW}$              | 出力スキュー <sup>(13)</sup> | 同じ APPLL、同じポスト・デバイダとチャネル・デバイダの値、同じバンク                                                                                           |       |                        | 50    | ps   |
|                         |                        | バンク間は、同じ APPLL、同じポスト・デバイダとチャネル・デバイダの値                                                                                           |       |                        | 80    | ps   |
| $t_R/t_F$               | 立ち上がり / 立ち下がり時間        | $f_{OUT} < 100\text{MHz}, 20\% \sim 80\%, OUT\_x\_CAP\_EN = 0, C_L = 2\text{pF}$                                                | 200   | 250                    | 350   | ps   |
|                         |                        | $100\text{MHz} \leq f_{OUT} \leq 325\text{MHz}, 20\% \sim 80\%, I_{out} \geq 8\text{mA}, OUT\_x\_CAP\_EN = 0, C_L = 2\text{pF}$ | 165   | 225                    | 260   | ps   |
|                         |                        | $100\text{MHz} \leq f_{OUT} \leq 325\text{MHz}, 20\% \sim 80\%, OUT\_x\_CAP\_EN = 0, C_L = 2\text{pF}$                          | 175   | 230                    | 300   | ps   |
|                         |                        | $325\text{MHz} < f_{OUT} \leq 800\text{MHz}, 20\% \sim 80\%, OUT\_x\_CAP\_EN = 0, C_L = 2\text{pF}$                             | 150   | 215                    | 285   | ps   |
|                         |                        | $800\text{MHz} < f_{OUT} \leq 1250\text{MHz}, 20\% \sim 80\%, OUT\_x\_CAP\_EN = 0, C_L = 2\text{pF}$                            | 120   | 205                    | 250   | ps   |
| ODC                     | 出力デューティ サイクル           |                                                                                                                                 | 48    |                        | 52    | %    |
| <b>HCSL 出力特性 (OUTx)</b> |                        |                                                                                                                                 |       |                        |       |      |
| $f_{OUT}$               | 出力周波数範囲                | HSCL 出力モード                                                                                                                      | 25    | 100                    | 650   | MHz  |
| $V_{OL}$                | 出力電圧 Low               |                                                                                                                                 | -150  | 0                      | 150   | mV   |

推奨動作条件範囲内 (特に記述のない限り)

| パラメータ               |                        | テスト条件                                                   | 最小値  | 標準値 | 最大値  | 単位 |
|---------------------|------------------------|---------------------------------------------------------|------|-----|------|----|
| V <sub>OH</sub>     | 出力電圧 High              |                                                         | 600  | 750 | 900  | mV |
| V <sub>MIN</sub>    | 出力電圧 (最小値)             | アンダーシュートを含む                                             | -300 | 0   | 150  | mV |
| V <sub>MAX</sub>    | 出力電圧 (最大)              | オーバーシュートを含む                                             | 600  | 750 | 1150 | mV |
| dV/dt               | 差動出力スルーレート             | 中心点の周囲 ±150mV、<br>OUT_x_CAP_EN = 1、C <sub>L</sub> = 2pF | 2    | 4   | V/ns |    |
| dV/dt               | 差動出力スルーレート             | 中心点の周囲 ±150mV、<br>OUT_x_CAP_EN = 0、C <sub>L</sub> = 2pF | 3    | 5   | V/ns |    |
| t <sub>SKW</sub>    | 出力スキュー <sup>(13)</sup> | 同じ APLL、同じポスト・デバイダとチャネル・デバイダの値、同じバンク                    |      | 50  |      | ps |
|                     |                        | バンク間は、同じ APLL、同じポスト・デバイダとチャネル・デバイダの値                    |      | 80  |      | ps |
| V <sub>CROSS</sub>  | 絶対電圧交差ポイント             | f <sub>OUT</sub> = 100MHz                               | 300  | 500 |      | mV |
| ΔV <sub>CROSS</sub> | 電圧交差ポイントの変動            | f <sub>OUT</sub> = 100MHz                               |      | 75  |      | mV |
| ODC                 | 出力デューティ サイクル           |                                                         | 45   | 55  |      | %  |

#### 1.8V LVC MOS 出力特性 (OUT0、OUT1)

|                              |                   |                                                                                      |      |     |     |
|------------------------------|-------------------|--------------------------------------------------------------------------------------|------|-----|-----|
| f <sub>OUT</sub>             | 出力周波数範囲           |                                                                                      | 1E-6 | 200 | MHz |
| V <sub>OH</sub>              | 出力 HIGH 電圧        | I <sub>OH</sub> = -2mA                                                               | 1.5  |     | V   |
| V <sub>OL</sub>              | 出力 LOW 電圧         | I <sub>OL</sub> = 2mA                                                                |      | 0.2 | V   |
| t <sub>R/t<sub>F</sub></sub> | 出力立ち上がり / 立ち下がり時間 | 20%~80%                                                                              |      | 150 | ps  |
| t <sub>SK</sub>              | 出力間スキュー           | 同じ極性、同じ APLL ポスト デバイダおよび出力デバイダの値を持つ OUT0_P、OUT0_N、OUT1_P、OUT1_N。同じ極性と出力タイプ (LVC MOS) |      | 60  | ps  |
|                              |                   | 同じ APLL、同じポスト デバイダと出力 デバイダの値。LVC MOS 出力と差動出力間のスキュー                                   | 0.7  | 1   | 1.3 |
| ODC                          | 出力デューティ サイクル      |                                                                                      | 45   | 55  | %   |
| R <sub>OUT</sub>             | 出力インピーダンス         |                                                                                      | 54   | 64  | 75  |

#### 2.65V LVC MOS 出力特性 (OUT0、OUT1)

|                                 |                                              |                                                                                     |      |      |        |
|---------------------------------|----------------------------------------------|-------------------------------------------------------------------------------------|------|------|--------|
| f <sub>OUT</sub>                | 出力周波数範囲                                      |                                                                                     | 1E-6 | 200  | MHz    |
| V <sub>OH</sub>                 | 出力 HIGH 電圧                                   | I <sub>OH</sub> = -2mA                                                              | 2.3  |      | V      |
| V <sub>OL</sub>                 | 出力 LOW 電圧                                    | I <sub>OL</sub> = 2mA                                                               |      | 0.2  | V      |
| t <sub>R/t<sub>F</sub></sub>    | 出力立ち上がり / 立ち下がり時間                            | 20%~80%                                                                             |      | 150  | ps     |
| t <sub>SK</sub>                 | 出力間スキュー                                      | 同じ極性、同じ APLL ポスト デバイダおよび出力デバイダの値を持つ OUT_P、OUT0_N、OUT1_P、OUT1_N。同じ極性と出力タイプ (LVC MOS) |      | 60   | ps     |
|                                 |                                              | 同じ APLL、同じポスト デバイダと出力 デバイダの値。LVC MOS 出力と差動出力間のスキュー                                  | 0.7  | 1.0  | 1.3    |
| P <sub>N</sub> <sub>FLOOR</sub> | 出力位相ノイズ フロア<br>(f <sub>OFFSET</sub> > 10MHz) | 25MHz                                                                               |      | -155 | dBc/Hz |
| ODC                             | 出力デューティ サイクル                                 |                                                                                     | 45   | 55   | %      |
| R <sub>OUT</sub>                | 出力インピーダンス                                    |                                                                                     | 40   | 50   | 65     |

#### 3.3V LVC MOS GPIO クロック 出力特性 (GPIO0、GPIO1、GPIO2)

|                  |            |                       |  |     |     |
|------------------|------------|-----------------------|--|-----|-----|
| f <sub>OUT</sub> | 最高出力周波数    | GPIO1、GPIO2           |  | 25  | MHz |
| V <sub>OH</sub>  | 出力 HIGH 電圧 | I <sub>OH</sub> = 2mA |  | 2.4 | V   |

**推奨動作条件範囲内 (特に記述のない限り)**

| パラメータ                          |                   | テスト条件                                                                                            | 最小値  | 標準値 | 最大値 | 単位 |
|--------------------------------|-------------------|--------------------------------------------------------------------------------------------------|------|-----|-----|----|
| V <sub>OL</sub>                | 出力 LOW 電圧         | I <sub>OL</sub> = 2mA                                                                            |      |     | 0.4 | V  |
| I <sub>IH</sub>                | 入力 High 電流        | V <sub>IN</sub> = V <sub>DD</sub>                                                                |      |     | 100 | μA |
| I <sub>IL</sub>                | 出力 LOW 電流         | V <sub>IN</sub> = 0V                                                                             | -100 |     |     | μA |
| t <sub>R</sub> /t <sub>F</sub> | 出力立ち上がり / 立ち下がり時間 | 20% ~ 80%、1kΩ ~ GND                                                                              | 0.5  | 1.3 | 2.6 | ns |
| t <sub>SK</sub>                | 出力間スキュー           | OUT0_P、OUT0_N、OUT1_P、OUT1_N CMOS 出力と比較した GPIO1、GPIO2 出力スキュー。<br>GPIOx_SEL = 115<br>fout = 100kHz |      | 7.5 | 11  | ns |
| ODC                            | 出力デューティ サイクル      |                                                                                                  | 45   |     | 55  | %  |
| R <sub>OUT</sub>               | 出力インピーダンス         |                                                                                                  | 35   | 42  | 50  | Ω  |

**PLL 出力クロックノイズ特性**

|                     |                                         |                                                                                                                   |  |    |    |
|---------------------|-----------------------------------------|-------------------------------------------------------------------------------------------------------------------|--|----|----|
| RJ <sub>APLL1</sub> | APLL1 出力に対する、12kHz ~ 20MHz の積分型 RMS ジッタ | XO = 48MHz、fout = 1228.8MHz、ポストデバイダ P1 <sub>APLL1</sub> = 2、HSDS 出力 VOD $\geq 800\text{mV}$ <sup>(10)</sup>       |  | 45 | fs |
|                     |                                         | XO = 48MHz、fout = 614.4MHz、ポストデバイダ P1 <sub>APLL1</sub> = 4、HSDS 出力 VOD $\geq 800\text{mV}$ <sup>(10)</sup>        |  | 35 | 50 |
|                     |                                         | XO = 48MHz、fout = 491.52MHz、ポストデバイダ P1 <sub>APLL1</sub> = 5、HSDS 出力 VOD $\geq 800\text{mV}$ <sup>(10)</sup>       |  | 40 | 57 |
|                     |                                         | XO = 48MHz、fout = 245.76MHz、ポストデバイダ P1 <sub>APLL1</sub> = 10、HSDS 出力 VOD $\geq 800\text{mV}$ <sup>(10)</sup>      |  | 45 | 64 |
|                     |                                         | XO = 48MHz、fout = 245.76MHz、バイパス ポスト デバイダ P1 <sub>APLL1</sub> = 1、HSDS 出力 VOD $\geq 800\text{mV}$ <sup>(11)</sup> |  | 50 | 62 |
|                     |                                         | XO = 48MHz、fout = 122.88MHz、バイパス ポスト デバイダ P1 <sub>APLL1</sub> = 1、HSDS 出力 VOD $\geq 800\text{mV}$ <sup>(11)</sup> |  | 55 | 86 |
|                     |                                         | XO = 48MHz、f <sub>out</sub> = 245.76MHz、HSDS 出力、すべての VOD レベル <sup>(10)</sup>                                      |  | 50 | 80 |
|                     |                                         | XO = 48MHz、f <sub>out</sub> = 122.88MHz、HSDS 出力、すべての VOD レベル <sup>(10)</sup>                                      |  | 60 | 90 |

推奨動作条件範囲内 (特に記述のない限り)

| パラメータ                      |                                         | テスト条件                                                                                                                                                                                                                                                                      | 最小値  | 標準値 | 最大値    | 単位  |
|----------------------------|-----------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|-----|--------|-----|
| RJ <sub>APLL2</sub>        | APLL2 出力に対する、12kHz ~ 20MHz の積分型 RMS ジッタ | XO = 48MHz、f <sub>out</sub> = 153.6MHz (VCO2 = 5836.8MHz)、155.52MHz (VCO2 = 5598.72MHz)、174.703084MHz (VCO2 = 5765.2MHz)、または 184.32MHz (VCO2 = 5898.24MHz) (APLL2 から)。HSDS 出力、OUT4、OUT5、OUT6、OUT7 または OUT2 および OUT3 からの VOD ≥ 800mV。他のすべての出力バンクの BAW APLL 出力からの 156.25MHz。 | 110  | 150 | fs     |     |
|                            |                                         | XO = 48MHz、f <sub>out</sub> = 161.1328125MHz または 322.265625MHz (VCO2 = 5800.78125MHz)、または APLL2 から 212.5MHz (VCO2 = 5950MHz)。HSDS 出力、OUT4、OUT5、OUT6、OUT7 からの VOD ≥ 800mV。他のすべての出力バンクの BAW APLL 出力からの 156.25MHz。                                                            | 110  | 150 | fs     |     |
|                            |                                         | XO = 48MHz、f <sub>out</sub> = 156.25MHz または 125MHz (VCO2 = 5625MHz)、または APLL2 から 100MHz (VCO2 = 5600MHz)。HSDS 出力、OUT4、OUT5、OUT6、OUT7 または OUT2 および OUT3 からの VOD ≥ 800mV。他のすべての出力バンクの BAW APLL 出力からの 156.25MHz。                                                              | 110  | 150 | fs     |     |
| PSNR <sub>VDDO_0_1</sub>   | 電源ノイズ除去 VDD_0_1                         | VCC=3.3V、V <sub>N</sub> =50mVpp、HSDS、LVDS、または AC-LVPECL 出力。 <a href="#">(12)</a>                                                                                                                                                                                           | -105 |     |        | dBc |
| PSNR <sub>VDDO_2_3</sub>   | 電源ノイズ除去 VDD_2_3                         | VCC=3.3V、V <sub>N</sub> =50mVpp、HSDS、LVDS、または AC-LVPECL 出力。 <a href="#">(12)</a>                                                                                                                                                                                           | -105 |     |        | dBc |
| PSNR <sub>VDDO_4_7</sub>   | 電源ノイズ除去 VDDO_4_7                        | VCC=3.3V、V <sub>N</sub> =50mVpp、HSDS、LVDS、または AC-LVPECL 出力。 <a href="#">(12)</a>                                                                                                                                                                                           | -110 |     |        | dBc |
| PSNR <sub>VDDO_8_11</sub>  | 電源ノイズ除去 VDDO_8_11                       | VCC=3.3V、V <sub>N</sub> =50mVpp、HSDS、LVDS、または AC-LVPECL 出力。 <a href="#">(12)</a>                                                                                                                                                                                           | -110 |     |        | dBc |
| PSNR <sub>VDD_XO</sub>     | 電源ノイズ除去 VDD_XO                          | VCC=3.3V、V <sub>N</sub> =50mVpp、HSDS、LVDS、または AC-LVPECL 出力。 <a href="#">(12)</a>                                                                                                                                                                                           | -100 |     |        | dBc |
| PSNR <sub>VDD_APOLL2</sub> | 電源ノイズ除去 VDD_APOLL2                      | VCC=3.3V、V <sub>N</sub> =50mVpp、HSDS、LVDS、または AC-LVPECL 出力。 <a href="#">(12)</a>                                                                                                                                                                                           | -105 |     |        | dBc |
| PSNR <sub>VDD_APOLL1</sub> | 電源ノイズ除去 VDD_APOLL1                      | VCC=3.3V、V <sub>N</sub> =50mVpp、HSDS、LVDS、または AC-LVPECL 出力。 <a href="#">(12)</a>                                                                                                                                                                                           | -105 |     |        | dBc |
| PSNR <sub>VDD_DIG</sub>    | 電源ノイズ除去 VDD_DIG                         | VCC=3.3V、V <sub>N</sub> =50mVpp、HSDS、LVDS、または AC-LVPECL 出力。 <a href="#">(12)</a>                                                                                                                                                                                           | -120 |     |        | dBc |
| <b>PCIe ジッタ特性</b>          |                                         |                                                                                                                                                                                                                                                                            |      |     |        |     |
| J <sub>PCIE-Gen1-CC</sub>  | PCIe Gen 1 (2.5 GT/s) 共通クロックのジッタ        | APLL2 または APOLL1 出力、3 倍のノイズ折りたたみ                                                                                                                                                                                                                                           | 0.8  | 5   | ps p-p |     |
| J <sub>PCIE-Gen2-CC</sub>  | PCIe Gen 2 (5.0 GT/s) 共通クロック ジッタ        | APLL2 または APOLL1 出力、3 倍のノイズ折りたたみ                                                                                                                                                                                                                                           | 85   | 250 | fs RMS |     |
| J <sub>PCIE-Gen3-CC</sub>  | PCIe Gen 3 (8 GT/s) 共通クロック ジッタ          | APLL2 または APOLL1 出力、3 倍のノイズ折りたたみ                                                                                                                                                                                                                                           | 25   | 100 | fs RMS |     |
| J <sub>PCIE-Gen4-CC</sub>  | PCIe Gen 4 (16 GT/s) 共通クロック ジッタ         | APLL2 または APOLL1 出力、3 倍のノイズ折りたたみ                                                                                                                                                                                                                                           | 25   | 100 | fs RMS |     |
| J <sub>PCIE-Gen5-CC</sub>  | PCIe Gen 5 (64 GT/s) 共通クロック ジッタ         | APLL2 または APOLL1 出力、3 倍のノイズ折りたたみ                                                                                                                                                                                                                                           | 9    | 50  | fs RMS |     |

推奨動作条件範囲内 (特に記述のない限り)

| パラメータ                     |                                | テスト条件                                                                                                                                                 | 最小値                               | 標準値  | 最大値      | 単位        |
|---------------------------|--------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------|------|----------|-----------|
| $J_{\text{PCle-Gen6-CC}}$ |                                | PCIe Gen 6 (32 GT/s) 共通クロック ジッタ                                                                                                                       | APLL2 または APPLL1 出力、3 倍のノイズ 折りたたみ |      | 6        | 40 fs RMS |
| <b>DPLL の特性</b>           |                                |                                                                                                                                                       |                                   |      |          |           |
| $f_{\text{TDC}}$          | DPLLx の TDC レート範囲              |                                                                                                                                                       | 1E-6                              | 26   | MHz      |           |
| $d\phi/dt$                | スイッチオーバー中の位相スルーリング             | プログラマブルな範囲                                                                                                                                            |                                   | 695  | ns/s     |           |
| DPLL-BW                   | DPLL ループ帯域幅                    | プログラム可能なループ帯域幅 <sup>(17)</sup>                                                                                                                        | 1E-3                              | 4000 | Hz       |           |
| $J_{\text{PK}}$           | DPLL 閉ループ ジッタのピーク              |                                                                                                                                                       |                                   | 0.1  |          | dB        |
| $J_{\text{TOL}}$          | ジッタの許容範囲                       | G.8262 Options 1 と 2 に準拠。ジッタ変調 = 10Hz, 25.78152Gbps ラインレート                                                                                            |                                   | 6455 | UI p-p   |           |
| <b>DCO の特性</b>            |                                |                                                                                                                                                       |                                   |      |          |           |
| $f_{\text{DCO-DPLL}}$     | DPLL DCO の周波数チューニング範囲          | DPLLx                                                                                                                                                 | -200                              | 200  | ppm      |           |
| $f_{\text{DCO-APLL}}$     | DCO 周波数のチューニング範囲               | ホールドオーバー状態の BAW APPLL または APPLL のみの動作。                                                                                                                | -200                              | 200  | ppm      |           |
|                           |                                | APLL2、は、ホールドオーバー状態または APPLL 単独動作モードでも動作可能。                                                                                                            | -1000                             | 1000 | ppm      |           |
| <b>ゼロ遅延モード (ZDM) 特性</b>   |                                |                                                                                                                                                       |                                   |      |          |           |
| $f_{\text{OUT-ZDM}}$      | ZDM を有効にした場合の出力周波数範囲           | DPLL1: OUT0 または OUT10                                                                                                                                 | 1E-6                              | 1250 | MHz      |           |
|                           |                                | DPLL2: OUT0 または OUT4                                                                                                                                  | 1E-6                              | 700  | MHz      |           |
| $t_{\text{DLY-ZDM}}$      | ZDM を有効にした場合の入力から出力への伝播遅延      | OUT0, $f_{\text{IN}} \leq f_{\text{TDC\_MAX}}$ , $f_{\text{OUT}} \leq f_{\text{TDC\_MAX}}$ , DPLLx_PH_OFFSET = 172500                                 |                                   | 150  | ps       |           |
| $t_{\text{DLY-VAR-ZDM}}$  | ZDM を有効にした場合の入力から出力への伝播遅延の変化   | OUT0, $f_{\text{IN}} \leq f_{\text{TDC\_MAX}}$ , $f_{\text{OUT}} \leq f_{\text{TDC\_MAX}}$ , DPLLx_PH_OFFSET = 0                                      |                                   | 65   | $\pm$ ps |           |
| <b>1PPS れふえレンズ特性</b>      |                                |                                                                                                                                                       |                                   |      |          |           |
| $t_{\text{DPLL\_FL}}$     | 1PPS リファレンスによる DPLL 周波数ロック時間   | XO = 48Mhz、初期誤差 = $\pm 25\text{pb}$ 、 $-180^\circ \leq \Theta \leq 180^\circ$ 。DPLL LBW = 10MHz、周波数ロック $\Delta f_{\text{out}} \leq \pm 4.6\text{ppm}$ |                                   | 5    | 6        | s         |
| $t_{\text{DPLL\_PL}}$     | 1PPS リファレンスによる DPLL フェーズのロック時間 | XO = 48Mhz、初期誤差 = $\pm 25\text{pb}$ 、 $-180^\circ \leq \Theta \leq 180^\circ$ 。DPLL LBW = 10MHz、DPLL LBW = 10Mhz、フェーズロック $\leq \pm 100\text{ns}$      |                                   | 34   | 38       | s         |
| <b>ヒットレス スイッチング特性</b>     |                                |                                                                                                                                                       |                                   |      |          |           |
| $t_{\text{HIT}}$          | スイッチオーバー中の位相遷移                 | INx = 1Hz, INy = 1Hz、周波数はロック。INx と INy の相対位相オフセット- $180^\circ \leq \Theta \leq 180^\circ$ 。DPLL LBW = 10MHz。                                          |                                   | 4    |          | $\pm$ ps  |
|                           |                                | INx = 8kHz, INy = 8kHz、周波数はロック。INx と INy の相対位相オフセット- $180^\circ \leq \Theta \leq 180^\circ$ 。DPLL LBW = 1Hz                                           |                                   | 19   |          | $\pm$ ps  |
|                           |                                | Nx = 25MHz, NY = 25MHz、周波数はロックされています。INx と INy の相対位相オフセット- $180^\circ \leq \Theta \leq 180^\circ$ 。DPLL LBW = 1Hz                                     |                                   | 1.8  |          | $\pm$ ps  |

推奨動作条件範囲内 (特に記述のない限り)

| パラメータ               |                                | テスト条件                                                                                                                                          | 最小値                     | 標準値   | 最大値 | 単位        |
|---------------------|--------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------|-------|-----|-----------|
| $f_{HIT}$           | スイッチオーバー中の周波数遷移                | INx = 1Hz、INy = 1Hz、周波数はロック。<br>INx と INy の相対位相オフセット-<br>$180^\circ \leq \Theta \leq 180^\circ$ 。DPLL LBW = 10mHz                              |                         | 0.85  |     | $\pm ppb$ |
|                     |                                | INx = 8kHz、INy = 8kHz、周波数はロック。<br>INx と INy の相対位相オフセット-<br>$180^\circ \leq \Theta \leq 180^\circ$ 。DPLL LBW = 1Hz                              |                         | 0.45  |     | $\pm ppb$ |
|                     |                                | INx = 25MHz、INy = 25MHz、周波数はロック。<br>INx と INy の相対位相オフセット-<br>$180^\circ \leq \Theta \leq 180^\circ$ 。DPLL LBW = 1Hz                            |                         | 0.63  |     | $\pm ppb$ |
| プログラム可能出力遅延特性       |                                |                                                                                                                                                |                         |       |     |           |
| $t_{ANA-DLY}$       | アナログ遅延のステップサイズ <sup>(13)</sup> | BAW APLL = 2457.6MHz、VCO ポストデバイダ = 2、0.5x 範囲スケール、1Hz ≤ OUTx ≤ 122.88MHz、<br>ANA_DELAY_LINEARITY_CODE = 2                                       |                         | 13.13 |     | ps        |
|                     |                                | BAW APLL = 2457.6MHz、VCO ポストデバイダ = 1、2x 範囲スケール、1Hz ≤ OUTx ≤ 122.88MHz、<br>ANA_DELAY_LINEARITY_CODE = 5                                         |                         | 26.25 |     | ps        |
|                     |                                | APLL2 = 5625.0MHz、VCO ポストデバイダ = 3、1x 範囲スケール、1Hz ≤ OUTx ≤ 156.25MHz、<br>ANA_DELAY_LINEARITY_CODE = 3                                            |                         | 17.2  |     | ps        |
|                     |                                | APLL2 = 5625.0MHz、VCO ポストデバイダ = 4、1x 範囲; 1Hz ≤ OUTx ≤ 156.25MHz、<br>ANA_DELAY_LINEARITY_CODE = 4                                               |                         | 22.9  |     | ps        |
| $t_{ANA-DLY-ERR}$   | アナログ遅延ステップサイズ誤差                | BAW APLL = 2457.6MHz、VCO ポストデバイダ = 2、0.5x 範囲スケール、1Hz ≤ OUTx ≤ 122.88MHz、<br>ANA_DELAY_LINEARITY_CODE = 2                                       | -6.56                   | 6.56  |     | ps        |
|                     |                                | BAW APLL = 2457.6MHz、VCO ポストデバイダ = 1、2x 範囲スケール、1Hz ≤ OUTx ≤ 122.88MHz、<br>ANA_DELAY_LINEARITY_CODE = 5                                         | -13.13                  | 13.13 |     | ps        |
|                     |                                | APLL2 = 5625.0MHz、VCO ポストデバイダ = 3、1x 範囲スケール、1Hz ≤ OUTx ≤ 156.25MHz、<br>ANA_DELAY_LINEARITY_CODE = 3                                            | -8.6                    | 8.6   |     | ps        |
|                     |                                | APLL2 = 5625.0MHz、VCO ポストデバイダ = 4、1x 範囲; 1Hz ≤ OUTx ≤ 156.25MHz、<br>ANA_DELAY_LINEARITY_CODE = 4                                               | -11.45                  | 11.45 |     | ps        |
| $t_{ANA-DLY-RANGE}$ | アナログ遅延範囲                       |                                                                                                                                                | $31 \times t_{ANA-DLY}$ |       |     | ps        |
| $t_{ANA-DLY-ACC}$   | アナログ遅延の精度                      | アナログ遅延範囲全体にわたる任意設定<br>$N = 0 \sim 31$ のアナログ遅延の絶対精度。<br>期待値に対する実際の値の最悪ケースの誤差 $N \times t_{ANA-DLY-STEP}$ for ANA_DELAY_LINEARITY_CODE = 3, 4, 5 | -25                     | 25    |     | ps        |
| $t_{ANA-DLY-LIN}$   | アナログ遅延の直線性 <sup>(15)</sup>     | ANA_DELAY_LINEARITY_CODE = 2                                                                                                                   | 333                     | 450   |     | ps        |
|                     |                                | ANA_DELAY_LINEARITY_CODE = 3                                                                                                                   | 450                     | 600   |     | ps        |
|                     |                                | ANA_DELAY_LINEARITY_CODE = 4                                                                                                                   | 600                     | 750   |     | ps        |
|                     |                                | ANA_DELAY_LINEARITY_CODE = 5                                                                                                                   | 750                     | 1050  |     | ps        |

**推奨動作条件範囲内 (特に記述のない限り)**

| パラメータ                                                                     |                                                                             | テスト条件                                    | 最小値 | 標準値   | 最大値 | 単位  |
|---------------------------------------------------------------------------|-----------------------------------------------------------------------------|------------------------------------------|-----|-------|-----|-----|
| $t_{DIG-DLY}$                                                             | デジタル遅延のステップサイズ                                                              | VCO ポスト デバイダ周波数出力 = 2457.6MHz、ハーフステップ設定  |     | 196.6 |     | ps  |
|                                                                           |                                                                             | VCO ポスト デバイダ周波数出力 = 2457.6MHz、フルステップ設定   |     | 786.4 |     | ps  |
| <b>3 レベル ロジック入力特性 (GPIO0, GPIO1, GPIO2, SCS_ADD)</b>                      |                                                                             |                                          |     |       |     |     |
| $V_{IH}$                                                                  | 入力 High 電圧                                                                  |                                          | 1.4 |       |     | V   |
| $V_{IM}$                                                                  | 入力 MID 電圧                                                                   |                                          | 0.6 | 0.95  |     | V   |
| $V_{IL}$                                                                  | 入力 MID 電圧自己バイアス                                                             | 内部バイアスと PD# が Low にプルされた<br>入力フローティング    | 0.7 | 0.9   |     | V   |
| $R_{IM-PD}$                                                               | MID レベルの自己バイアス用の内<br>部プルダウン抵抗 <sup>(16)</sup>                               |                                          | 145 | 163   | 180 | kΩ  |
| $R_{IM-PU}$                                                               | 中間レベルの自己バイアス用の内<br>部プルアップ <sup>(16)</sup>                                   |                                          | 470 | 526   | 580 | kΩ  |
| $V_{IL}$                                                                  | 入力 Low 電圧                                                                   |                                          |     | 0.4   |     | V   |
| $I_{IH}$                                                                  | 入力 High 電流                                                                  | $V_{IH} = VDD$                           | -40 | 40    |     | μA  |
| $I_{IL}$                                                                  | 入力 Low 電流                                                                   | $V_{IL} = GND$                           | -40 | 40    |     | μA  |
| $C_{IN}$                                                                  | 入力容量                                                                        |                                          |     | 2     |     | pF  |
| <b>2 レベルロジック入力特性 (PD#, SCK, SDIO, SCS_ADD、電源投入後の GPIO0, GPIO1, GPIO2)</b> |                                                                             |                                          |     |       |     |     |
| $V_{IH}$                                                                  | 入力 High 電圧                                                                  |                                          | 1.2 |       |     | V   |
| $V_{IL}$                                                                  | 入力 Low 電圧                                                                   |                                          |     | 0.4   |     | V   |
| $I_{IH}$                                                                  | 入力 High 電流                                                                  | $V_{IH} = VDD$ (PD# を除く)                 | -40 | 40    |     | μA  |
| $I_{IL}$                                                                  | 入力 Low 電流                                                                   | $V_{IL} = GND$ (PD# を除く)                 | -40 | 40    |     | μA  |
| $I_{IH}$                                                                  | 入力 High 電流                                                                  | $V_{IH} = VDD$ 、PD# (内部 200kΩ プルアッ<br>プ) | -57 | 24    |     | μA  |
| $I_{IL}$                                                                  | 入力 Low 電流                                                                   | $V_{IL} = GND$ 、PD# (内部 200kΩ プルアッ<br>プ) | -57 | 24    |     | μA  |
| $t_{WIDTH}$                                                               | GPIO SYNC、SYSREF 要求、<br>TEC トリガ、DPLL 入力選択、<br>FDEV トリガ、FDEV_dir の入力パ<br>レス幅 | モノトニック エッジ                               |     | 200   |     | ns  |
| $C_{IN}$                                                                  | 入力容量                                                                        |                                          |     | 2     |     | pF  |
| <b>ロジック出力特性 (GPIO0, GPIO1, GPIO2, SDIO)</b>                               |                                                                             |                                          |     |       |     |     |
| $V_{OH}$                                                                  | 出力 HIGH 電圧                                                                  | $I_{OH} = 1mA$                           | 2.4 |       |     | V   |
| $V_{OL}$                                                                  | 出力 LOW 電圧                                                                   | $I_{OL} = 1mA$                           |     | 0.4   |     | V   |
| $t_R/t_F$                                                                 | 出力立ち上がり / 立ち下がり時間                                                           | 20% ~ 80%、LVC MOS モード、1kΩ か<br>ら GND へ   |     | 500   |     | ps  |
| <b>オープンンドレイン出力 (GPIO0, GPIO1, GPIO2, SDA)</b>                             |                                                                             |                                          |     |       |     |     |
| $V_{OL}$                                                                  | 出力 Low レベル                                                                  | $I_{OL} = 3mA$                           |     | 0.3   |     | V   |
|                                                                           |                                                                             | $I_{OL} = 6mA$                           |     | 0.6   |     | V   |
| $I_{OH}$                                                                  | 出力リーケ電流                                                                     |                                          | -15 | 15    |     | μA  |
| <b>SPI タイミング要件 (SDIO, SCK, SCS_ADD)</b>                                   |                                                                             |                                          |     |       |     |     |
| $f_{SCK}$                                                                 | SPI クロック レート                                                                |                                          |     | 20    |     | MHz |
|                                                                           | SPI クロック レート、SRAM の読み<br>取りおよび書き込み動作中                                       |                                          |     | 5     | 10  | MHz |
| $t_1$                                                                     | SCS から SCK までのセットアップ<br>時間 (通信サイクル開始)                                       |                                          |     | 10    |     | ns  |

**推奨動作条件範囲内 (特に記述のない限り)**

| パラメータ                                   |                                   | テスト条件                           | 最小値 | 標準値 | 最大値 | 単位      |
|-----------------------------------------|-----------------------------------|---------------------------------|-----|-----|-----|---------|
| $t_2$                                   | SDI から SCK までのセットアップ時間            |                                 | 10  |     |     | ns      |
| $t_3$                                   | SDI から SCK までのホールド時間              |                                 | 10  |     |     | ns      |
| $t_4$                                   | SCK High 時間                       |                                 | 25  |     |     | ns      |
| $t_5$                                   | SCK Low 時間                        |                                 | 25  |     |     | ns      |
| $t_6$                                   | SCK から SDO への有効なリードバック データ        |                                 |     | 20  |     | ns      |
| $t_7$                                   | SCS パルス幅                          |                                 | 20  |     |     | ns      |
| $t_8$                                   | SCK から SCS までのセットアップ時間 (通信サイクル終了) |                                 | 10  |     |     | ns      |
| <b>I<sup>2</sup>C タイミング要件 (SDA、SCL)</b> |                                   |                                 |     |     |     |         |
| $V_{IH}$                                | 入力 High 電圧                        |                                 | 1.2 |     |     | V       |
| $V_{IL}$                                | 入力 Low 電圧                         |                                 |     | 0.5 |     | V       |
| $I_{IH}$                                | 入力リーケージ                           |                                 | -15 | 15  |     | $\mu$ A |
| $C_{IN}$                                | 入力容量                              |                                 |     | 2   |     | pF      |
| $V_{OL}$                                | 出力 LOW 電圧                         | $I_{OL} = 3mA$                  |     | 0.3 |     | V       |
| $V_{OL}$                                | 出力 LOW 電圧                         | $I_{OL} = 6mA$                  |     | 0.6 |     | V       |
| $f_{SCL}$                               | $I^2C$ クロック レート                   | 標準                              |     | 100 |     | kHz     |
|                                         |                                   | ファスト モード                        |     | 400 |     |         |
| $t_{SU(START)}$                         | START 条件のセットアップ時間                 | SCL が High になってから SDA が Low になる | 0.6 |     |     | $\mu$ s |
| $t_{H(START)}$                          | START 条件のホールド時間                   | SDA が Low になってから SDA が High になる | 0.6 |     |     | $\mu$ s |
| $t_{W(SCLH)}$                           | SCL パルス幅 High                     |                                 | 0.6 |     |     | $\mu$ s |
| $t_{W(SCLL)}$                           | SCL パルス幅 Low                      |                                 | 1.3 |     |     | $\mu$ s |
| $t_{SU(SDA)}$                           | SDA のセットアップ時間                     |                                 | 100 |     |     | ns      |
| $t_{H(SDA)}$                            | SDA のホールド時間                       | SCL が Low になってから SDA が有効になる     | 0   | 0.9 |     | $\mu$ s |
| $t_{R(IN)}$                             | SDA/SCL 入力立ち上がり時間                 |                                 |     | 300 |     | ns      |
| $t_{F(IN)}$                             | SDA/SCL 入力立ち下がり時間                 |                                 |     | 300 |     | ns      |
| $t_{F(OUT)}$                            | SDA 出力立ち下がり時間                     | $C_{BUS} \leq 400pF$            |     | 300 |     | ns      |
| $t_{SU(STOP)}$                          | ストップ条件のセットアップ時間                   |                                 | 0.6 |     |     | $\mu$ s |
| $t_{BUS}$                               | STOP と START 間のバス解放時間             |                                 | 1.3 |     |     | $\mu$ s |
| $t_{VD-DAT}$                            | データ有効時間                           |                                 |     | 0.9 |     | $\mu$ s |
| $t_{VD-ACK}$                            | データ有効アクリッジ時間                      |                                 |     | 0.9 |     | $\mu$ s |
| <b>EEPROM の特性</b>                       |                                   |                                 |     |     |     |         |
| $n_{EE-CYC}$                            | EEPROM プログラミング サイクル               |                                 |     | 100 |     | サイクル    |
| $t_{SRAM-R/W}$                          | バイト間の EEPROM SRAM 読み取り/書き込み時間遅延   |                                 | 0   |     |     | ms      |

- (1) これは 1 つの XO ダブラの電流消費量です。すべての XO ダ布拉は同量の電流を消費します。
- (2) これは 1 つの DPLL の電流消費量です。各 DPLL は同量の電流を消費します。
- (3)  $REFx\_ITYPE = 8$  または 12。
- (4)  $REFx\_ITYPE = 1, 3,$  または 5、非駆動入力は GND に直接接続、コンデンサは GND に、または  $50\Omega$  は GND に接続。
- (5)  $REFx\_ITYPE = 1, 3,$  または 5。
- (6) 同相電圧と DC 結合された異なる入力電圧の組み合わせは、絶対最大定格を超えないようにしてください。

- (7) XO 入力周波数が APLL 位相検出器でサポートされる最大比較周波数を上回っている場合は、APLL の R デバイダを 2 分周の最小値に設定する必要があります。
- (8) レジスタ XO\_ITYPE = 8 または 12。
- (9) レジスタ XO\_ITYPE = 1, 3, または 5
- (10) OUT0～(または OUT11) は、または APLL1 のポスト デバイダをソースとして供給されます。
- (11) および APLL1 のポスト デバイダは、P1APLL1 = 1 に設定することでバイパスされます。OUT0～OUT11 まで、チャネル分圧器から供給されます。
- (12) PSNR は、振幅  $V_N$  および周波数 100kHz ~ 10MHz の正弦波ノイズが  $1.0\mu F$  のデカップリング容量を持つ VDD および VDDO ピンに注入されたときに dBc で測定される単側波帶スプリアス レベルです。
- (13) 出力 デバイダは同期されています。パワーアップまたは SYNC\_SW から取得された同期ステータス。
- (14) 標準的なアナログ遅延ステップ サイズは、APLL ポスト デバイダ出力周期を 31 で割り、アナログ遅延範囲スケール値 0.5、1、または 2 を掛けた値に基づきます。
- (15) アナログ遅延の直線性は通常、アナログ遅延範囲の周期  $t_{ANA-DLY-RANGE}$  に基づいて選択されます。
- (16) 内部ブルアップ抵抗の変化はブルダウン抵抗の変化を追跡し、一貫した中間電圧自己バイアス比を維持します。
- (17) DPLL ループ帯域幅は、TDC 周波数の 1/100 未満、APLL ループ帯域幅の 1/10 未満である必要があります。

## ADVANCE INFORMATION

### 5.6 タイミング図



図 5-1. SPI 書き込みタイミング図



図 5-2. SPI 4 線式読み出しタイミング図



図 5-3. SPI 3 線式読み出しタイミング図



図 5-4. I<sup>2</sup>C のタイミング図



図 5-5. 差動出力電圧と立ち上がり / 立ち下がり時間



図 5-6. シングルエンド出力電圧と立ち上がり / 立ち下がり時間



図 5-7. 差動およびシングルエンド出力スキーと位相オフセット

## 5.7 代表的特性



ジッタ = 44fs RMS (12kHz ~ 20MHz)

$f_{APLL1} = 2457.6\text{MHz}$

図 5-8. APLL1 BAW からの 491.52MHz HSDS 出力



ジッタ = 51fs RMS (12kHz ~ 20MHz)

$f_{APLL1} = 2457.6\text{MHz}$

図 5-9. APLL1 BAW からの 245.76MHz HSDS 出力



ジッタ = 57fs RMS (12kHz ~ 20MHz)

$f_{APLL1} = 2457.6\text{MHz}$

図 5-10. APLL1 BAW からの 122.88MHz HSDS 出力



ジッタ = 98fs RMS (12kHz ~ 20MHz)

$f_{APLL2} = 5800.78125\text{MHz}$

図 5-11. APLL2 からの 322.265625MHz HSDS 出力



図 5-12. APLL2 からの 312.5MHz HSDS 出力



ジッタ = 103fs RMS (12kHz ~ 20MHz)

$f_{APLL2} = 5950\text{MHz}$

図 5-13. APLL2 からの 212.5MHz HSDS 出力



ジッタ = 101fs RMS (12kHz ~ 20MHz)

f<sub>APLL2</sub> = 5800.78125MHz

図 5-14. APLL2 からの 161.1328125MHz HSDS 出力



ジッタ = 101fs RMS (12kHz ~ 20MHz)

f<sub>APLL2</sub> = 5598.72MHz

図 5-15. APLL2 からの 155.52MHz HSDS 出力



ジッタ = 100fs RMS (12kHz ~ 20MHz)

f<sub>APLL2</sub> = 5836.8MHz

図 5-16. APLL2 からの 153.6MHz HSDS 出力



図 5-17. SYSREF/1PPS 遅延の直線性とアナログ遅延コード 2 の関係



図 5-18. SYSREF/1PPS 遅延の直線性とアナログ遅延コード 3 の関係



図 5-19. SYSREF/1PPS 遅延の直線性とアナログ遅延  
コード 4 の関係



図 5-20. SYSREF/1PPS 遅延の直線性とアナログ遅延  
コード 5 の関係

## 6 パラメータ測定情報

### 6.1 差動電圧測定に関する用語

差動信号の差動電圧は 2 つの異なる定義で説明されるため、データシートを読んだり、他のエンジニアとコミュニケーションを取ったりする際に混乱を招くことがあります。このセクションでは、差動信号の測定と説明について取り上げており、この 2 つの異なる定義を理解し、使用時に区別できるようにします。

差動信号の説明における 1 つ目の定義は、反転信号と非反転信号との間の電圧電位の絶対値です。この 1 つ目の測定の記号は、入力電圧または出力電圧を表すかによって、通常は  $V_{ID}$  または  $V_{OD}$  となります。

差動信号の説明における 2 つ目の定義は、反転信号に対する非反転信号の電位を測定することです。この 2 つ目の測定の記号は  $V_{SS}$  であり、算出されたパラメータです。この信号は IC 内のどの場所でもグランドに対して存在せず、常に差動ペア基準でのみ存在しています。 $V_{SS}$  は、フローティングリファレンスを備えたオシロスコープで直接測定できます。それ以外の場合は、最初の説明で述べたように、 $V_{OD}$  の 2 倍の値として計算できます。

図 6-1 は入力信号の 2 つの異なる定義を並べて示し、図 6-2 は出力信号の 2 つの異なる定義を並べて示しています。 $V_{ID}$  と  $V_{OD}$  の定義では、非反転信号と反転信号がグランドに対して切り替わる  $V_A$  と  $V_B$  の DC レベルを示しています。 $V_{SS}$  の入力と出力の定義から、反転信号を電圧電位リファレンスとして考えると、非反転信号の電圧電位は非反転リファレンスを上下に推移しながら増加と減少を繰り返すことがわかります。これにより、差動信号のピークツーピーク電圧を測定できます。

$V_{ID}$  と  $V_{OD}$  は多くの場合ボルト (V) と定義され、 $V_{SS}$  はボルトのピークツーピーク ( $V_{PP}$ ) と定義されます。



図 6-1. 差動入力信号の 2 つの異なる定義



図 6-2. 差動出力信号の 2 つの異なる定義

## 6.2 出力クロックのテスト構成

このセクションでは、さまざまな出力形式の特性テストのセットアップについて説明します。



図 6-3. LVC MOS 出力時間ドメインテスト構成



図 6-4. LVC MOS 出力位相ドメインテスト構成



図 6-5. HSDS 出力時間ドメインテスト構成



図 6-6. HSDS 出力位相ドメインテスト構成



図 6-7. HCSL 出力時間ドメインテスト構成



図 6-8. HCSL 出力位相ドメインテスト構成



デバイスの電源に注入された既知のノイズ振幅と周波数で dBc 単位で測定された単側波帶スプリアス レベル。

図 6-9. 電源ノイズ除去 (PSNR) テスト構成

## 7 詳細説明

### 7.1 概要

LMK5C22212A には 2 つのリファレンス入力、2 つのデジタル PLL (DPLL)、2 つの統合型 VCO を備えた 2 つのアナログ PLL (APLL)、および 12 系統の出力クロックがあります。APLL1 は、非常に選択度が高い超高性能 BAW VCO (VCBO) を使用しているため、外部発振器 (XO) 入力クロックの位相ノイズや周波数への依存性を最小限に抑えられます。TI の VCBO テクノロジーは、フリーラン/ホールドオーバー周波数安定性要件を満たすため、全体的なソリューションコストを削減することができます。システムのホールドオーバー時の安定性要件に応じて、XO、TCXO、または OCXO のいずれかを選択する必要があります。APLL1 は対応する DPLL1 によって制御可能であり、これにより APLL1 ドメインは DPLL1 のリファレンス入力にロックされ、同期したクロック生成が可能になります。DPLL2/APLL2 も同様に、DPLL1 と同じリファレンス入力にロックすることも、別のリファレンス入力にロックして別の同期ドメインを生成することも可能です。各 APLL は、XO ポート、または別の APLL 分周クロックからの基準電圧を選択できます。DPLL は、リファレンス入力 INx から同期入力リファレンスを選択したり、カスケード デバイダからのフィードバックを選択して別の APLL ドメインに揃えることができます。

DPLL リファレンス入力 MUX は、優先順位とリファレンス信号監視基準に基づいた自動入力選択をサポートします。ソフトウェアまたはピン制御による手動入力選択も可能です。このデバイスは、優れた位相過渡性能を実現するために、独自の位相キャンセルおよび位相スルーチャンネル機能を備えたリファレンスソース間の切り替え機能 ヒットレス スイッチング を提供します。リファレンス入力監視 ブロックはクロック入力を監視し、リファレンス損失 (LOR) が検出されるとヒットレス スイッチングまたはホールドオーバーを実行します。入力モニタに設定されたしきい値制限に違反すると、LOR 状態が検出されます。入力モニタには、周波数、欠落パルスおよび早期パルス、ラントパルス、1PPS (パルス/秒) 検出器が含まれます。各入力検出器のスレッショルド制限は、リファレンスクロック入力ごとに設定および有効化できます。調整ワード履歴モニタ機能は、ロック時の履歴平均周波数に基づいてホールドオーバーに入るときの初期出力周波数精度を決定し、LOR 状態中の周波数と位相の乱れを最小限に抑えます。

LMK5C22212A には、プログラム可能な出力ドライバ タイプを備えた 12 個の出力があり、最大 12 個の差動クロック、または差動クロックとシングルエンド クロックの組み合わせが可能です。最大 4 個のシングルエンド 1.8V または 2.65V の LVC MOS 出力クロック (OUT0 と OUT1 からの \_P および \_N 出力) を、10 個の差動出力クロックで構成できます。各出力クロックは、出力マルチプレクサを介して、2 個の APLL/VCO ドメインの 1 つから生成されます。出力 0 (OUT0) と出力 1 (OUT1) は最もフレキシブルで、XO、リファレンス入力、または APLL ドメインからソースを選択できます。CMOS 1PPS 出力は、出力 0 (OUT0) および出力 1 (OUT1) でサポートされています。出力デバイダには SYNC 機能があり、複数の出力を位相整列できます。ゼロ遅延モード (ZDM) は、OUT0 に出力される DPLL1 または DPLL2 からのクロックと、選択されたリファレンス入力との間で決定論的な位相整合を実現することも可能です。DPLL1 用には OUT10、DPLL2 用には OUT4 に、代替の ZDM フィードバック パスが用意されています。

IEEE 1588 PTP セカンダリ クロックまたはその他のクロック ステアリング アプリケーションをサポートするために、DPLL は、ソフトウェアまたはピン制御による正確な周波数と位相の調整のために 1ppt (1 兆分の 1) 未満の周波数分解能を備えた DCO モードをサポートします。

このデバイスは、I<sup>2</sup>C または SPI を介して完全にプログラム可能で、工場で事前プログラムされた内部 ROM ページによる起動周波数の構成をサポートします。APLL および出力構成に関連するレジスタの POR 構成を可能にするプログラム可能な EEPROM オーバーレイ により、柔軟なパワーアップ出力クロックが提供されます。DPLL 構成は EEPROM 値によって設定されず、ROM ページの選択 に基づいて初期化され、シリアル制御インターフェイスを使用して完全にプログラム可能です。内蔵 LDO レギュレータは、優れた PSNR を提供し、電力供給ネットワークのコストと複雑さを低減します。クロック入力および PLL 監視ステータスは、GPIO ステータス ピンと割り込みレジスタの読み戻しにより確認できるため、完全な診断が可能です。

## ADVANCE INFORMATION

### 7.2 機能ブロック図



図 7-1. LMK5C22212A 最上位ブロック図

#### 7.2.1 PLL アーキテクチャの概要

図 7-2 は、LMK5C22212A に実装された PLL アーキテクチャを示しています。プライマリ チャネルは、デジタル PLL (DPLL1) とアナログ PLL (APLL1)、および統合型 BAW VCO (VCO1) で構成されています。統合型 LC VCO (VCO2) を備えた APLL2 は、2 番目の周波数ドメインを生成することができます。2 つ目の同期ドメインが必要な場合、APLL2 のフィードバック N デバイダの分子は DPLL2 によって制御することができます。

DPLL は、時間デジタルコンバータ (TDC)、デジタルループフィルタ (DLF)、およびシグマ デルタ モジュレータ (SDM) を備えたプログラム可能な 40 ビット分数フィードバック (FB) デバイダで構成されています。APLL は、リファレンス (R) デ

バイダ、位相周波数検出器 (PFD)、ループ フィルタ (LF)、SDM 付きフラクショナル フィードバック (N) デバイダ、および VCO で構成されています。

DPLL にはリファレンス選択用のマルチプレクサがあり、DPLL を APLL の別の VCO ドメインにロックする (DPLL カスケード) ことも、リファレンス入力に直接ロックする (非カスケード) ことも可能です。これにより、複数のクロック ドメインにわたって周波数および位相制御の柔軟性が得られます。

各 APLL にはリファレンス選択用のマルチプレクサが備わっており、他の APLL の VCO ドメインにロックする (APLL カスケード) ことも、XO 入力にロックする (非カスケード) ことも可能です。

1 つの VCO 出力を同じ DPLL/APLL ペアの DPLL リファレンスと APLL リファレンスの両方にカスケード接続しないでください。

各 APLL には、DPLL から制御できる固定 40 ビットの分母が存在します。DPLL を使用せずに APLL を動作させる場合でも、プログラム可能な 24 ビットの分母が利用可能であり、これにより APLL は 0 ppm の周波数誤差で異なる周波数ドメイン間をカスケード接続することが可能になります。

電力を節約するために、使用されていない DPLL または APLL を無効にする (電源をオフにする) 必要があります。APLL の各 VCO は、それぞれの VCO ポスト ディバイダを使用してクロック分配ブロックを駆動します。VCO1 のポスト ディバイダ設定が 1 の場合、ポスト ディバイダはバイパスされ、VCO1 の出力は直接クロック分配ブロックに供給されます。



図 7-2. PLL アーキテクチャ

次のセクションでは、DPLL および APLL 動作の基本原理について説明します。ホールドオーバーを含む PLL 動作モードの詳細については、[DPLL 動作状態](#)を参照してください。

### 7.2.2 DPLL

DPLL 動作が有効な場合、XO ピンのクロック ソースが、出力クロックのフリーランおよびホールドオーバー時の周波数安定性と精度を決定します。VCBO は、XO ピン入力の周波数とジッタに関係なく、12kHz ~ 20MHz の統合帯域にわたって BAW APLL 出力クロックの位相ノイズとジッタ性能を決定します。リファレンス ノイズの劣化に対する耐性が強化されたため、BAW APLL は、SyncE および PTP 同期アプリケーションに必要な標準準拠の周波数安定性と低いループ帯域幅 ( $\leq 10$  Hz) を維持しながら、コスト効率の高い低周波数 TCXO または OCXO を外部 XO 入力として使用できます。他の APLL は従来型の LC 型 VCO を搭載しており、クリーンなリファレンスと高い位相検出器の周波数を使用して広いループ帯域幅を設定することで、DC ~ 100kHz の積分帯域で最良のジッタ性能となるよう最適化できます。XO 周波数または位相ノイズに起因するシステム性能の制限に遭遇した場合、LC APLL にクリーンな高周波リファレンスを提供するための独自のカスケード オプションがあります。LMK5C22212A を使用すると、ユーザーは VCBO (BAW APLL カスケード) からの分周出力を選択できるため、LC APLL 出力 RMS ジッターを大幅に削減できます。

DPLL で DCO モードが有効になっている場合、周波数偏差ステップ値 (FDEV) をプログラムして、DPLL の FB デバイダ分子を調整 (増分または減分) するために使用できます。DCO 周波数調整は、APLL ドメインを介して出力クロックおよびカスケード接続された DPLL または APLL ドメインに効果的に伝播します。

プログラムされた DPLL ループ帯域幅 ( $BW_{DPLL}$ ) は、次のすべてよりも低くなければなりません。

1. DPLL TDC レートの 1/100。
2. APLL のループ帯域幅の 1/10。
3. DPLL の最大帯域幅設定は 4kHz です。

#### 7.2.2.1 独立 DPLL 動作

独立 DPLL 動作においては、DPLL は優先するリファレンス入力 (INx) を選択できます。DPLL1 と DPLL2 は同じリファレンスを共有することも、それぞれ別のリファレンスを選択することも可能です。起動時に、各 APLL は初期化後に XO 入力にロックし、フリーラン モードで動作します。有効な DPLL リファレンス入力が検出されると、DPLL はリファレンス優先順位設定に基づいてロックの取得を開始します。DPLL の TDC は、選択されたリファレンス入力クロックとそれぞれの VCO からの FB 分周クロック間の位相を比較し、位相誤差に対応するデジタル補正ワードを生成します。補正ワードはデジタル ループ フィルタ (DLF) によってフィルタリングされ、DLF 出力は APLL デバイダ分子を調整して、VCO 周波数をリファレンス入力にロックします。

このモードでは各 DPLL が独立して動作できるため、他のチャネルに影響を与えることなく DPLL をロックまたはロック解除できます。

XO 周波数を選択する場合、スプリアス ノイズを最小限に抑えるために、比率が整数または半整数の境界に近づかないようにすることを TI は推奨しています。XO 周波数を選ぶ際には、APLL の分数 N デバイダ比 (NUM/DEN) が 0.125 ~ 0.45 または 0.55 ~ 0.875 の範囲内になるようにするのが最適です。ジッタ性能を向上させるには、高周波の XO を使用する方が効果的であり、特に APLL2 の出力に対してはその効果が顕著です。XO 周波数や位相ノイズ性能が APLL2 にとって不十分な場合は、APLL1 を APLL2 のリファレンスとして使用するカスケード モードを採用することで補うことができます。



図 7-3. DPLL 動作

### 7.2.2.2 カスケード DPLL動作

図 7-4 は、DPLL1 が APLL1 からカスケード モードで動作している例を示しています。APLL2 および APLL1 は、外部の XO 入力に対して VCO 周波数をロックし、有効なリファレンス入力が存在しない場合はフリーラン モードで動作します。この例では、DPLL2 がメインの DPLL であり、DPLL1 はカスケードされた DPLL です。

有効な DPLL リファレンス入力が検出されると、メイン DPLL はロックの取得を開始します。DPLL TDC は、選択したレフアレンス入力クロックと各 VCO からの FB デバイダ クロックの位相を比較し、位相誤差に対応するデジタル補正ワードを生成します。補正ワードは DLF によってフィルタリングされ、DLF 出力は APLL N デバイダ SDM を調整して、VCO 周波数をリファレンス入力にロックします。

DPLL のカスケード構成により、メイン DPLL と同期したクリーンでジッタの少ない出力クロックが得られます。カスケード DPLL モードでは、DPLL がロックされた後に最高のジッタ性能と周波数安定性が達成されることに注意してください。

DPLL2 が APLL1 からのカスケード モードで構成されている場合、DPLL1 のロックステータスは必ずしも DPLL2 のロックステータスに影響を与えるわけではありません。APLL1 がフリーラン モードまたはホールドオーバー モードで動作していても、VCBO の周波数オフセット (ppm 値) が DPLL2 にとって有効なリファレンスである場合、カスケード構成の DPLL2 および APLL2 はロック状態を維持できます。このとき、APLL2 の出力は APLL1 と同じ周波数オフセットを追跡します。すべての有効な DPLL と APLL がロックされると、すべての有効な出力はメイン DPLL によって選択されたリファレンスに同期されます。



図 7-4. DPLL カスケード接続モード

### 7.2.2.3 APLL を DPLL とカスケード接続

図 7-5 に、APLL1 からのカスケード モードの APLL2 を示します。APLL2 がロックを取得する間、VCO1 は公称中心周波数であるに近い 2457.6MHz に維持されます。その後、APLL1 は VCO1 の周波数を外部の XO 入力にロックし、フリーラン モードで動作します。カスケード接続された PLL はソース VCO から分周された周波数にロックされます有効な DPLL リファレンス入力が最小有効時間を超えて検出されると、DPLL はロック アクイジョンを開始します。各 DPLL TDC は、選択したレファレンス入力クロックと各 VCO からの FB デバイダ クロックの位相を比較し、位相誤差に対応するデジタル補正ワードを生成します。当初、TDC はフィルタリング 補正ワードなしで位相誤差をキャンセルするだけです。後続の補正ワードは DLF によってフィルタリングされ、DLF 出力は APLL N デバイダ分子を調整して、VCO 周波数をリファレンス入力にロックします。

VCBO を APLL2 へのカスケード ソースとして使用すると、APLL に高周波、超低ジッタのリファレンス クロックが提供されます。この独自のカスケード機能により、XO/TCXO/OCXO の周波数が低い場合や位相ノイズ性能が悪い場合に、近接位相ノイズ性能が向上します。カスケード DPLL 動作では、DPLL1 がロックされた後に最高のジッタ性能と周波数安定性が達成されることに注意してください。

DPLL1 ロック ステータスは、DPLL2 ロックス テータスに影響を及ぼします。APLL1 がフリーラン モードまたはホールドオーバー モードで動作している場合、VCBO の周波数オフセット (ppm 値) によって、DPLL2 がロック状態を維持していくも、APLL2 の出力に同様の周波数オフセットが生じる可能性があります。この構成例では、まず DPLL1 および APLL1 がロックされていることを確認し、その後 VCO2 をキャリブレーションするために PLL2 の有効化サイクル (APLLx\_EN ビット = 0 → 1) を切り替えます。最後に、PLL2 のロック ステータスを再確認します。

上記の例では、APLL1 がアップストリーム PLL、APLL2 がダウンストリーム PLL です。クロック シーケンスに関するシステム起動要件がある場合は、APLL2 をアップストリーム PLL としても構成することができます。

PLL をカスケード接続する場合、下流の APLL はパフォーマンス要件に応じて DPLL を使用したり、バイパスして DPLL の電源をオフにしたりできます。上記のような APLL カスケード モードで DPLL2 が無効化された場合、DPLL1 単独のカスケード モードを使用することができます。(図 7-6)。この場合、VCO2 は DPLL1 のロック取得中およびロック状態において VCO1 のドメインを追跡できるため、APLL2 のクロックドメインを DPLL1 のリファレンス入力に同期させることができます。

DPLL が無効化されている場合、APLL リファレンスから出力までの周波数エラーを排除するために、固定の 40 ビット分母ではなく、24 ビットの分子とプログラム可能な 24 ビットの分母を使用することが推奨されます。

1 つの VCO 出力を同じ DPLL/APLL ペアの DPLL リファレンスと APLL リファレンスの両方にカスケード接続しないでください。



図 7-5. DPLL を有効にした APLL カスケード接続の例



図 7-6. DPLL を無効にした APLL カスケード接続の例

### 7.2.3 APLL のみモード

APLL 専用モードでは、外部 XO 入力ソースによって、出力クロックのフリーラン周波数の安定性と精度が決まります。DPLL ブロックは使用されず、APLL に影響を与えません。APLL は、カスケード モードおよび非カスケード モードの両方で動作可能であり、さらに制御レジスタの書き込みによって DCO オプションも利用できます。

パワーオン リセットおよび初期化後の APLL 専用モードの動作原理は次のとおりです。図 7-6 に示されているように APLL2 がカスケード モードで動作しており、かつ DPLL1 が使用されていない場合、VCO2 は VCO1 ドメインを追跡します。APLL はビットを使用して APLL 優先順位をロックします。APLLx\_STRT\_PRTY。APLL2 を VCO1 からカスケード接続することで、高周波かつ超低ジッタのリファレンス クロックが提供され、性能の低い XO/TCXO/OCXO を使用した場合に発生しうる APLL2 のインバンド位相ノイズ/ジッタの劣化を最小限に抑えることができます。

図 7-7 に示すように APLL2 がカスケード接続されていない場合、VCO2 は初期化後に APLLx\_STRT\_PRTY の順序で XO 入力にロックし、APLL1 ドメインとは独立して動作します。

周波数精度を高めるために、APLL のみで動作する場合は、固定の 40 ビット分母 (PLLx\_MODE = 1) を使用するのではなく、24 ビットの分子とプログラム可能な 24 ビットの分母 (PLLx\_MODE = 0) を使用することが推奨されます。

## ADVANCE INFORMATION



図 7-7. APLL 専用独立モード

### 7.3 機能説明

以降のセクションでは、LMK5C22212A の機能および機能ブロックについて説明します。

#### 7.3.1 発振器入力 (XO)

APLL がカスケード モードで使用されていない場合、XO 入力は分数 N APLL のリファレンス クロックになります。XO 入力により、フリーランまたはホールド オーバー モードでの出力周波数精度と安定性が決まります。

DPLL が適切に動作するには、XO 周波数が VCO 周波数と**非整数関係**にある必要があり、そのためそれぞれの APLL N デバイダは分数分周比を持ちます。APLL 専用モードの場合、XO 周波数は VCO 周波数と整数または分数の関係を持つことができます。

SyncE や eCPRI 用の PTP/IEEE-1588 などの DPLL 機能を必要とするアプリケーションの場合、XO 入力は、該当する同期規格で要求される周波数精度とホールドオーバー安定性に準拠する TCXO、OCXO、または外部の追跡可能なクロックによって駆動できます。の TCXO および OCXO 周波数 13MHz、14.4MHz、19.44MHz、24MHz、25MHz、27MHz、38.88MHz、48MHz、および 54MHz は、一般的に利用可能でコスト効率の高いオプションであり、BAW APLL が 2457.6MHz の VCBO 周波数の分数モードで動作できるようにします。

低周波数または高位相ジッタノイズ フロアを持つ XO/TCXO/OCXO ソースは、12kHz ~ 20MHz の統合帯域幅にわたってジッタと位相ノイズを VCBO が決定するため、BAW APLL 出力ジッタ性能に影響を与えません。PFD 周波数を上げる XO ダブル機能を各 APLL に対して有効にすることで、近接位相ノイズ性能をさらに最適化できます。

XO 入力バッファには、図 7-8 に示すように、プログラム可能な入力オンチップ終端と AC 結合入力バイアス構成があります。バッファ付き XO パスは入力監視ブロックも駆動します。



図 7-8. XO 入力バッファ

表 7-1 に、一般的なクロック インターフェイス タイプの標準的な XO 入力バッファ構成を示します。

表 7-1. XO 入力バッファ モード

| XO_TYPE | 入力タイプ                       | 内部スイッチの設定                    |                            |
|---------|-----------------------------|------------------------------|----------------------------|
|         |                             | 内部終端 (S1, S2) <sup>(1)</sup> | 内部バイアス (S3) <sup>(2)</sup> |
| 0x00    | DC (外部終端)                   | OFF                          | OFF                        |
| 0x01    | AC (外部終端)                   | OFF                          | ON (1.3V)                  |
| 0x03    | AC (内部 GND に対し 100Ω)        | 100 Ω                        | ON (1.3V)                  |
| 0x04    | DC (内部 GND に対し 50Ω)         | 50 Ω                         | OFF                        |
| 0x05    | AC (内部 GND に対し 50Ω)         | 50 Ω                         | ON (1.3V)                  |
| 0x08    | LVC MOS                     | OFF                          | OFF                        |
| 0x0C    | LVC MOS<br>(内部 GND に対し 50Ω) | 50 Ω                         | OFF                        |

(1) S1, S2: OFF = 外部終端を想定しています。

(2) S3: OFF = 外部入力バイアスまたは DC 結合を想定しています。

### 7.3.2 リファレンス入力

リファレンス入力 (IN0 および IN1) は、差動クロックまたはシングルエンド クロックを受け入れることができます。図 7-9 に示すように、各入力には、プログラム可能な入力タイプ、終端、DC 結合または AC 結合の入力バイアス構成があります。各入力バッファは、DPLL ブロックのリファレンス入力マルチプレクサを駆動します。DPLL 入力マルチプレクサは、任意のリファレンス入力から選択できます。DPLL は、DPLL R デバイダを使用して周波数を共通周波数に分周できる場合、異なる周波数の入力間でスイッチングできます。また、リファレンス入力パスは、リファレンス入力の監視と検証のためのさまざまな検出器ブロックも駆動します。DC パススイッチは、内部の AC カップリングコンデンサをバイパスすることで、低周波数入力を確実に動作させることができます。



図 7-9. リファレンス入力バッファ

表 7-2 に、一般的なクロックインターフェイスタイプのリファレンス入力バッファ構成を示します。

表 7-2. リファレンス入力バッファ モード

| REFx_ITYPE、R68/R67 | 入力タイプ                              | 内部のレジスタとスイッチの設定 |                                       |                  |                                    |                               |                                          |
|--------------------|------------------------------------|-----------------|---------------------------------------|------------------|------------------------------------|-------------------------------|------------------------------------------|
|                    |                                    | ビステリシス、R68[5]   | AC コンデンサバイパス、R68[4]、S4 <sup>(1)</sup> | シングルエンド選択、R68[3] | シングルエンド終端、R68[2]、S1 <sup>(2)</sup> | 差動終端、R68[1]、S2 <sup>(2)</sup> | 弱いバイアス(1.3V)<br>R68[0]、S3 <sup>(3)</sup> |
| 0x00               | 差動、外部 DC 結合、外部終端                   | 0               | 0                                     | 0                | 0                                  | 0                             | 0                                        |
| 0x01               | 差動、外部 AC 結合、外部終端                   | 0               | 0                                     | 0                | 0                                  | 0                             | 1                                        |
| 0x02               | 差動、外部 DC 結合、内部 100Ω 差動終端、LVDS/HSDS | 0               | 0                                     | 0                | 0                                  | 1                             | 0                                        |
| 0x03               | 差動、外部 AC 結合、内部 100Ω 差動終端、LVDS/HSDS | 0               | 0                                     | 0                | 0                                  | 1                             | 1                                        |
| 0x04               | 差動、外部 DC 結合、内部 50Ω ~ GND HCSL      | 0               | 0                                     | 0                | 1                                  | 0                             | 0                                        |

**表 7-2. リファレンス入力バッファ モード(続き)**

| REFx_ITYPE、<br>R68/R67 | 入力タイプ                                                                    | 内部のレジスタとスイッチの設定   |                                                |                      |                                            |                                   |                                              |
|------------------------|--------------------------------------------------------------------------|-------------------|------------------------------------------------|----------------------|--------------------------------------------|-----------------------------------|----------------------------------------------|
|                        |                                                                          | ヒステリシス、<br>R68[5] | Ac コンデンサ バイ<br>パス、<br>R68[4]、S4 <sup>(1)</sup> | シングルエンド選択<br>、R68[3] | シングルエンド終<br>端、<br>R68[2]、S1 <sup>(2)</sup> | 差動終端、<br>R68[1]、S2 <sup>(2)</sup> | 弱いバイアス<br>(1.3V)<br>R68[0]、S3 <sup>(3)</sup> |
| 0x05                   | 差動、<br>外部 AC 結合<br>、内部 GND に対し<br>50Ω、<br>HCSL                           | 0                 | 0                                              | 0                    | 1                                          | 0                                 | 1                                            |
| 0x08                   | シングルエンド、<br>外部 DC 結合、<br>内部 AC 結合<br>70mV スレッショルド、<br>LVC MOS            | 0                 | 0                                              | 1                    | 0                                          | 0                                 | 0                                            |
| 0x0C                   | シングルエンド、<br>外部 DC 結合<br>、内部 AC 結合<br>、内部 GND に対し<br>50Ω、<br>70mV スレッショルド | 0                 | 0                                              | 1                    | 1                                          | 0                                 | 0                                            |
| 0x18                   | シングルエンド、<br>外部 DC 結合<br>、内部 DC 結合<br>150mV ヒステリシス、<br>LVC MOS            | 0                 | 1                                              | 1                    | 0                                          | 0                                 | 0                                            |
| 0x28                   | シングルエンド、<br>外部 DC 結合<br>、内部 AC 結合<br>210mV ヒステリシス、<br>LVC MOS            | 1                 | 0                                              | 1                    | 0                                          | 0                                 | 0                                            |
| 0x38                   | シングルエンド、<br>外部 DC 結合<br>、内部 DC 結合<br>0mV ヒステリシス、<br>LVC MOS              | 1                 | 1                                              | 1                    | 0                                          | 0                                 | 0                                            |

(1) S4:0 = 差動入力振幅検出器は、LVC MOS またはシングルエンドを除くすべての入力タイプに使用できます。

(2) S1, S2:0 = 外部終端を想定しています。

(3) S3:0 = 外部入力バイアスまたは DC 結合を想定しています。

### 7.3.3 クロック入力インターフェイスおよび終端

図 7-10 から 図 7-14 は、推奨される入力インターフェイスおよび終端回路を示しています。使用されていないクロック入力は、フローティングのままにするか、プルダウンすることができます。



図 7-10. シングル エンド LVC MOS (1.8V、2.5V、3.3V) からリファレンス (INx\_P) または XO 入力 (XO)



図 7-11. DC 結合 LVPECL からリファレンス (INx)



図 7-12. DC 結合 HSDS/LVDS からリファレンス (INx)



図 7-13. DC 結合 CML (ソース終端) からリファレンス (INx) へ



図 7-14. HCSL (負荷終端) からレファレンス (INx)



図 7-15. AC 結合差動リファレンス (INx)

#### 7.3.4 リファレンス入力マルチプレクサの選択

DPLL ブロックの場合、リファレンス入力マルチプレクサの選択は、設定可能な入力優先順位スキームを備えた内部ストートマシンを使用して自動的に行うか、ソフトウェアレジスタ制御またはハードウェアピン制御によって手動で行うことができます。入力マルチプレクサでは、LMK5C22212A の IN0 または IN1 を選択できます。すべての入力の優先順位はレジスタを通じて割り当てることができます。優先度の範囲は 0 から 7 までで、0 は無視(選択しない)、1 は第 1 優先、2 は第 2 優先、7 は第 7 優先です。入力が同じ優先度に設定されている場合、番号が小さい INx (IN0 → IN1) が優先されます。選択された入力は、ステータスピンまたはレジスタを通じて監視できます。

##### 7.3.4.1 自動入力選択

レジスタで設定できる自動入力選択モードは 2 つあります。自動リバーティブと自動非リバーティブ。自動復帰と自動非復帰。

- **自動復帰:** このモードでは、DPLL は設定された優先度が最も高い有効な入力を自動的に選択します。優先度の高いクロックが有効になった場合、DPLL は直ちにそのクロックに自動的に切り替わります。
- **自動非復帰:** このモードでは、DPLL は有効な最も優先度の高い入力を自動的に選択します。より優先度の高い入力が有効である場合、現在選択されている入力が無効になるまで DPLL は切り替わりません。

##### 7.3.4.2 手動入力選択

レジスタで設定できる手動入力選択モードは 2 つあります。自動フォールバックによる手動と自動ホールドオーバーによる手動。どちらの手動モードでも、入力の選択はレジスタ制御 (DPLLx\_MAN\_REF\_SEL レジスタを) またはハードウェアピン制御 (GPIO) によって行うことができます。

- **自動フォールバックによる手動モード:** このモードでは、手動で選択されたリファレンスは、リファレンスが無効になるまでアクティブなリファレンスになります。リファレンスが無効になった場合、DPLL は自動的に、有効または適格な最高優先度の入力にフォールバックします。優先入力が有効でない場合、DPLL はホールドオーバー モード(チューニングワード履歴が有効な場合)またはフリーラン モードに入ります。選択された入力が有効になると、DPLL はホールド オーバー モードを終了します。
- **自動ホールドオーバーを使用した手動モード:** このモードでは、手動で選択されたリファレンスは、リファレンスが無効になるまでアクティブなリファレンスになります。リファレンスが無効になると、DPLL は自動的にホールドオーバー モード(チューニング ワード履歴が有効な場合)またはフリーラン モードになります。選択された入力が有効になると、DPLL はホールド オーバー モードを終了します。

リファレンス入力選択フローチャートを [図 7-16](#) に示します。



図 7-16. DPLL レファレンス入力選択フローチャート

### 7.3.5 ヒットレススイッチング

DPLL は、オプションの位相スルーキー制御方式を備えた TI 独自の位相キャンセル方式を通じてヒットレススイッチングをサポートします。ヒットレススイッチングが無効になっている場合、2つの入力間の位相オフセットに等しい位相ヒットが、DPLL 帯域幅のフィルタリングによって決定される速度で出力に伝播されます。

#### 7.3.5.1 位相キャンセルによるヒットレススイッチング

通常、ヒットレススイッチング中に位相キャンセルが有効にされ、固定位相オフセットを持つ2つの周波数ロック参照入力間に切り替えるときに、位相過渡現象(位相ヒット)が出力に直ちに伝播するのを防ぎます。位相スルーキーが有効になっていない場合、一般的に位相ビルドアウトと呼ばれるユースケースシナリオでは位相キャンセルが無期限に継続します。入力が正確に同じ周波数(0ppm オフセット)を持つ場合、または周波数が整数関連でそれぞれが共通の周波数に整数で分割できる場合、入力は周波数ロックされます。ヒットレススイッチング仕様( $t_{HITLESS}$  および  $f_{HITLESS}$ )は、ワンドのないリフレンス入力に対して有効です。2つの入力が切り換っても周波数がロックされていない場合、出力は過渡現象が低減され、新しい周波数にスムーズに移行します。

#### 7.3.5.2 位相スルーキー制御によるヒットレススイッチング

位相スルーキー制御を有効にすると、ヒットレススイッチングおよびホールドオーバー終了時に出力位相過渡または位相ヒットが制限されます。ユーザーは `DPLLx_PHS1_EN` を選択して、位相スルーキー制御を有効にし、`DPLLx_PHS1_THRESH` および `DPLLx_PHS1_TIMER` で設定されたステップ制限に従うことができます。新しい入力位相を追跡しながらゆっくりと遷移する必要がある場合、位相スルーキー制御を有効にすると、プログラムされたタイマー値とステップ制限に基づいて位相キャンセルまたは位相ビルドアウトが削除されます。同様に、DPLL が APLL 専用モードまたはホールドオーバー モードから DPLL ロック取得モードに切り替わる場合、または2つの入力によるヒットレススイッチングが周波数ロックされていない場合は、位相スルーキー制限が適用されます。位相キャンセル機能と位相スルーキー制御機能の両方が無効になっている場合、切り替えの瞬間の `XO` と選択された入力間または2つの入力間の位相オフセットに等しい位相ヒットが、DPLL ループ帯域幅によって決定される速度で出力に伝播されます。2つの入力が切り替えられても周波数がロックされていない場合、位相スルーキー制御機能は、ステップ制限によって定義された速度で出力が新しい周波数にスムーズに遷移することを確認できます。

### 7.3.6 リファレンス入力でのギャップドクロックのサポート

DPLL は、ミッシング期間を持つ入力クロックへのロックをサポートし、ギャップクロックと呼ばれます。ギャップによりクロックのジッタが大幅に増加するため、DPLL は低ジッタの周期的出力クロックを生成するために必要な高い入力ジッタ許容度と低いループ帯域幅を提供します。結果として得られる出力は、ミッシングサイクルを含む入力の平均周波数を持つ、周期的なギャップのないクロックです。ギャップ幅は、R デバイダ ( $R_{INx} / f_{INx}$ ) 後の基準クロック周期より長くすることはできません。ロックを達成して維持するには、最悪のケースのクロックギャッピングシナリオによるフラグを回避するようにリファレンス入力モニタを構成する必要があります。ギャップのある 2 つのクロック入力間のリファレンス切り替えは、どちらかの入力クロックのギャップ中に切り替えが発生した場合、ヒットレススイッチング仕様に違反する可能性があります。

### 7.3.7 入力クロックおよびPLL 監視、ステータス、割り込み

次のセクションでは、入力クロックと PLL の監視、ステータス、および割り込み機能について説明します。リファレンス入力周波数検出器と位相有効検出器は、単一の入力で同時に使用することはできません。



図 7-17. リファレンスおよび XO 入力用クロック モニタ

#### 7.3.7.1 XO 入力監視

XO 入力には、モニタを使用して APLL をロックする前に入力を適格と判断するのに役立つ粗い周波数モニタがあります。

XO 周波数検出器は、入力周波数が対応する XO 入力周波数範囲である 9MHz ~ 160MHz の範囲内で検出されると、LOS\_FDET\_XO フラグをクリアします。XO 周波数モニタは RC ベースの検出器を使用するため、XO 入力クロックに十分な周波数安定性があるかどうかを正確に判断することはできません。安定した XO 入力があれば、PLL の起動中に APLL2 または APLL1 の VCO キャリブレーションが成功したか確認できます。外部 XO クロックの立ち上がりが遅い、または時間がかかる場合、TI は XO 入力が安定した後に APLL2 および APLL1 のキャリブレーションを強制的に実行することを推奨しています。詳細については「[低速または遅延 XO 起動](#)」を参照してください。

XO 周波数検出器は、XO\_FDET\_BYP ビット (図 7-17 では EN と表示) を設定することによってバイパスすることができ、その結果、XO 入力は PLL 制御ステートマシンによって常に有効とみなされます。ユーザーは、ステータスピンとステ

一タス ビットを通して **LOS\_FDET\_XO** ステータス フラグを確認できます。**XO\_FDET\_BYP** ビットを設定すると検出はバイパスされますが、**LOS\_FDET\_XO** ステータス フラグへの変更は反映されません。

### 7.3.7.2 リファレンス入力監視

各 **DPLL** リファレンス クロック入力は、クロックが認定され、**DPLL** による選択に使用できるようになる前に、入力検証のために個別に監視されます。リファレンス モニタリング ブロックには、周波数、欠落パルス、ラント パルス モニタが含まれます。1-PPS 入力の場合、位相有効モニタはサポートされますが、周波数、欠落パルス、ラント パルス モニタはサポートされないため、無効にする必要があります。検証タイマは、入力が承認される前に、有効なすべての参照モニタのフラグがクリアされる最小時間を設定します。

すべてのリファレンス モニタと検証タイマの有効化と有効なスレッショルドは、入力ごとにプログラム可能です。リファレンス モニタと検証タイマは、有効化がオプションですが、ホールドオーバーまたはスイッチオーバー イベント中に信頼性の高い **DPLL** ロックと最適な過渡性能を実現するために重要であり、信頼性の低いクロック入力や断続的なクロック入力の選択を回避するためにも使用されます。特定の検出器が有効になっていない場合、検出器はフラグを設定せず、無視されます。有効な検出器のステータス フラグは、任意のリファレンス入力 (選択されているか、選択されていないか) のステータスピンを通じて確認できます。有効になっている検出器のステータス フラグは、**DPLL** の選択された入力のステータスピットを通じて読み取ることもできます。

#### 7.3.7.2.1 リファレンス検証タイマ

検証タイマは、参照が適格と判断され選択可能となるまでに、すべての有効な入力モニターから各リファレンスのフラグがクリアされるまでに必要な時間を設定します。検証タイマと有効化設定はプログラム可能です。

#### 7.3.7.2.2 周波数監視

高精度周波数検出器は、周波数比較のための 0ppm レファレンス クロックとみなされる **XO** 入力周波数に対するすべての入力クロックの周波数オフセットまたは誤差 (ppm 単位) を測定します。有効および無効な ppm 周波数スレッショルドは、レジスタを通じて設定できます。相対入力周波数誤差が有効な ppm スレッショルドより小さい場合、モニタは **REFx\_FDET\_STATUS** フラグをクリアします。それ以外の場合、相対入力周波数誤差が無効な ppm スレッショルドより大きい場合、モニタは **REFx\_FDET\_STATUS** フラグを設定します。有効なスレッショルドと無効なスレッショルド間の ppm デルタは、入力周波数オフセットがこれらのスレッショルドを超えたときに **REFx\_FDET\_STATUS** フラグが切り替わるのを防ぐヒステリシスを提供します。

測定精度 (ppm) と平均化係数は、周波数検出器レジスタ設定の計算に使用されます。測定精度が高いほど (ppm が小さいほど)、または平均化係数が高いほど、フラグを設定またはクリアするための測定遅延が長くなり、入力周波数が安定するまでの時間が長くなります。また、ドリフトやふらつきが大きい入力に対しても、測定解像度が向上します。平均化率を高くすると、設定できる最大周波数 ppm スレッショルドが減少することに注意してください。

#### 7.3.7.2.3 ミッシング パルス モニタ (事後検出)

ミッシング パルス モニタは、ウインドウ検出器を使用して、公称クロック周期とプログラム可能な遅延ウインドウ スレッショルド ( $T_{LATE}$ ) 以内に到達する入力クロック パルスを検証します。入力パルスが  $T_{LATE}$  の前に到着すると、そのパルスは有効であるとみなされ、ミッシング パルス フラグが設定されている場合はクリアされます。入力パルスが  $T_{LATE}$  までに到着しない場合 (パルスの欠落または遅延が原因)、ミッシング パルス フラグが設定され、入力が不適格と判断されます。

通常、 $T_{LATE}$  は最長クロック周期入力 (サイクル間ジッタを含む) よりも高く設定するか、ギャップ クロックのギャップ幅よりも高く設定する必要があります。ミッシング パルス モニタは、ppm 周波数検出器よりも高速に検出できる粗い周波数検出器として機能します。ミッシング パルス モニタは 2kHz から  $f_{VCO}/12$  までの入力周波数でサポートされ、この範囲外の場合は無効にする必要があります。

ミッシング パルス モニタとラント パルス モニタは、各リファレンス入力に対して同じウインドウ検出ブロックから動作します。これら両方のモニタのステータス フラグは、ロジック OR ゲートによって結合され、ステータスピンを通じて観察できます。リファレンスのウインドウ検出フラグは、対応する **REFx\_MISSCLK\_STATUS** ビットを通じても確認できます。

#### 7.3.7.2.4 ラントパルスモニタ(早期検出)

ラントパルスモニタは、ウインドウ検出器を使用して、公称クロック周期からプログラム可能な早期ウインドウしきい値( $T_{EARLY}$ )を引いた値内に到着する入力クロックパルスを検証します。 $T_{EARLY}$ の後に入力パルスが到着すると、そのパルスは有効であるとみなされ、ラントパルスフラグがクリアされます。 $T_{EARLY}$ より前に早いまたは短い入力パルスが到着すると、モニタは直ちにフラグを設定して入力を不適格とします。

通常、 $T_{EARLY}$ は入力の最短クロック周期(サイクル間ジッタを含む)よりも低く設定する必要があります。早期パルスモニタは、ppm周波数検出器よりも高速に検出できる粗い周波数検出器として機能します。早期パルスモニタは2kHzから $f_{VCO}/12$ までの入力周波数でサポートされ、この範囲外の場合は無効にする必要があります。

早期クロック検出を使用するには、ユーザーはミッシングクロック検出を有効にする必要があります。早期クロック検出を単独で有効にすることはできません。



図 7-18. 早期ウインドウ検出器と遅延ウインドウ検出器の例

#### 7.3.7.2.5 1-PPS 入力用位相有効モニタ

周波数検出器とウインドウ検出器がこの低周波数をサポートしていないため、位相有効モニターは1-PPS入力検証専用に設計されています。位相有効モニタは、ウインドウ検出器を使用して、公称クロック周期( $T_{IN}$ )とプログラム可能なジッタスレッショルド( $T_{JIT}$ )以内に到達する1-PPS入力パルスを検証します。入力パルスがカウンタウインドウ( $T_V$ )内に到達すると、パルスは有効であるとみなされ、位相有効フラグがクリアされます。入力パルスが $T_V$ より前に到達しない場合(パルスの欠落または遅延のため)、入力を不適格とするフラグが直ちに設定されます。 $T_{JIT}$ は、最悪の入力サイクル間ジッタよりも高く設定する必要があります。

位相有効レジスタ設定は、1-PPS ppmエラー スレッショルド検出にも有効です。 $T_{JIT}$ は、許容される最悪のケースのppmエラーにも影響を与えることに注意してください。次に例を示します。High\_Jitter\_Freq =  $1/(T_{IN} - T_{JIT})$ の場合、最大入力許容ppmエラー =  $(\text{High\_Jitter\_Freq} - \text{Expected\_Freq}) / \text{Expected\_Freq} \times 1e6$ となります。



図 7-19. 1-PPS 入力ウィンドウ検出器の例

## ADVANCE INFORMATION

### 7.3.7.3 PLL ロック検出器

ロック損失 (LOL) ステータスは、APLL および DPLL ごとに利用できます。APLL は、周波数損失ロックについてのみ監視されます。DPLL は、周波数損失ロック (LOFL) と位相損失ロック (LOPL) の両方を監視できます。DPLL ロック スレッショルドおよびロック損失スレッショルドは、LOPL および LOFL ディテクタの両方に対してプログラム可能です。BAW APLL 周波数損失ロックを選択した場合、ペアになっている DPLL は LOPL に対してのみ監視されます。BAW APLL VCBO ロック検出のデジタル監視を行うには、ペアになっている DPLL を有効にする必要があります。

DPLL 周波数ロック検出器は、選択されたリファレンス入力に対する DPLL 周波数誤差がロック ppm スレッショルドより小さい場合、LOFL フラグをクリアします。それ以外の場合、ロック検出器は DPLL 周波数エラーがロック解除 ppm スレッショルドよりも大きいときに LOFL フラグを設定します。ロック スレッショルドとロック解除スレッショルド間の ppm デルタは、DPLL 周波数エラーがこれらのスレッショルドを超えたときに LOFL フラグが切り替わるのを防ぐヒステリシスを提供します。

BAW APLL 周波数デジタル ロック検出器は、XO リファレンス入力に対する VCBO 周波数誤差がロック ppm しきい値よりも小さい場合、LOFL フラグをクリアします。それ以外の場合、ロック検出器は VCBO 周波数エラーがロック解除 ppm スレッショルドよりも大きいときに LOFL フラグを設定します。VCBO 周波数のロックおよびロック解除スレッショルドを設定するときは、XO 入力リファレンスの ppm 周波数許容範囲を必ず考慮してください。ロック スレッショルドとロック解除スレッショルド間の ppm デルタは、VCBO 周波数エラーがこれらのスレッショルドを超えたときに LOFL フラグが切り替わるのを防ぐヒステリシスを提供します。

測定精度 (ppm) と平均化係数は、周波数ロック検出器レジスタ設定の計算に使用されます。測定精度が高いほど (ppm が小さいほど)、または平均化係数が大きいほど、LOFL フラグを設定またはクリアするための測定遅延が増加します。平均化率を高くすると、ワンドの大きい入力にロックする場合や、PLL が狭いループ帯域幅で構成されている場合に役立ちます。平均化率を高くすると、設定できる最大周波数 ppm スレッショルドが減少することに注意してください。

DPLL 位相ロック検出器は、DPLL の位相誤差が位相ロック スレッショルドより小さいときに LOPL フラグをクリアします。それ以外の場合、位相誤差が位相ロック解除スレッショルドよりも大きい場合、ロック検出器は LOPL フラグを設定します。

ユーザーは、ステータスピンとステータスピットを通じて APLL および DPLL ロック検出フラグを観察できます。



図 7-20. PLL ロック検出器と履歴モニタ

### 7.3.7.4 調整ワード履歴

DPLL ドメインには、ホールドオーバーへの移行時の初期出力周波数精度を決定するチューニングワード履歴モニタブロックがあります。ホールドオーバーを行うとき、レファレンスクロック(XO 入力)の安定性によって、出力周波数の長期的安定性および精度が決まります。チューニングワードは、DPLL 動作モードに応じて、次の 3 つのソースのいずれかから更新できます。

1. ロックモード: ロックされているときのデジタルループフィルタの出力から
2. ホールドオーバー モード: 履歴モニタの最終出力から取得します
3. フリーランモード: フリーランチューニングワードレジスタ(ユーザー定義)から

履歴モニタが有効になっていて、DPLL がロックされている場合、デバイスは、DPLLx\_HIST\_TIMER によって設定されたプログラム可能な平均化時間( $T_{AVG}$ )中にデジタルループフィルタ出力からの履歴を累積することにより、リファレンス入力周波数を平均化します。有効なリファレンス入力が無効になると、最終的なチューニングワード値が保存され、初期ホールドオーバー周波数の精度が決定されます。一般に、 $T_{AVG}$ 時間が長いほど、初期ホールドオーバー周波数はより正確になります。

入力リファレンスクロックに障害が発生して無効になった場合、リファレンス入力検証モニタの 1 つによって障害状態が示される前にチューニングワードが更新し続けると、履歴データが破損する可能性があります。このシナリオを回避するために、進行中の蓄積は無視され、最近の履歴データも無視されます。使用された実際の履歴が  $T_{AVG}$  より大きく、 $2 \times T_{AVG}$  よりも小さくなるように、最新の収集平均データは破棄されます。

チューニングワード履歴は、デバイスのハードリセットまたはソフトリセット後に最初に消去されます。DPLL が新しいリファレンスにロックした後、履歴モニタは最初の  $T_{AVG}$  タイマーが期限切れになるまで待機してから、最初のチューニングワード値を保存し、履歴の蓄積を開始します。履歴モニタは、リファレンス切り替え中またはホールドオーバー終了中に以前の履歴値をクリアしません。必要に応じて、履歴有効ビット(DPLLx\_HIST\_EN = 1 → 0 → 1)を切り替えることで、履歴を手動でクリアまたはリセットできます。



図 7-21. チューニングワード履歴ウィンドウ

チューニングワード履歴が存在しない場合、フリーランチューニングワード値(DPLLx\_FREE\_RUN)が使用され、初期ホールドオーバー出力周波数精度が決定されます。

### 7.3.7.5 ステータス出力

GPIO ピンは、デバイスの診断およびデバッグの目的で、さまざまなステータス信号と割り込みフラグを出力するように構成できます。ステータス信号、出力ドライバタイプ、および出力極性の設定はプログラム可能です。

### 7.3.7.6 割り込み

任意の GPIO ピンをデバイス割り込み出力ピンとして設定できます。割り込みロジック構成は、レジスタによって設定されます。割り込みロジックが有効になっている場合、XO の LOS、選択された DPLL 入力の LOR、APLL1、APLL2、および DPLL の LOL、および DPLL のホールドオーバーおよびスイッチオーバーイベントなど、割り込みステータスインジケータの任意の組み合わせから割り込み出力をトリガできます。割り込み極性が High に設定されている場合、ライブステータスピットの立ち上がりエッジによって割り込みフラグ(ステッキビット)がアサートされます。それ以外の場合、極性が低く設定されていると、ライブステータスピットの立ち下がりエッジによって割り込みフラグがアサートされます。個々の割り込

みフラグをマスクして、フラグが割り込み出力をトリガーしないようにすることができます。マスクされていない割り込みフラグは AND/OR ゲートによって結合され、どちらのステータスピンでも選択できる割り込み出力を生成します。

システム ホストがデバイスからの割り込みを検出すると、ホストは割り込みフラグまたはステイッキー レジスタを読み取って、システムの障害状態を解決するためにどのビットがアサートされているかを識別できます。システム障害が解決された後、ホストは自己クリア INT\_CLR フィールドに 1 を書き込むことによって割り込み出力をクリアできます。



図 7-22. ステータスと割り込み

### 7.3.8 PLL の関係

図 7-23 は、LMK5C22212A に実装された PLL アーキテクチャを示しています。PLL は、セクション 7.2.1 で説明されているように、異なる PLL モードで構成できます。

フィードバック ループで DPLL を APLL と組み合わせる場合、APLL は固定の 40 ビット分母を使用する必要があります。APLL が独立ループで動作する場合 (図 7-6 における APLL1 や図 7-7 における APLL など)、TI は 24 ビットのプログラマ可能な分母を選択することを推奨しています。



図 7-23. PLL アーキテクチャ

### 7.3.8.1 PLL 周波数の関係

次の式は、閉ループ動作を実現するために必要な APLL と DLL の周波数の関係を示しています。TICS Pro プログラミング ソフトウェアを使用すると、必要な周波数プランに基づいて有効なデバイダ設定を作成できます。

次の式内のデバイダは、プログラム可能なレジスタ値ではなく、実際の分周値（または範囲）を参照することに注意してください。

DPLL 動作が有効になっている場合、計算された DPLL 周波数と APLL 周波数は名目上同じである必要があります。ペアになった APLL N デバイダの 40 ビット固定分母に対する DPLL 調整は、選択された入力リファレンス ソースを追跡して、実際のクロック出力の必要な周波数と位相を合成します。

APLL がペアになっている DPLL から独立して動作する場合、TI では、DPLL 制御なしで 0ppm の周波数誤差を維持するために、ハイブリッド同期または周波数ドメイン間のカスケード接続にプログラム可能な 24 ビット分母を使用することを推奨しています。このシナリオでは、APLL は別の APLL 出力からのカスケード フィードバック デバイダ レファレンスを追跡します。

PLL に ZDM を使用する場合は、VCO 周波数の計算でクロック出力デバイダを考慮する必要があります。

#### 7.3.8.1.1 APLL の位相周波数検出器 (PFD) とチャージ ポンプ

式 1 は、式 2 の APLL VCO 周波数計算で VCO 周波数を見つけるために使用される位相検出器周波数を計算します。

$$f_{PD} = f_{XO} \times D_{XO} / R_{XO} \quad (1)$$

ここで、

- $f_{PD}$ : APLL 位相検出器周波数
- $f_{XO}$ : APLL リファレンスは、XO 周波数または別の APLL からのカスケード リファレンス周波数です。
- $D_{XO}$ : XO 入力ダブル（1 = 無効、2 = 有効）
- $R_{XO}$ : APLL XO 入力 R デバイダ値（1 ~ 32）

APLL2 または APLL1 は、0mA から 5.8mA まで 0.4mA 刻みで設定可能なチャージ ポンプ設定を備えています。APLL1 では、チャージ ポンプ電流を 0.8mA 以上に設定することで最高の性能が得られます。

#### 7.3.8.1.2 APLL VCO 周波数

APLL 位相は、適用された APLL 分子を使用して、APLL VCO を APLL リファレンスにロックします。VCO 周波数は 式 2 を使用して計算します。

$$f_{VCO} = f_{PD} \times (INT_{APLL} + NUM_{APLL} / DEN_{APLL}) \quad (2)$$

- $f_{VCO}$ : VCO 周波数
- $f_{PD}$ : APLL 位相検出器周波数
- $INT_{APLL}$ : APLL N デバイダ整数値（12 ビット、1 ~  $2^{12} - 1$ ）
- $NUM_{APLL}$ : APLL N デバイダ分子値（40 ビット、0 ~  $2^{40} - 1$ 、または 24 ビット、0 ~  $2^{24} - 1$ ）
- $DEN_{APLL}$ : APLL N デバイダ分母値（固定  $2^{40}$ 、またはプログラム可能 1 ~  $2^{24}$ ）
  - NUM/DEN 比を整数値から遠ざけることで、整数境界スプリアスを回避します。
  - $0.125 < NUM_{APLL} / DEN_{APLL} < 0.875$  (DPLL モードで、0.5 を避ける)

### 7.3.8.1.3 DPLL TDC 周波数

式 3 は、式 5 の DPLL VCO 周波数計算で VCO 周波数を見つけるために使用される TDC 周波数を計算します。各 DPLL には 2 つの異なる TDC 周波数が可能であり、TDC レートを高く保ちながら非整数関連周波数間の切り替えが可能になります。

$$f_{TDC} = f_{INx} \times D_{INx} / R_{INx} \quad (3)$$

$$f_{TDC} = f_{INy} \times D_{INy} / R_{INy} \quad (4)$$

ここで、

- $f_{TDC}$ : DPLL TDC 入力周波数 (式 3 を参照してください)
- $f_{INx}$  または  $f_{INy}$ : INx または INy 入力周波数、あるいは別の APLL からのカスケード接続された基準周波数。
- $R_{INx}$  または  $R_{INy}$ : INx または INy R デバイダ値 (16 ビット、 $1 \sim 2^{16} - 1$ )
- $D_{INx}$  または  $D_{INy}$ : INx または INy 入力ダブル (2 = 無効および 1 = 有効)

### 7.3.8.1.4 DPLL VCO 周波数

DPLL 位相は、実際の APLL 分子値を更新することにより、APLL VCO を DPLL VCO 周波数にロックします。式 5 を使用して VCO 周波数を計算します。各 DPLL は DPLL N に 2 つの異なる値を持つことができ、2 つの異なる TDC 周波数を使用して同じ VCO 周波数にロックすることができます。DPLLx\_REF#\_FB\_SEL レジスタは、使用する DPLL N 値を選択します。

$$f_{VCO} = f_{TDC} \times (INT_{DPLL} + NUM_{DPLL} / DEN_{DPLL}) \quad (5)$$

ここで、

- $INT_{DPLL}$ : DPLL FB デバイダ整数値 (33 ビット、 $1 \sim 2^{33} - 1$ )
- $NUM_{DPLL}$ : DPLL FB デバイダ分子値 (40 ビット、 $0 \sim 2^{40} - 1$ )
- $DEN_{DPLL}$ : DPLL FB デバイダ分母値 (40 ビット、 $1 \sim 2^{40}$ )
- $N: INT_{DPLL} + NUM_{DPLL} / DEN_{DPLL}$

### 7.3.8.1.5 クロック出力周波数

各 APLL にはポスト デバイダが搭載されており、VCO ポスト デバイダ周波数は式 6 または式 7 で計算されます。最終的な出力周波数は、VCO ポスト デバイダ周波数と出力分周比を除算して計算されます (式 8 で計算)。各出力の出力周波数は、選択した APLL クロック ソースと出力分周値によって異なります。

$$\text{APLL2 selected: } f_{POST\_DIV} = f_{VCO2} / Pn_{APLL2} \quad (6)$$

$$\text{APLL1 selected: } f_{POST\_DIV} = f_{VCO1} / Pn_{APLL1} \quad (7)$$

$$\text{OUT[0:11]: } f_{OUTx} = f_{POST\_DIV} / OD_{OUTx} \quad (8)$$

ここで、

- $f_{POST\_DIV}$ : 出力マルチプレクサ ソース周波数 (APLL2、または APLL1 ポスト デバイダ クロック)
- $Pn_{APLL2}$ : APLL2 の 1 次側「P1」ポスト分周値 ( $2 \sim 13$ ) または 2 次側「P2」ポスト分周値 ( $2 \sim 3$ )
- $Pn_{APLL1}$ : APLL1 ポスト分周値 ( $1 \sim 8$ )
- $f_{OUTx}$ : 出力クロック周波数 ( $x = 0 \sim 15$ )
- $OD_{OUTx}$ : OUTx 出力バイパスまたは分周値。すべての出力には、 $1 \sim (2^{12} - 1)$  の値を持つ 12 ビットのデバイダがあります。OUT2 および OUT3 を除くすべての出力は、12 ビット デバイダの後段に 20 ビットの SYSREF デバイダを追加することができ、SYSREF 出力が連続出力に設定されている場合、1PPS や 1Hz 未満の他の周波数を生成するために使用できます。

### 7.3.8.2 アナログ PLL (APLL1, APLL2)

各 APLL は、40 ビットの分周 N デバイダを搭載しており、高分解能の周波数合成と、非常に小さい位相ノイズとジッタをサポートします。各 APLL には、DPLL モードのシグマ-デルタ変調器 (SDM) 制御により VCO 周波数を調整する機能もあります。カスケードモードでは、各 APLL は VCO 周波数を別の VCO 周波数にロックできます。

フリーランモードでは、BAW APLL は VCBO への初期レファレンスクロックとして XO 入力を使用します。BAW APLL の PFD は、分周 N デバイダクロックをレファレンスクロックと比較し、制御信号を生成します。制御信号は BAW APLL ループフィルタによってフィルタ処理され、VCBO 出力周波数を設定する制御電圧が生成されます。SDM では N 分周比を変調して、PFD 入力と VCBO 出力との間で目的の分周比が得られます。LC VCO を使用したもう一つの通常の APLL は、VCBO と同様に動作します。ユーザーは、VCBO クロックまたは XO クロックのいずれかからレファレンス電圧を選択できます。

DPLL モードでは、DPLL ループによって APLL 分数 SDM が制御され、DPLL リファレンス入力で VCO 周波数がロックされます。たとえば、「*APLL が DPLL とカスケード接続されていない場合の例*」では、APLL2 が VCO1 からリファレンスを取得し、VCO2 は実質的に DPLL1 のリファレンス入力にロックされます (APLL2 の分数 N 分周比によって合成誤差が生じない場合を前提としています)。

### 7.3.8.3 APLL のリファレンスの経路

#### 7.3.8.3.1 APLL の XO ダブラー

APLL XO ダブラーを有効にすると、APLL リファレンスの PFD 周波数を 2 倍にすることができます。XO ダブラーを有効にすると、ノイズが最小限に抑えられ、PFD 周波数を上げて位相ノイズ、ジッタ、および分周スプリアスを最適化するのに役立ちます。PFD 周波数を上げると、APLL 位相ノイズの平坦な部分が改善されます。

#### 7.3.8.3.2 APLL の XO リファレンス (R) 分周器

各 APLL には、最大 APLL PFD 周波数仕様を満たすために使用できる 5 ビット XO リファレンス (R) デバイダがあります。また、デバイダを使用して、APLL 分数 N 分周比 (NUM/DEN) が 0.125 ~ 0.875 (0.5 は避ける) であることを確認することもできます。これは、DPLL 周波数チューニング範囲をサポートするために推奨されます。それ以外の場合は、R 分周器をバイパスできます (1 で割る)。

#### 7.3.8.4 APLL の帰還分周器の経路

各 APLL の VCO 出力は、フラクショナル フィードバック (N) デバイダを介して PFD ブロックにフィードバックされます。DPLL モードでは、VCO 出力も DPLL フィードバックパスにフィードバックされます。ハイブリッド同期またはカスケード周波数領域アーキテクチャの場合、各 VCO 出力は、DPLL 入力リファレンス選択マルチプレクサに供給したり、他の APLL の XO 入力として、あるいは固定フィードバック デバイダを介して供給することもできます。

#### 7.3.8.4.1 シグマ-デルタ変調器 (SDM) 内蔵 APLL の N 分周器

APLL 分数 N デバイダには、12 ビットの整数部分 (INT)、40 ビットの分子部分 (NUM)、固定 40 ビットまたはプログラム可能な 24 ビットの分母部分 (DEN)、および SDM が含まれます。INT と NUM はプログラム可能です。APLL がループ内で DPLL と連携して動作する場合、APLL は VCO クロックの非常に高い周波数分解能のために固定の 40 ビット分母を使用します。APLL が独立したループで動作する場合 (ペアになっている DPLL が無効)、TI では 24 ビットのプログラム可能な分母を推奨します。合計 APLL N 分周値は次のとおりです。 $N = INT + NUM / 2^{40}$  or  $INT + NUM / 2^{24}$ 。

APLL フリーランモードでは、APLL の PFD 周波数と合計 N デバイダによって VCO 周波数が決定され、これは 式 2 によって 24 ビット分母で計算できます。

#### 7.3.8.5 APLL のループフィルタ (LF1, LF2)

APLL ループフィルタコンポーネントは、XO 入力の位相ノイズに応じて APLL LBW を最適化するようにプログラムできます。BAW APLL は 100Hz ~ 10kHz (標準範囲) のプログラム可能な LBW をサポートし、従来の LC APLL は 100kHz ~ 1MHz (標準範囲) のプログラム可能な LBW をサポートします。図 7-24 は、PFD/チャージポンプ出力と VCO 制御入力間の APLL ループフィルタ構造を示しています。



図 7-24. 各 APLL のループ フィルタ構造

BAW APLL は、TICSPRO および ROM ページで、デフォルトで狭い LBW で構成されています。その結果、低ジッタ VCBO が、8kHz から約 400kHz までのキャリア オフセット範囲のクロック出力位相ノイズを支配します。

表 7-3 にリストされているデフォルトの APLL ループ フィルタ設定を使用して、各 APLL の LBW が 表 7-4 にまとめられています。

表 7-3. デフォルトの APLL チャージ ポンプおよびループ フィルタ コンポーネント

| 部品       | ロケーション            | タイプ     | APLL2 のデフォルト値 | APLL1 のデフォルト値 |
|----------|-------------------|---------|---------------|---------------|
| チャージ ポンプ | 内部                | プログラム可能 | 3.4mA         | 2.0mA         |
| C1       | 内部                | 固定      | 100pF         | 100pF         |
| C2       | 外部 <sup>(1)</sup> | 固定      | 100nF         | 470nF         |
| C3       | 内部                | プログラム可能 | 70pF          | 70pF          |
| C4       | 内部                | プログラム可能 | 70pF          | 70pF          |
| R2       | 内部                | プログラム可能 | 0.183kΩ       | 0.301kΩ       |
| R3       | 内部                | プログラム可能 | 0.657kΩ       | 5.5kΩ         |
| R4       | 内部                | プログラム可能 | 0.657kΩ       | 5.5kΩ         |

(1) 外部コンデンサは、対応する APLLx の LFx ピンに接続されます。

表 7-4. デフォルト APLL LBW (PFD = 96MHz)

| APLL | VCO 範囲 [MHz] | LBW [kHz] <sup>(1)</sup> |
|------|--------------|--------------------------|
| 2    | 5600~5950    | 152.8~137.8              |
| 1    | 2500         | 4.9                      |

(1) APLL LBW 範囲はそれぞれ VCO 範囲に対応します。

### 7.3.8.6 APLL の電圧制御発振器 (VCO1、VCO2)

各 APLL には完全に統合された VCO が含まれており、ループ フィルタから電圧を取得してその電圧を周波数に変換します。

VCO1 は、非常に高い選択度を備えた独自の BAW 共振器技術を使用して最低の位相ジッタを実現し、2457.6MHz ± 100ppm のチューニング範囲を備えています。VCO2 は、必要に応じて、5595MHz ~ 5950MHz の広いチューニング範囲を備えた高性能 LC VCO を使用して、その他の関連のないクロック周波数もカバーします。

### 7.3.8.6.1 VCO 調正

各 APLL VCO は、PLL がロックを達成し、最適な位相ノイズ性能を提供できることを確認するためにキャリブレーションする必要があります。VCO キャリブレーションは、VCO チューニング範囲内で最適な動作ポイントを確立します。VCO キャリブレーションは、デバイスの電源投入後、ハードリセット後、またはソフトリセット後に入力モニターによって XO 入力が検出されると、PLL の初期起動時に自動的に実行されます。キャリブレーションと APLL ロックを正常に行うには、キャリブレーションの開始前に XO クロックの振幅と周波数が安定している必要があります。安定していないと、キャリブレーションが失敗し、PLL ロックと出力クロックの起動が妨げられる可能性があります。VCO キャリブレーションと APLL ロックの前に、出力ドライバは通常、スプリアス出力クロックを防止するためにミュート状態に保持されます（出力ごとに構成可能）。

ホストプログラミングを通じて PLL 有効化サイクル (APLLx\_EN ビット = 0 → 1) を切り替えることにより、単一の APLL に対して VCO キャリブレーションを手動でトリガできます。これは、APLL N 分周値 (VCO 周波数) がプログラミングを通じて動的に変更された後に必要になることがあります。

### 7.3.8.7 APLL の VCO クロック分配の経路

各 APLL VCO ポスト デバイダは、独立してプログラム可能なデバイダをサポートします。

APLL1 (BAW APLL) には、1 つの VCO ポスト デバイダが搭載されており、必要に応じて 2 分周を組み合わせて使用できます。VCO1 のポスト デバイダは、プログラム可能な 8 分周と、それに続くオプションの 2 分周で構成されています。APLL1 のポスト デバイダ クロック div8 ( $\div 2 \sim \div 8$ )、または div8 と div2 ( $\div 10, \div 12, \div 14, \div 16$ ) の組み合わせは、LMK5C22212A 内のすべての 4 つの出力バンクに分配できます。システムのユースケースで、APLL1 から複数の周波数を供給する必要があり、それが単一のポスト デバイダ値では対応できない場合は、VCO1 のポスト デバイダを 1 に設定して VCO1 ポスト デバイダをバイパスし、各チャネルのデバイダを個別に設定して、目的の出力周波数を得るようにします。

APLL2 (従来型 APLL) には、1 つの VCO ポスト デバイダ クロック (P1: すべての出力に分配可能な、最大 2 倍の  $\div 2 \sim \div 13$  のデジタル信号出力が使用可能です。

### 7.3.8.8 DPLL のリファレンス (R) 分周器の経路

各リファレンス入力クロックには、DPLL TDC ブロックへの専用の 16 ビットリファレンス デバイダがあります。選択されたリファレンス R デバイダ出力によって、TDC 入力周波数が設定されます。異なる周波数の入力間のヒットレス スイッチングをサポートするには、R デバイダを使用してクロックを DPLL TDC 入力への単一の共通周波数に分周します。

### 7.3.8.9 DPLL の時間 / デジタル コンバータ (TDC)

TDC 入力は、選択されたリファレンス入力の R デバイダ クロックと VCO からの DPLL フィードバック デバイダクロックの位相を比較します。TDC 出力は、DPLL ループ フィルタによって処理される位相誤差に対応するデジタル補正ワードを生成します。

### 7.3.8.10 DPLL のループ フィルタ (DLF)

DPLL は 10mHz ~ 4kHz のプログラム可能なループ帯域幅をサポートし、0.1dB (標準) 未満のジッタ ピーキングを実現できます。DPLL のローパス ジッタ伝達特性により、ループ帯域幅を超える最大 60dB/10 倍のロールオフでリファレンス入力ノイズが減衰されます。

DPLL ループ フィルタ出力は、APLL の少数分子を制御して、VCO 周波数を選択された DPLL リファレンス入力にロックさせます。

### 7.3.8.11 DPLL の帰還 (FB) 分周器の経路

DPLL フィードバック パスには、プログラム可能なプリスケーラ (33 ビット、 $1 \sim 2^{33} - 1$ ) とフラクショナル フィードバック (FB) デバイダがあります。プログラム可能な DPLL FB デバイダには、33 ビットの整数部分 (INT)、40 ビットの分子部分 (NUM)、および 40 ビットの分母部分 (DEN) が含まれます。DPLL FB デバイダの合計値は次のとおりです。 $FB_{DPLL} = INT + NUM / DEN$ 。

DPLL モードでは、TDC 周波数と合計 DPLL フィードバック デバイダおよびプリスケーラによって VCO 周波数が決定されます。[式 5](#) を使用して VCO 周波数を計算します。

### 7.3.9 出力クロックの分配

出力クロック分配ブロックには、LMK5C22212A 内に 5 つの出力マルチプレクサ、8 つの出力デバイダ、および 12 個のプログラム可能な差動出力ドライバが含まれます。

出力デバイダは出力同期 (SYNC) をサポートし、2 つ以上の出力チャネル間の位相同期を可能にします。OUT0 および OUT10 には、プログラム可能なオフセットによる確定的な入力から出力への位相調整 (通常は 1PPS クロック用) をサポートするオプションの内部 ZDM 同期機能があります。[セクション 7.3.19](#) を参照してください。

### 7.3.10 出力ソース マルチプレクサ

LMK5C22212A は、5 つの出力ソース マルチプレクサを使用して、周波数ソースをそれぞれの出力バンクに分配します。OUT0 および OUT1 はそれぞれ個別の 4:1 マルチプレクサを備えており、独立してソースを選択できます。OUT2 および OUT3 の出力チャネルは、1 つの 2:1 マルチプレクサを共有しています。出力バンク OUT4～OUT7 も 1 つの 2:1 マルチプレクサを共有しており、さらに 3 番目の 2:1 マルチプレクサが出力バンク OUT8～OUT11 全体で共有されています。

OUT0 および OUT1 に搭載された 4:1 マルチプレクサは最も柔軟性が高く、周波数ソースとして APLL1 のポスト デバイダ、APLL2 のポスト デバイダ、バッファ付き XO、またはリファレンス入力のいずれかを選択できます。OUT2 および OUT3 バンク、OUT4～OUT7 バンク、OUT8～OUT11 バンクに供給されるそれぞれの 2:1 マルチプレクサは、APLL1 のポスト デバイダまたは APLL2 のポスト デバイダから周波数ソースを選択できます。

表 7-5 に、出力ソースのマルチプレクサで使用可能なオプションを示します。

**表 7-5. 出力ソース マルチプレクサ オプション**

| 出力ソース マルチプレクサ オプション | 出力 (オプションあり) | 説明                                                                                                                   |
|---------------------|--------------|----------------------------------------------------------------------------------------------------------------------|
| REFx                | OUT0～OUT1    | R78[5] を設定して OUT0_1 へのリファレンス パスを有効にすると、出力チャネルのマルチプレクサは R48[4:0] によって選択されたリファレンス入力 (0x1 で REF0, 0x2 で REF1) をソースとします。 |
| XO                  | OUT0～OUT1    | 出力チャネルマルチプレクサは、XO 入力から供給されます。                                                                                        |
| APLL1               | OUT0～OUT11   | 出力チャネルマルチプレクサには、APLL1 ポスト デバイダ出力から信号が供給されます。                                                                         |
| APLL2               | OUT0～OUT11   | 出力チャネルマルチプレクサには、APLL2 ポスト デバイダ出力から信号が供給されます。                                                                         |

### 7.3.11 出力チャネル マルチプレクサ

出力ソースのマルチプレクサの後、各出力チャネルは出力チャネル マルチプレクサから供給されます。表 7-6 は、出力チャネル マルチプレクサで使用可能なオプションものリストです。

**表 7-6. 出力チャネルマルチプレクサ オプション**

| 出力チャネル マルチプレクサ オプション | 説明                                                  |
|----------------------|-----------------------------------------------------|
| バイパス                 | 出力クロックは APLL ポスト デバイダから直接供給され、出力チャネル デバイダはバイパスされます。 |
| CHDIV                | 出力クロックは出力チャネル デバイダから供給されます。                         |
| CH / 2               | 出力クロックは 2 分周チャネルから供給されます。                           |
| SYSREF               | 出力クロックは、SYSREF デバイダから供給されます。                        |
| SYSREF + ADLY        | 出力クロックは、アナログ遅延付きの SYSREF デバイダから供給されます。              |

**表 7-6. 出力チャンネルマルチプレクサ オプション(続き)**

| 出力チャンネル マルチプレクサ オプション | 説明                                                                                                                                                       |
|-----------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|
| 静的 DC                 | 出力クロックは静的: OUTP は LOW で、OUTN は HIGH です。<br>注記: この状態は、出力イネーブルビット (OUTx_EN) とは異なります。出力が無効になっている場合 (OUTx_EN = 0)、出力チャネルはトライステート (ハイインピーダンス、または Hi-Z) になります。 |

### 7.3.12 出力分周器 (OD)

各出力ソースマルチプレクサの後に 1つ以上の出力デバイダがあります。OUT[2:3] の各チャネルには個別の 12 ビットチャネル デバイダがあります。OUT[4:5]、OUT[6:7]、OUT[8:9]、OUT[10:11]チャネルにはそれぞれ個別の 12 ビット出力デバイダがあり、オプションの 20 ビット SYSREF デバイダとカスケード接続されています。出力デバイダは、出力マルチプレクサによって選択されたソースから最終的なクロック出力周波数を生成するために使用されます。

OUT0 または OUT1 チャネルは、12 ビットの出力チャネル デバイダ (CD) と 20 ビットの SYSREF デバイダを組み合わせて、1 Hz (1PPS) から 1250MHz までの出力周波数をサポートします。VCO から出力までの合計分周値は、PLL ポストデバイダ (P)、出力チャネル デバイダ (CD)、および SYSREF デバイダ (SD) の値 ( $P \times CD \times SD$ ) の積になります。

たとえば、BAW APLL ポスト デバイダをバイパスすると、各 12 ビットチャネル デバイダ (CD) は 100kHz ~ 1250MHz (または構成された出力ドライバ タイプでサポートされる最大周波数まで) の出力周波数をサポートします。SYSREF デバイダ (SD) をカスケード接続することで、最低 1Hz (1PPS) までの低いクロック周波数を実現できます。

各出力デバイダには、クロック出力ドライバに使用されるものと同じ VDDO\_x 電源から電力が供給されます。出力デバイダが使用されていない場合は、電力を節約するために電源をオフにすることができます。OUT[2:3]、OUT[4:5]、OUT[6:7]、OUT[8:9]、OUT[10:11] の各出力グループでは、両方の出力ドライバが無効化されている場合、自動的に出力分周器の電源がオフになります。OUT0 または OUT1 チャネルの場合、出力ドライバが無効になると、出力デバイダの電源が自動的にオフになります。

### 7.3.13 出力遅延

LMK5C22212A には、遅延機能を使用して出力クロック位相を調整する機能があります。各チャネル ディバイダ パスには、プログラム可能な静的オフセット デジタル遅延があります。SYSREF デバイダを選択すると、出力クロックにプログラム可能な静的オフセット デジタル遅延、SYSREF デジタル遅延、およびアナログ遅延を追加できます。


**図 7-25. プログラム可能な静的出力遅延と動的出力遅延**

### 7.3.14 クロック出力

各クロック出力 (OUTx\_P および OUTx\_N) は、個別にド差動出力ドライバとして構成できます。OUT0 または OUT1 には、出力ペアごとに 2つの 1.8 V または 2.65 V LVC MOS 出力ドライバを追加できる機能があります。追加の低周波シングルエンド クロック出力の場合、GPIO1 と GPIO2 は、別の差動出力ペアからの任意の SYSREF/1PPS 出力 デバイダ出力を複製するように構成できます。

各出力チャネルには専用の内部 LDO レギュレータが搭載されており、優れた PSNR を提供し、電源ノイズによって誘発されるジッタとスプリアスを最小限に抑えます。差動モードの場合、チャネルの内部 LDO レギュレータにより、出力クロック仕様（出力スイング、位相ノイズ、ジッタなど）は VDDO\_x 電圧の影響を受けません。

OUT0 および OUT1 チャネル（マルチプレクサ、デバイダ、およびドライバ）は、単一の出力電源ピン（VDDO\_0\_1）を介して電源が供給されます。同様に、OUT2 および OUT3 チャネルは VDDO\_2\_3 によって駆動され、OUT4 から OUT7 は VDDO\_8\_TO\_11、OUT8 から OUT11 は VDDO\_8\_TO\_11 によって駆動されます。各出力電源ピンには、それぞれの出力が使用されていない場合でも常に 3.3 V で電源を供給する必要があります。

使用されていないクロック出力を無効にすると、電力を節約できます。

### 7.3.14.1 差動出力

差動 HDSI ドライバには、プログラム可能なシングルエンドのピークツーピーク振幅 ( $V_{OD}$ ) とコモンモード電圧 ( $V_{CM}$ ) 設定があります。 $V_{OD}$  の範囲は 0.4V ~ 1V で、ステップ サイズは約 100mV です。利用可能な  $V_{CM}$  オプションは 3 つあります。S1、S2、S3、および S2+S3。HDSI ドライバは、AC-LVPECL 出力クロックまたはその他の差動出力用に AC 結合できます。レシーバの要件を満たす利用可能な  $V_{CM}$  設定がある場合、LVDS 出力など、HDSI ドライバを DC 結合できます。

従来の HCSL 出力ドライバは PCIe に準拠しており、 $50\Omega$  の外部終端が必要です。TI は、終端を受信側の近くに配置することを推奨します。

推奨される差動出力オプションについては [表 7-7](#) を参照し、 $V_{OD}$  および  $V_{CM}$  の電圧変動については [電気的特性](#) を参照してください。

**表 7-7. 差動出力オプション**

| 差動ドライバ タイプ       | $V_{OD}$ , TYP [mV] レジスタ設定 | $V_{CM}$ , TYP [mV] | $V_{CM}$ レジスタ設定 |
|------------------|----------------------------|---------------------|-----------------|
| HDSI             | 400                        | 350                 | S1              |
| HDSI             | 400                        | 700                 | S2              |
| HDSI (LVDS)      | 400                        | 1250                | S3              |
| HDSI             | 500                        | 400                 | S1              |
| HDSI             | 600                        | 450                 | S1              |
| HDSI             | 600                        | 800                 | S2 + S3         |
| HDSI             | 700                        | 500                 | S1              |
| HDSI             | 700                        | 900                 | S2 + S3         |
| HDSI (AC-LVPECL) | 800                        | 550                 | S1              |
| HDSI (AC-LVPECL) | 800                        | 1000                | S2 + S3         |
| HDSI (AC-LVPECL) | 900                        | 600                 | S1              |
| HDSI (AC-LVPECL) | 1000                       | 650                 | S1              |
| HCSL             | 750                        | 350                 | 該当なし            |

### 7.3.14.2 LVCMOS 出力

OUT0 と OUT1 には、P および N 出力ペアごとに 2 つの 1.8V または 2.65V LVCMOS ドライバを追加できる機能があります。各 LVCMOS 出力は、通常の極性、反転極性、または Hi-Z または静的 Low レベルとして無効に設定できます。LVCMOS 出力 High レベル ( $V_{OH}$ ) は、レール ツー レール LVCMOS 出力電圧振幅の場合、1.8V または 2.65V の内部プログラム可能な LDO レギュレータ電圧によって決まります。

LVCMOS モードは、位相ノイズやジッタの要件が厳しくない ASIC またはプロセッサ クロック向けに推奨されます。LVCMOS 出力クロックは、電圧振幅の大きい不平衡信号であるため、強力なアグレッサとなり、ジッタに敏感な他の差動出力クロックにノイズを結合する可能性があります。出力ペアから LVCMOS クロックが必要な場合は、両方の出力を有効にして極性を反対 (+/- または -/+ ) にしてペアを構成し、未使用の出力はトレースを接続せずにフローティングのままにします。

### 7.3.14.3 SYSREF/1PPS 出力

LMK5C22212A は、JEDEC JESD204B または JESD204C SYSREF クロックを含む 1PPS ~ 25MHz のシステム リフアレンス クロックをサポートできます。OUT2/3 を除く任意の 12 ビット出力チャネル デバイダは、個別の 20 ビット SYSREF デバイダとカスケード接続できます。柔軟な SYSREF 分周値を設定すると、アプリケーションの要件に基づいて、複数の出力で同じ SYSREF/1PPS 周波数を生成するか、SYSREF/1PPS の異なる周波数の倍数を生成します。複数の SYSREF 出力を揃える場合は、TI は SYSREF 要求の再サンプリングのために SYSREF\_REQ\_MODE 0x1A[5:4] = 11 を設定することを推奨します。追加のシングルエンド出力が必要な場合は、SYSREF/1PPS を GPIO1 または GPIO2 に複製することもできます。SYSREF 要求サンプル ソース SYSREF\_REQ\_SEL 0x1A[3:2] は、SYSREF/1PPS 出力複製に必要なソースと同じソースに設定する必要があります。

SYSREF デバイダ出力信号は、必要に応じて GPIO1 または GPIO2 のいずれかで複製して、起動後に追加のシングルエンド 3.3V CMOS クロックを提供できます。SYSREF/1PPS 出力レプリケーションを構成するには、GPIO を出力として有効にし (GPIOx\_OUTEN = 1)、GPIO レプリケーション ソースへの SYSREF 出力の 1 つをアクティブにする必要があります。SYSREF のソースは、レジスタ設定 (OUT\_x\_y\_SR\_GPIO\_EN = 1) によって、OUT0/1、OUT4/5、OUT6/7、OUT8/9、OUT10/11、で使用されている SYSREF デバイダのいずれかから選択できます。GPIOx 複製された SYSREF 出力は、静的デジタル遅延の後ですが、アナログおよびデジタル遅延とパルサーの前です。GPIOx 複製ではパルス SYSREF モードがサポートされていないため、出力は連続周波数になります。

通常の SYSREF と GPIO 複製 SYSREF の間には、若干の固定遅延スキューがあります。LVC MOS 出力クロックは、電圧振幅の大きい不平衡信号です。そのため、信号が他のジッタに敏感な差動出力クロックに強く干渉し、ノイズを結合する可能性があります。

### 7.3.15 LOL 中の出力の自動ミュート

各出力ドライバは、MUTE 有効化フィールドで設定されたとおり、選択された出力マルチプレクサ クロック ソースが無効な場合にクロックを自動的にミュートできます。APLL および DPLL ミュート制御ビット (MUTE\_APPLx\_LOCK、MUTE\_DPLLx\_LOCK、MUTE\_DPLLx\_PHLOCK) を設定することにより、各 PLL の LOL ステータスに基づいてソースを無効にすることができます。自動ミュートが無効またはバイパスされている場合 (OUT\_x\_y\_MUTE\_EN = 0)、VCO キャリブレーションの前と最中に出力クロックの周波数が正しくなくなったり、不安定になったりする可能性があります。

### 7.3.16 出力クロックの起動時のグリッチなし

APLL 自動ミュートが有効になっている場合、デバイスの電源投入、ハードリセットの終了、ソフトリセットの終了、または出力 SYNC のデアサーのいずれかのイベント後に APLL ロックが達成されると、出力はクロック グリッチなしで同期方式で起動します。

### 7.3.17 クロック出力のインターフェイスと終端

このセクションでは、推奨される出力終端を示します。使用されていないクロック出力は、プログラミングによってフローティング状態のままにしたり、電源をオフにしたりすることができます。



図 7-26. LVC MOS 出力の終端



図 7-27. DC 結合 HSDS/LVDS 出力終端



図 7-28. AC 結合 HSDS 出力終端方法 1



図 7-29. AC 結合 HSDS 出力終端方法 2



図 7-30. DC 結合 HCS L 出力終端



図 7-31. AC 結合 HCS L 出力終端

### 7.3.18 出力同期(SYNC)

出力同期を使用すると、同じ PLL 出力クロック サイクルで出力デバイダのリセットを終了させることで、共通の立ち上がりエッジに対応する 2つ以上の出力クロックを位相整列させることができます。同じ PLL 出力を選択する出力デバイダは、ハードウェア ピンまたはソフトウェア ビットを使用して同期イベントをトリガすることで、すべて同期グループとして同期できます。

2つ以上の出力チャネルの同期グループを確立するには、次の要件を満たす必要があります。

- 出力デバイダでは、それぞれの SYNC 有効化ビットが設定されます (OUT\_x\_y\_DIV\_SYNC\_EN = 1)
- SYSREF デバイダには、それぞれ追加の同期有効化ビットが設定されており (OUT\_x\_y\_SR\_DIV\_SYNC\_EN = 1)、上記の設定で動作します (OUT\_x\_y\_DIV\_SYNC\_EN = 1)
- 出力デバイダには、同じ PLL 出力を選択する出力多重化があります
- PLL (ポスト デバイダ) 出力には、同期有効化ビットが設定されています (例:PLL1\_PRI\_DIV\_SYNC\_EN = 1)
- SYNC\_EN = 1

SYNC イベントは、GPIOx\_MODE = 31 の SYNC 入力用にプログラムされた GPIOx ピンと SYNC\_SW レジスタ ビット (アクティブ High) のどちらかによってアサートできます。SYNC がアサートされると、同期有効化デバイダがリセット状態に保持され、クロック出力は Low になります。SYNC が デアサートされると、共通 PLL からの出力は、最初のクロック位相を同期または整列して開始します。SYNC は、SYNC 対応の出力を Low 状態に設定して、受信機の入力が設定されて着信クロックを受け入れる準備ができるまで出力クロックが下流のデバイスに配布されるのを防ぐためにも使用できます。

同期が無効になっている出力チャネル (OUT\_x\_y\_DIV\_SYNC\_EN = 0) は SYNC イベントの影響を受けず、設定されたとおりに通常の出力動作を継続します。駆動されたデバイダが正確に同期されていることを確認には、VCO ポスト デバイダ クロックの同期が有効になっている必要がありますただし、チャネル デバイダが SYNC に選択されていない場合でも、リセット VCO ポスト デバイダからクロックを派生する出力は SYNC 中は無効です。同期に選択されていない VCO ポスト デバイダは SYNC 中も実行を停止しないため、ポスト デバイダは同期を必要としない出力チャネルに信号を供給続けることができます。1 分周の出力デバイダ (デバイダ バイパス モード) は、SYNC イベント中にゲートされません。

**表 7-8. 出力同期**

| GPIOx を SYNC ピンとして使用<br>GPIOx_MODE = 31 |               | SYNC_SW<br>R21[6] | 出力デバイダおよびドライバの状態              |
|-----------------------------------------|---------------|-------------------|-------------------------------|
| GPIOx_POL = 0                           | GPIOx_POL = 1 |                   |                               |
| 1                                       | 0             | 1                 | 出力ドライバはミュートされ、出力デバイダはリセットされます |
| 1 → 0                                   | 0 → 1         | 1 → 0             | 同期された出力は、同期された位相で解放されます       |
| 0                                       | 1             | 0                 | 設定された通常の出力ドライバ/デバイダの動作        |

### 7.3.19 ゼロ遅延モード(ZDM)

DPLL は、構成と ZDM 用に選択された DPLL に応じて、選択された DPLL リファレンス入力と OUT0、OUT4、または OUT10 クロック間の既知かつ確定的な位相関係を実現するための内部 ZDM 同期オプションをサポートします。

ZDM を有効にすると、ユーザーは選択した DPLL リファレンス入力クロックと選択したゼロ遅延フィードバック クロック間のゼロ位相遅延を実現できます。図 7-32 に、OUT0 クロックがゼロ遅延出力クロックとして任意の DPLL に内部でフィードバックする方法を示します。ZDM は主に、1PPS 入力から 1PPS 出力、または 156.25MHz 入力から 156.25MHz 出力など、入力と選択された出力間の確定的な位相関係を実現するために実装されます。

ゼロディレイフィードバック クロックは OUT0 からデバイス内部ヘルーティングされるため、外部クロック信号を出力から入力へ配線する必要はありません。OUT4 は DPLL2 の内部 ZDM フィードバック用に使用でき、

1PPS 位相整列は、位相スルーブー制御と ZDM によって再確立できます。位相スルーブー制御により、制御された速度で位相ビルダウトを 0 に戻すことができます。ZDM モードを使用して 1PPS 信号にロックするには、出力静的遅延または DPLLx\_PH\_OFFSET をプログラムして、1PPS 入力と 1PPS フィードバック クロック間の位相誤差をゼロにすることができます。1PPS に ZDM を使用する場合は、ヒットレス スイッチングを無効にする必要があります。

1 ps 未満の微調整を適用するために DPLLx\_PH\_OFFSET フィールドの入力から出力への位相誤差を計算する方法の例については、[DPLL プログラム可能位相遅延](#) を参照してください。



図 7-32. リファレンス入力と OUT0 間の DPLL ZDM 同期

### 7.3.20 DPLL プログラム可能位相遅延

ユーザーは DPLLx\_PH\_OFFSET[44:0] レジスタ フィールドに書き込むことで DPLL 位相オフセットを調整できます。位相オフセットは、デフォルト設定が 0 の符号付き 2 の補数値であり、TDC でのフィードバッククロックとリファレンスクロックの位相関係をオフセットします。位相調整は、DPLLx 同期ドメインから派生したすべての出力に共通です。DPLLx\_PH\_OFFSET の調整は一方に行われます。負の方向にシフトするには、出力クロックの周期から必要な時間オフセットを減算して、新しい位相オフセットを得ます。

式 9 と 式 10 は、出力位相を微調整ステップで変化させるために DPLLx\_PH\_OFFSET フィールド値を計算するための式を示しています。DPLLx\_PH\_OFFSET は、デシメーションとデジタル ゲインのスケーリング係数を持つ APLLx VCO 周期に関連しています。

$$\text{DPLLx\_PH\_OFFSET} = 2 \times \text{DESIRED\_TIME\_OFFSET} \times f_{\text{VCOx}} \times \text{SCALING}_{\text{DEC}} \quad (9)$$

$$\text{SCALING}_{\text{DEC}} = \text{DPLLx\_PARAM\_B} \times (\text{DPLLx\_PARAM\_C} + 1) \times 2^{32} - \text{DPLLx\_PARAM\_A} \quad (10)$$

ここで、

- DPLLx\_PH\_OFFSET: DPLL 出力位相を調整するプログラム可能なレジスタ値
- DESIRED\_TIME\_OFFSET: 希望する DPLL 位相調整 (秒)
- $f_{\text{VCOx}}$ : VCOx 周波数
- SCALING<sub>DEC</sub>: デシメーションおよびデジタル ゲイン パラメータを考慮したスケーリング係数
- DPLLx\_PARAM\_A/B/C: DPLL デシメーションおよびゲイン パラメータ。DPLLx\_PARAM\_A の場合、レジスタのリードバック値が 0 の場合は、式で値 32 を使用します。

たとえば、DPLL2 に +1ns の位相オフセットを導入したい場合は、以下の設定を使用します：

- DESIRED\_TIME\_OFFSET = +1ns
- $f_{\text{VCOx}} = 2500\text{MHz}$
- $\text{SCALING}_{\text{DEC}} = 584 \times (7 + 1) \times 2^{32-32} = 4672$
- DPLL1\_PH\_OFFSET =  $2 \times 1\text{e-9} \times 2500\text{e}6 \times 4672 = 23360$

あるいは、25MHz 出力クロックに -1ns などの逆方向に位相シフトを適用するには、次の設定を使用します。

- DESIRED\_TIME\_OFFSET = 40ns - 1ns = 39ns
  - 40ns は出力クロック (25MHz) の周期です。
- $f_{\text{VCOx}} = 2500\text{MHz}$
- $\text{SCALING}_{\text{DEC}} = 4672$
- DPLL1\_PH\_OFFSET =  $2 \times 39\text{e-9} \times 2500\text{e}6 \times 4672 = 911040$

特定の構成の DPLL パラメータは、表 7-9 にリストされているレジスタにアクセスすることによって読み戻すことができます。

**表 7-9. DPLL 位相オフセット レジスタ**

| フィールド名          | レジスタ アドレス<br>(上位バイトから下位バイト)        |
|-----------------|------------------------------------|
| DPLL1_PH_OFFSET | R550, R551, R552, R553, R554, R555 |
| DPLL1_PARAM_A   | R567                               |
| DPLL1_PARAM_B   | R548, R549                         |
| DPLL1_PARAM_C   | R566                               |
| DPLL2_PH_OFFSET | R400, R401, R402, R403, R404, R405 |
| DPLL2_PARAM_A   | R417                               |
| DPLL2_PARAM_B   | R398, R399                         |
| DPLL2_PARAM_C   | R416                               |
| DPLL1_PH_OFFSET | R250, R251, R252, R253, R254, R255 |
| DPLL1_PARAM_A   | R267                               |
| DPLL1_PARAM_B   | R248, R249                         |
| DPLL1_PARAM_C   | R266                               |

### 7.3.21 時間経過カウンタ (TEC)

時間経過カウンタ (TEC) を使用すると、2 つ (またはそれ以上) のイベント間の正確な時間を測定できます。このイベントは、GPIO ピンの立ち上がりエッジまたは立ち下がりエッジ、または SPI SCS ンの立ち下がりエッジのいずれかです。TEC 入力用に任意の GPIO ピンをプログラムできます。立ち上がりまたは立ち下がり極性は、GPIO 極性反転レジスタを使用して選択できます。各 TEC イベントが発生すると、カウンタ値がキャプチャされ、アプリケーションは 40 ビット値をリードバックできます。経過時間は、リードバック値の差に基づいて計算されます。測定精度は 7.5ns より良好であり、測定時間は正確な構成にもよりますが 59 分を超えていません。TEC カウンタ キャプチャを再作動させるため、TEC\_CNTR の少なくとも LSB を読み戻す必要があります。

TEC カウンタは、APLL1 VCO 周波数  $\div 8$  または PLL2 VCO 周波数  $\div 20$  に基づいて、周波数でクロック駆動されます。時間測定は、次の手順で実行されます。

1. TEC カウンタ値をリセットします。TEC キャプチャイベント間のカウンタ ロールオーバーの可能性を低減することをお勧めしますが、オプションです。リセットが行われない場合、ユーザーはカウンタ レジスタのロールオーバーを検出する必要があり、経過時間の計算のための式 11 が複雑になります。
2. TEC キャプチャイベントをトリガし、保存されたカウンタ値を含む TEC レジスタを読み戻します。
3. TEC キャプチャイベントをもう一度トリガし、保存されたカウンタ値を含む TEC レジスタを読み戻します。
4. 式 11 を使用して経過時間を計算します。最悪の場合の誤差は、TEC カウンタ クロック周期の 2 倍になります。表 7-10 に、一般的な TEC クロック周波数/周期とロールオーバー時間を示します。

$$\text{Elapsed Time} = (\text{2nd captured TEC value} - \text{1st captured TEC value}) / \text{TEC Clock Rate} \quad (11)$$

TEC\_CNTR レジスタは 5 つのレジスタに分割されます。

**表 7-10. 一般的な TEC クロック周波数とロールオーバー時間**

| PLL ソース | VCO 周波数    | TEC クロック周波数 | TEC クロック周期 (t)         | ロールオーバー時間             |
|---------|------------|-------------|------------------------|-----------------------|
| PLL1    | 2457.6MHz  | 307.2MHz    | $\cong 3.225\text{ns}$ | $\cong 59.6\text{ 分}$ |
| PLL2    | 5950MHz    | 297.5MHz    | $\cong 3.361\text{ns}$ | $\cong 61.6\text{ 分}$ |
| PLL2    | 5898.24MHz | 294.912MHz  | $\cong 3.391\text{ns}$ | $\cong 62.1\text{ 分}$ |
| PLL2    | 5625MHz    | 281.25MHz   | $\cong 3.556\text{ns}$ | $\cong 65.1\text{ 分}$ |

表 7-10. 一般的な TEC クロック周波数とロールオーバー時間 (続き)

| PLL ソース | VCO 周波数 | TEC クロック周波数 | TEC クロック周期 (t) | ロールオーバー時間 |
|---------|---------|-------------|----------------|-----------|
| PLL2    | 5600MHz | 280MHz      | ≈3.571ns       | ≈65.4 分   |

図 7-33. TEC クロックおよびカウンタ



図 7-34 に、時間経過カウンタ機能の状態を示します。



図 7-34. TEC の状態図

### 7.3.21.1 TEC 機能の設定

- 時間経過カウンタ (TEC) を駆動する PLL を選択します。BAW APLL は最高の TEC クロック周波数により最高の精度で時間測定を行いますが、従来の APLL (LC VCO) ではロールオーバー時間がわずかに長くなります。
  - BAW APLL ソースは、REF0\_MISSCLK\_VCOSEL を 0 に設定することによって選択されます。
  - REF0\_MISSCLK\_VCOSEL を 1 に設定すると、従来の APLL ソースが選択されます。
- TEC カウンタ値を TEC\_CNTR フィールドにキャプチャするためのトリガとして GPIO または SPI チップセレクトを選択します。GPIO を使用する場合、SPI SCS ピンに特別なタイミングは必要ありません。GPIO ピンを他の目的に使用することも可能で、必要な場合は TEC 機能を有効にします。
  - GPIO トリガは、TEC\_CNTR\_TRIG を 1 に設定することによって選択されます。
  - SPI チップ選択トリガは、TEC\_CNTR\_TRIG を 0 に設定することによって選択されます。
- TEC\_CNTR\_EN を 1 に設定して TEC カウンタを有効にします。

### 7.3.21.2 トリガ源としての SPI

TEC\_CNTR\_EN = 1 の場合、各 SCS 立ち下がりエッジで TEC カウンタが TEC\_CNTR フィールドにキャプチャされます。TEC\_CNTR フィールドの MSB から読み取る SPI トランザクションの後、TEC\_CNTR フィールドの LSB が読み取られるまで、SCS の立ち下がりエッジは TEC カウンタを TEC\_CNTR フィールドにキャプチャしません。

図 7-35 は、单一レジスタ読み取り中に TEC がラッチされたときを示し、図 7-36 はマルチバイト読み取り時にラッチされたときを示します。

図 7-35 は、TEC\_CNTR MSB が読み取られるまで、TEC カウンタが SCS の立ち下がりエッジごとにキャプチャされることを示しています。



図 7-35. TEC シングル バイトの読み取り

図 7-36 は、最初のレジスタ読み取りが TEC\_CNTR レジスタでない場合でも、单一のマルチバイト読み取り中に TEC カウンタ値をキャプチャし、キャプチャ用に再準備できることを示しています。



図 7-36. TEC マルチ バイトの読み取り

### 7.3.21.3 TEC トリガ源としての GPIO ピン

`GPIOx_MODE = 0x27 (TEC_TRIG_SEL)` で TEC 機能用に選択された GPIO ピンの立ち上がりエッジは、選択された極性 (`GPIOx_POL`) のエッジで TEC 値を TEC\_CNTR フィールドにキャプチャします。TEC\_CNTR フィールドの LSB が読み取られるまで、後続の GPIOx ピン エッジによって TEC\_CNTR フィールドはさらに更新されません。[図 7-37](#) は、GPIO を使用して TEC 値をキャプチャするタイミングを示しています。



**図 7-37. GPIO を使用してキャプチャされた TEC**

#### 7.3.21.3.1 例 : TEC と GPIO1 をトリガとして使用して経過時間を測定

- 必要に応じて TEC レジスタを構成します。この例では以下の式で計算されます。
  - `REF0_MISSCLK_VCOSEL` は 0 なので、TEC クロックレートには `VCBO` 周波数/8 が使用されます。
  - `TEC_CNTR_TRIG = 1` (`GPIO1` トリガ)
  - `TEC_CNTR_CLR = 0` (通常動作の場合)
- 必要に応じて、`GPIO1_MODE = 0x27 (TEC_TRIG_SEL)` および `GPIO1_POL` を設定します (この例では、アクティブ Hifh 入力の場合は 0 です)。
- `GPIO1` に立ち上がりエッジを提供して、現在の TEC カウンタ値を TEC\_CNTR フィールドにキャプチャします。
- TEC\_CNTR フィールドを初めて読み取り、保存します。
  - 例: `1st_captured_TEC_value = 204 354`.
- `GPIO1` に立ち上がりエッジを供給します。
- TEC\_CNTR フィールドを 2 回目に読み取り、保存します。
  - 例: `2nd_captured_TEC_value = 76 516 568`
- 式 1 を使用して、TEC クロック レートを 307.2MHz として時間デルタを計算します。
  - $248.412\ 155\text{ms} = (76\ 516\ 568 - 204\ 354) / 307.2\text{MHz}$
  - TEC クロック レートは 307.2MHz なので、測定精度は  $\pm 3.26\text{ns}$  になります。

#### 7.3.21.4 その他の TEC 動作

TEC カウンタは継続的にカウントアップし、定期的に  $2^{40} - 1$  から 0 にロールオーバーします。

- ユーザー ソフトウェアは、TEC の読み取りの間にカウンターがロールオーバーしたかどうかを判断する必要があります。TI では、開始トリガー イベントが発生する可能性がある場合は、その前に `TEC_CNTR_EN` ビットを切り替えて TEC カウンタをリセットすることを推奨しています。

`REF0_MISSCLK_VCOSEL` フィールドは、早期および欠落したリファレンス クロックの検証のためにすべての入力で使用される VCO も選択します。そのため、`REF0_MISSCLK_VCOSEL` が変更された場合は、早期および欠落した入力検証レジスタを再計算する必要がある場合があります。動作中に `REF0_MISSCLK_VCOSEL` または検証計算を変更すると、欠落パルス検出器または欠落パルスとラントパルスの両方の検出器を使用するリファレンスが一時的に不適格となり、DPLL がホールドオーバー状態になる可能性があります。

TEC\_CNTR\_EN = 0 の間、TEC カウンタはリセット状態 (カウンタ値 0) に保持されます。TEC\_CNTR\_EN が 0 から 1 に遷移した瞬間から将来のトリガ イベントまでの絶対時間測定を実行することも可能です。ただし、この測定の精度は、2 つの GPIO または 2 つの SPI CSC トリガによって発生する相対測定を実行する場合よりも低くなります。

## ADVANCE INFORMATION

## 7.4 デバイスの機能モード

### 7.4.1 DPLL の動作状態

次のセクションでは、図 7-38 に示されている DPLL の動作状態について説明します。この図では、ホールドオーバーが有効になっていることを前提としています。



図 7-38. DPLL の動作状態

#### 7.4.1.1 フリーラン

デバイスの POR 構成と初期化の後、XO 入力信号が有効な場合、APLL は自動的に XO クロックにロックします。フリーラン モードでの出力クロック周波数の精度と安定性は、XO 入力の周波数の精度と安定性を追跡します。フリーラン モード中は、リファレンス入力は無効（不適格）のままになります。DPLL がロックされているが、有効な履歴ワードがまだ蓄積されておらず、参照が失われた場合は、フリーラン状態になります。

#### 7.4.1.2 ロックの獲得

DPLL は有効な入力クロックのリファレンス入力を常に監視します。少なくとも 1 つの有効な入力クロックが検出されると、PLL チャネルはフリーラン モードまたはホールドオーバー モードを終了し、DPLL を介してロック取得を開始します。LMK5C22212A は、DPLL が一時的に広いループ帯域幅を使用してロック時間 shortestする Fastlock 機能をサポートします。ロック取得が完了すると、ループ帯域幅は通常構成されたループ帯域幅設定 ( $BW_{DPLL}$ ) に設定されます。

#### 7.4.1.3 DPLL がロック済み

DPLL がロックすると、APLL 出力クロックの周波数と位相が、選択された DPLL リファレンス入力クロックにロックされます。DPLL がロックされている間、APLL 出力クロックは XO 入力の周波数ドリフトの影響を受けません。DPLL には、ステータスピンまたはステータスビットを通じて確認できる周波数ロック損失 (LOFL) および位相ロック損失 (LOPL) ステータスフラグを示すプログラム可能な周波数ロック検出器と位相ロック検出器があります。周波数ロックが検出されると (LOFL → 0)、チューニング ワード履歴モニタ (有効な場合) は、ホールドオーバー モードに入る際に初期出力周波数の精度を決定するために使用される履歴平均データの蓄積を開始します。

#### 7.4.1.4 ホールドオーバー

リファレンス損失 (LOR) 状態が検出され、有効な入力が利用できない場合、DPLL はホールドオーバー状態になります。

履歴が無効になっている場合 (DPLLx\_HIST\_EN = 0)、DPLL は 2 の補数 DPLLx\_FREE\_RUN[39:0] フィールドを使用して、DPLL 分子に対するホールドオーバー周波数を設定します。短期的な周波数精度は、DPLLx\_FREE\_RUN フィールドの精度に基づいています。

履歴が有効 (DPLLx\_HIST\_EN = 1) であってもチューニング履歴がまだ有効でない場合は、DPLLx\_FREE\_RUN フィールドは DPLLx\_HIST\_EN が無効であるかのように使用されます。チューニング履歴が有効な場合、DPLL は履歴データを使用してホールドオーバーに入り、ホールドオーバー周波数エラーを最小限に抑えます。[調整ワード履歴](#) を参照してください。一般に、履歴平均時間が長いほど、0ppm レファレンス クロック (XO 入力) がドリフトフリーであると仮定した場合の初期ホールドオーバー周波数はより正確になります。XO リファレンス クロックの安定性によって、ホールドオーバー出力周波数の長期的な安定性と精度が決まります。

ホールドオーバーに入ると、LOPL フラグがアサートされます (LOPL → 1)。LOFL フラグは、DPLL 周波数と基準周波数が許容範囲内であることを報告します。ホールドオーバー中、LOFL は変更されず、有効な参照が再度選択されるまで更新されません。

有効な入力が選択可能になると、DPLL はホールドオーバー モードを終了し、出力グリッチなしで新しい入力クロックに自動的に位相ロックします。

#### 7.4.2 デジタル制御発振器 (DCO) の周波数および位相調整

IEEE 1588 およびその他のクロック ステアリング アプリケーションをサポートするために、DPLL は DCO モードをサポートし、0.001 ppb/ステップ未満の正確な出力クロック周波数調整を可能にします。DCO は、DPLL DCO 制御または APLL DCO 制御を使用して実装できます。DPLL が閉ループ モードで動作している間、DPLL DCO は有効な DPLL 分子を変更します。DPLL がホールドオーバー状態または使用されていない間、APLL DCO は有効な APLL 分子を調整します。

##### 7.4.2.1 DPLL DCO の制御

DPLL がロックされているときは、DCO モードを有効化できます (DPLLx\_FB\_FDEV\_EN = 1)。

DPLL DCO を使用する場合、周波数を調整する方法は 3 つあります。

- レジスタ相対調整
  - 偏差量を DPLL\_FDEV でプリセットします
  - 偏差量だけインクリメント/デクリメントを有効化するには、8 ビットレジスタを書き込みます
- GPIO の相対調整
  - ステップ/方向 GPIOx トリガ
  - ピン設定方向の各ステップの偏差量を設定して、DPLLx\_FB\_NUM を調整します。
- レジスタの絶対調整
  - 周波数制御ワード (FCW) に基づいて DPLLx\_FB\_NUM[39:0] を書き込みます。

DCO の周波数ステップ サイズは、38 ビットの周波数偏差ワード レジスタ (DPLL\_FDEV ビット) を使用してプログラムできます。DPLL\_FDEV 値は、DPLL 分周フィードバック デバイダの現在の分子値に加算または減算されるオフセットであり、VCO 出力での DCO 周波数オフセットを決定します。

DCO 周波数インクリメント (FINC) または周波数デクリメント (FDEC) の更新は、ソフトウェア制御 (DPLLx\_FB\_FDEV\_UPDATE) またはユーザー選択可能なピン制御 (GPIOx) により制御できます。ソフトウェア制御による DCO の更新は、DPLLx\_FB\_FDEV\_UPDATE レジスタビットに書き込むことで、常に I<sup>2</sup>C または SPI 経由で利用可能です。0 を書き込むと、DCO 周波数がプログラムされたステップ サイズだけインクリメントされ、1 を書き込むと DCO 周波数がステップ サイズだけデクリメントされます。SPI の書き込み速度が速いため、SPI は I<sup>2</sup>C よりも高速な DCO 更新レートを実現できます。

DPLL ピン制御を選択すると (GPIO の FDEV\_TRIG\_DPLLx および FDEV\_DIR\_DPLLx)、FDEV\_TRIG\_DPLLx で定義された GPIO ピンの立ち上がりエッジによって、対応する DCO 更新が DPLL に適用されます。FDEV\_DIR\_DPLLx で定義された別の GPIO によって、FDEV トリガの方向が決定されます。FDEV\_DIR\_DPLLx = 0 は正を意味し、FDEV\_DIR\_DPLLx = 1 は負を意味します。このようにして、GPIO ピンは FINC または FDEC 入力として機能します。内部サンプリング クロックでキャプチャするには、TRIGGER ピンに印加される最小正パルス幅が 100ns より大きい必要があります。ピン制御を使用する場合、DCO の更新レートは 5MHz よりも低く制限する必要があります。

DCO 制御が無効になっている場合 (DPLLx\_FB\_FDEV\_EN = 0)、DCO 周波数オフセットはクリアされ、VCO 出力周波数は DPLL 分数フィードバック デバイダの元の分子値によって決定されます。



図 7-39. DCO モード制御オプション

#### 7.4.2.2 DPLL DCO の相対調整周波数ステップ サイズ

式 12 は、DPLL に対して DCO モードが有効になっている場合に、指定された DCO 周波数ステップ サイズ (ppb (10 億分の 1)) を満たすために必要な DPLLx\_FB\_FDEV レジスタ値を計算する式を示します。

$$\text{DPLLx\_FB\_FDEV} = (\text{Reqd\_ppb} / 10^9) \times \text{DPLL}_{\text{DEN}} \times f_{\text{VCOx}} / f_{\text{TDCx}} \quad (12)$$

ここで、

- DPLLx\_FB\_FDEV: 周波数偏差値 (0 ~ 2<sup>38</sup> - 1)
- Reqdd\_ppb: 必要な DCO 周波数ステップ サイズ (ppb 単位)
- DPLL<sub>DEN</sub>: DPLL FB デバイダ分母値 (1~2<sup>40</sup>、レジスタ値 0 = 2<sup>40</sup>)
- f<sub>VCOx</sub>: VCOx 周波数
- f<sub>TDCx</sub>: TDCx 周波数

#### 7.4.2.3 APLL DCO の周波数ステップ サイズ

APLL DCO を調整するには、ユーザーは DPLLx\_FREE\_RUN レジスタ フィールドに書き込む必要があります。DPLLx\_HIST\_EN = 1 の場合、相対調整が実行されます。DPLLx\_HIST\_EN = 0 の場合、APLLx DCO 分子には DPLLx\_FREE\_RUN 値が使用されます。有効な APLLx 分子は、APLLx\_NUM\_STAT から読み戻すことができます。

式 13 は、相対 APLL DCO モードが有効な場合に、指定された DCO 周波数ステップ サイズ (ppb (10 億分の 1)) を満たすために必要な DPLLx\_FREE\_RUN フィールド値を計算する式を示します。DPLLx\_FREE\_RUN は符号付きの値であり、負の数の実際のプログラム値は 2 の補数として計算できます。

$$\text{DPLLx\_FREE\_RUN} = (\text{Reqd\_ppb} / 10^9) \times \text{APLLx}_{\text{DEN}} \times f_{\text{VCOx}} / f_{\text{PDFx}} \quad (13)$$

ここで、

- DPLLx\_FREE\_RUN: 周波数偏差値 ( $-2^{39} \sim 2^{39}-1$ )
- Reqdd\_ppb: 必要な DCO 周波数ステップ サイズ (ppb 単位)
- APPLLx\_DEN: APLL FB デバイダの分母の値 ( $2^{40}$ )
- $f_{\text{VCOx}}$ : VCOx 周波数
- $f_{\text{PDFx}}$ : PLLx 位相検出器周波数

### 7.4.3 APLL の周波数制御

このデバイスは、DPLL がホールドオーバー状態または使用されていないときに 40 ビット レジスタ DPLLx\_FREE\_RUN[39:0] に書き込むことで、APLL 周波数と位相制御もサポートできます。リファレンスクロックがフリーラン モードまたは無効になっている場合、DPLL は APLL から切断されますが、ユーザーは引き続き周波数と位相の精度を調整できます。

APLL DCO 制御を有効にするには、DPLLx\_LOOP\_EN = 1 に設定し、40 ビット小数分母の場合は PLLx\_MODE = 1 に設定します。DPLLx\_EN は 0 に設定できます。



図 7-40. APLL DCO モード

APLL DCO を調整するには、2 つの方法があります。

- 絶対周波数調整
  - DPLLx\_HIST\_EN = 0 に設定します
  - 有効な APLLx\_NUM (APLLx\_NUM\_STAT) = APLLx\_NUM + DPLLx\_FREE\_RUN
    - APLLx\_NUM\_STAT は読み取り専用レジスタであり、読み戻すことができます。
    - DPLL ループ フィルタ ブロックは、DPLLx\_FREE\_RUN 値に基づいて APLLx\_NUM\_STAT を変更します。
  - DPLLx\_FREE\_RUN は 40 ビットの 2 の補数です。
- 相対周波数調整
  - DPLLx\_HIST\_EN = 1 に設定します
  - DPLLx\_FREE\_RUN 値は、ステップ サイズ レジスタとステップ期間 レジスタによって定義された制御されたレートで APLLx\_NUM に供給されます。

- LMK が最後の調整を完了する前に別の **DPLLx\_FREE\_RUN** 書き込みが発生すると、残りのステップはすべて失われ、新しい値が APLL 分子に供給され始めます。
- **DPLLx\_FREE\_RUN** ワードが有効な **APLLx\_NUM** (**APLL\_NUM\_STAT**) に完全に入力されると、フラグが設定されます。

#### 7.4.4 デバイスの起動

##### 7.4.4.1 デバイスパワーオンリセット (POR)

図 7-41 は、デバイスのパワーオンリセット (POR) 構成シーケンスを示しています。POR は、PD# ピンがデアサートされ、ロジック High 状態に達したときに発生します。POR 後、選択したシリアル制御インターフェイス (I<sup>2</sup>C または SPI) が選択されます。LMK5C22212A は、工場出荷時に事前プログラムされた内部 ROM ページの選択からの事前構成済みデバイス設定をサポートします。プログラム可能な EEPROM オーバーレイのおかげで、出力クロックを柔軟に起動できます。起動後のプログラミングの詳細については、[プログラミング](#) を参照してください。



図 7-41. デバイス POR シーケンス

起動後、グローバル SWRST (R23[6]) がデバイスの初期化シーケンスと APLL キャリブレーションステートマシンを再起動します (図 7-42 を参照)。POR 後に APLL レジスタを変更してすべての APLL を再調整し、出力と SYSREF チャネル ディバイダを再調整する場合は、グローバル SWRST を発行することをお勧めします。

グローバル SWRST を切り替えると、APLL が再びロックを取得するまで、APLL 出力クロックが中断する可能性があります。他の APLL クロックの妨害を避けるために、個別の APLLx ソフトウェアリセット (APLLx\_SWRST) を発行できます。個々の APLLx のレジスタを変更する場合は、起動後に APLLx\_SWRST を使用します。たとえば、APLL1 レジスタのみが変更された場合、APLL1\_SWRST を発行すると、APLL1 出力のみが一時的に中断され、APLL2 出力はそのまま残ります。

次の場合には、SWRST の発行は不要です。

- 起動後にレジスタ書き込みが実行されない場合。
- 起動後に、XO 入力終端タイプ、INx 入力終端タイプ、出力ドライバ (スイング レベルやチャネル デバイダなど)、GPIO ピン、ステータス、または DCO レジスタのみが変更された場合。
- EEPROM をプログラミングする場合。

次の場合は、SWRST の発行をお勧めします。

- レジスタ書き込みのほとんどが I2C または SPI を介して変更される場合 (起動後のデバイス構成中など)。
- ZDM および SYSREF レジスタが設定されている場合。SYSREF デバイダ値のみを変更する場合は必要ありません。
- APLLx レジスタが変更され、すべての APLLx クロックの短時間の中止が問題にならない場合。

次の場合には、個別の APLLx\_SWRST を発行することをお勧めします。

- デバイスが必要なレジスタで構成されており、他の APLL 出力クロックを妨げずに APLLx レジスタのみを変更する必要がある場合。

#### 7.4.4.2 PLL の起動シーケンス

図 7-42 に、POR 後の APLL 起動の一般的なシーケンスを示します。このシーケンスは、グローバル SWRST または APLLx\_SWRST の後にも適用されます。適切な VCO キャリブレーションを行うには、VCO キャリブレーションの開始前に、APLL リファレンス クロックの振幅と周波数が安定している必要があります。そうしないと、VCO キャリブレーションが失敗し、APLL と出力クロックの起動が妨げられる可能性があります。



図 7-42. APLL の初期化シーケンス

#### 7.4.4.3 レジスタ設定のスタートアップオプション

デバイスは、リストされている 4 つのオプションのいずれかから起動できます。選択するオプションは、システムのユースケースによって異なります。

##### 1. オプション 1:ROM

- a. デバイスは ROM ページの一つから起動し、EEPROM オーバーレイはバイパスされ、起動後に I2C トランザクションは実行されません。
- b. DPLL と APLL の両方の設定が ROM ページと一致する場合は、このオプションを使用します。

##### 2. オプション 2:ROM → EEPROM

- a. デバイスは ROM ページの一つから起動し、EEPROM 設定がデバイスにロードされ、XO、APLL、および出力ドライバの構成が上書きされます。
- b. 必要な DPLL 設定が ROM ページと一致するが、APLL 設定が一致しない場合にこのオプションを使用します。また、フリーランモード (APLLのみ、DPLL無効) 構成にも使用します。

##### 3. オプション 3:ROM → EEPROM → インシステムプログラミング

- a. デバイスは ROM ページの一つから起動し、EEPROM 設定がデバイスにロードされ、XO、APLL、および出力ドライバの構成が上書きされます。起動後に I2C トランザクションが実行され、EEPROM に保存されていない残りのレジスタ (DPLL、SYSREF、GPIO) が更新されます。
- b. 必要な DPLL および APLL 設定が ROM ページと一致しない場合にこのオプションを使用します。

#### 4. オプション 4: ROM → インシステム プログラミング

- a. デバイスは ROM ページの一つから起動し、EEPROM オーバーレイはバイパスされ、I<sup>2</sup>C トランザクションが実行されて、ROM 選択 (DPLL, SYSREF, GPIO, XO, APLL、および出力ドライバ) によって初期化された不要なレジスタ値が上書きされます。
- b. 起動時間を短縮するために EEPROM を事前にプログラムできない場合、またはレジスタの大部分をシステム内で構成する必要がある場合に、このオプションを使用します。

##### 7.4.4.4 GPIO1 および SCS\_ADD 機能

デバイスは、POR 中に GPIO1 ピンでサンプリングされた 2 レベルの入力レベルに応じて、I<sup>2</sup>C または SPI のいずれかとして起動できます。

- **GPIO1 = 0: I<sup>2</sup>C シリアル インターフェイス** が選択され、SCS\_ADD ピンは I<sup>2</sup>C アドレス選択の 3 レベル入力として機能します。
- **GPIO1 = 1: SPI シリアル インターフェイス** が選択され、SCS\_ADD は SPI チップ選択として機能します。

#### 7.4.4.5 ROM ページの選択

POR 時には、GPIO2、GPIO0、EE\_ROM\_PAGE\_SEL (R20[6:3]) のロジック状態の合計によって、使用される ROM ページが決まります。EE\_ROM\_PAGE\_SEL フィールドは EEPROM に保存され、工場出荷時のデフォルト設定は EE\_ROM\_PAGE\_SEL = 0 です。ROM 内のすべてのレジスタ ページは、工場出荷時にハードウェア (マスク ROM) に設定されており、ユーザーがソフトウェアでプログラムすることはできません。レジスタの説明の詳細については、『[LMK5B33216 プログラマガイド](#)』を参照してください。

**表 7-11. GPIO2 および GPIO0 による ROM ページの選択**

| POR の GPIO2 | POR の GPIO0 | EE_ROM_PAGE_SEL = 0 の ROM ページ                                                                                                 |
|-------------|-------------|-------------------------------------------------------------------------------------------------------------------------------|
| L           | L           | ROM ページ 0。XO = 48MHz、REFCLK = 156.25MHz および 10MHz、出力 = 100MHz、122.88MHz、245.76MHz、312.5MHz、491.52MHz。                         |
| L           | H           | ROM ページ 1。XO = 48MHz、REFCLK = 10MHz、出力 = 100MHz、312.5MHz、491.52MHz。                                                           |
| H           | L           | ROM ページ 2。XO = 48MHz、REFCLK = 10MHz、出力 = 100MHz、125MHz、312.5MHz、491.52MHz。                                                    |
| H           | H           | ROM ページ 3。低消費電力モード。すべての PLL がオフ、すべての出力がオフ。                                                                                    |
| L           | M           | ROM ページ 4。XO = 54MHz、REFCLK = 30.72MHz、出力 = 30.72MHz、125MHz、161.1328125MHz、122.88MHz、245.76MHz、491.52MHz。                     |
| M           | L           | ROM ページ 5。XO = 20MHz、REFCLK = 156.25MHz、出力 = 100MHz、125MHz、156.25MHz、245.76MHz、491.52MHz                                      |
| M           | M           | ROM ページ 6。XO = 48MHz、REFCLK = 156.25MHz、出力 = 1Hz (1-PPS)、25MHz、100MHz、122.88MHz、125MHz、156.25MHz、245.76MHz、491.52MHz          |
| M           | H           | ROM ページ 7。XO = 48MHz、REFCLK = 156.25MHz、出力 = 1Hz (1-PPS)、20.48MHz、25MHz、100MHz、122.88MHz、125MHz、156.25MHz、245.76MHz、491.52MHz |
| H           | M           | ROM ページ 8。XO = 48MHz、REFCLK = 491.52MHz および 156.25MHz、出力 = 25MHz、122.88MHz、125MHz、156.25MHz、491.52MHz                         |

**表 7-12. ROM の詳細説明**

| ROM | XO    | IN0    | IN1    | OUT0                    | OUT1                  | OUT2               | OUT3               | OUT4                    | OUT5                  | OUT6                  | OUT7                    | OUT8                    | OUT9                    | OUT10                   | OUT11                   |
|-----|-------|--------|--------|-------------------------|-----------------------|--------------------|--------------------|-------------------------|-----------------------|-----------------------|-------------------------|-------------------------|-------------------------|-------------------------|-------------------------|
| 0   | 48    | 156.25 | 10     | 100                     | 100                   | 122.88             | 245.76             | 312.5                   | 312.5                 | 312.5                 | 312.5                   | 491.52                  | 1.92 <sup>(1)</sup>     | 491.52                  | 1.92 <sup>(1)</sup>     |
| 1   | 48    | 10     | 10     | 1.92 <sup>(1)</sup> (3) | 491.52 <sup>(3)</sup> | 100 <sup>(3)</sup> | 100                | 491.52 <sup>(3)</sup>   | 491.52 <sup>(3)</sup> | 491.52                | 1.92 <sup>(1)</sup> (3) | 122.88 <sup>(3)</sup>   | 122.88 <sup>(3)</sup>   | 491.52 <sup>(3)</sup>   | 1.92 <sup>(1)</sup> (3) |
| 2   | 48    | 10     | 10     | 1.92 <sup>(1)</sup> (3) | 491.52                | 100                | 100                | 1.92 <sup>(1)</sup> (3) | 491.52                | 491.52                | 1.92 <sup>(1)</sup> (3) | 122.88                  | 1.92 <sup>(1)</sup> (3) | 491.52                  | 1.92 <sup>(1)</sup> (3) |
| 3   | 38.88 | 156.25 | 10     | 1.92 <sup>(1)</sup> (3) | 25 <sup>(3)</sup>     | 100 <sup>(3)</sup> | 100 <sup>(3)</sup> | 156.25 <sup>(3)</sup>   | 156.25 <sup>(3)</sup> | 156.25 <sup>(3)</sup> | 156.25 <sup>(3)</sup>   | 1.92 <sup>(1)</sup> (3) | 122.88 <sup>(3)</sup>   | 1.92 <sup>(1)</sup> (3) | 122.88 <sup>(3)</sup>   |
| 4   | 54    | 30.72  | 30.72  | 125                     | 125                   | 30.72              | 30.72              | 161.1x <sup>(2)</sup>   | 161.1x <sup>(2)</sup> | 161.1x <sup>(2)</sup> | 161.1x <sup>(2)</sup>   | 122.88                  | 122.88                  | 245.76                  | 245.76                  |
| 5   | 20    | 156.25 | 156.25 | 100                     | 125                   | 156.25             | 156.25             | 245.76                  | 491.52                | 245.76                | 7.68 <sup>(1)</sup>     | 491.52                  | 7.68 <sup>(1)</sup>     | 491.52                  | 7.68 <sup>(1)</sup>     |
| 6   | 48    | 156.25 | 156.25 | 1E-6 <sup>(1)</sup> (3) | 125                   | 100                | 100                | 25                      | 125 <sup>(3)</sup>    | 156.25                | 156.25 <sup>(3)</sup>   | 245.76 <sup>(3)</sup>   | 7.68 <sup>(1)</sup> (3) | 491.52 <sup>(3)</sup>   | 7.68 <sup>(1)</sup> (3) |
| 7   | 48    | 156.25 | 156.25 | 1E-6 <sup>(1)</sup>     | 125                   | 100                | 100                | 25                      | 125                   | 156.25                | 156.25                  | 245.76                  | 7.68 <sup>(1)</sup>     | 491.52                  | 7.68 <sup>(1)</sup>     |
| 8   | 48    | 491.52 | 156.25 | 125                     | 25                    | 312.5              | 156.25             | 491.52                  | 7.68 <sup>(1)</sup>   | 491.52                | 7.68 <sup>(1)</sup>     | 491.52                  | 7.68 <sup>(1)</sup>     | 491.52                  | 7.68 <sup>(1)</sup>     |

(1) 出力クロックには、SYSREF チャネル デバイダから供給されます。

(2) 出力クロックの正確な周波数は 161.1328125MHz です。

(3) 出力クロック周波数は設定されていますが、出力チャネルは無効になっています。

#### 7.4.4.6 EEPROM オーバーレイ

統合された EEPROM は、ROM ページが起動時のクロック要件を満たしていない場合に、起動時にユーザーがカスタマイズした出力クロックをサポートします。DPLL、SYSREF、および GPIO レジスタは EEPROM 値によって設定されず、[ROM ページの選択](#) によって初期化されます。ROM ページからロードされた DPLL 設定がシステムに対して有効でない場合、代わりに APLL は XO 入力にロックされます。DPLL リファレンス入力は有効とみなされ、DPLL レジスタが適切に構成されると DPLL にロックできます。

デバイスの EEPROM オーバーレイは、EEPROM に格納されている ROM\_PLUS\_EE ビット (R20[7]) によって設定できます。ROM\_PLUS\_EE ビットの工場出荷時の EEPROM 設定は 0 です。

- **ROM\_PLUS\_EE = 0:** デバイスは ROM 設定だけで起動します。
- **ROM\_PLUS\_EE = 1:** EEPROM オーバーレイは、ROM ページ選択から初期化された XO、APLL、および出力ドライバの設定を上書きします。

#### 7.4.5 プログラミング

##### 7.4.5.1 メモリの概要

LMK5C22212A には 4 つのメモリ空間があります。

1. レジスター デバイスで現在使用されているアクティブなレジスタ設定が含まれます。
2. **ROM** – すべてのレジスタ設定 (DPLL、SYSREF、GPIO、XO、APLL、および出力ドライバ) が含まれます。ユーザーがプログラムできないデフォルトの ROM ページがあります。[ROM ページの選択](#) を参照してください。
3. **EEPROM** – 部分的なレジスタ設定 (APLL および出力) が含まれます。I2C または SPI を介して何度でもプログラムできます (プログラミング サイクルの最大数については [絶対最大定格](#) を参照してください)。EEPROM オーバーレイを参照してください。
4. **SRAM** – EEPROM と同じアドレスとデータ マッピングが含まれます。EEPROM のプログラミングにのみ使用してください。



図 7-43. デバイス制御、レジスタ、およびメモリインターフェイス

#### 7.4.5.2 インターフェイスと制御

起動後、システムホストデバイス(MCUまたはFPGA)は I<sup>2</sup>C または SPI を使用してレジスタを初期化、制御、または監視し、SRAM および EEPROM マップにアクセスできます。一部のデバイス機能は、外部ロジック制御(GPIOx)およびステータスピンを介して制御および監視することもできます。LMK5C22212A には 2 バイトのアドレスと 1 バイトのデータインターフェイスが使用されます。

ホストが存在しない場合は、LMK5C22212A はオンチップ ROM ページと EEPROM オーバーレイの一つから自動的に起動し、デバイスの POR 時にレジスタを初期化できます(デバイスの起動を参照)。

##### 7.4.5.2.1 TICS Pro 経由でのプログラミング

EVM プログラミング用の TICS Pro ソフトウェアツールには、ユーザーが選択したクロック設計パラメータを入力し、周波数プランを計算し、必要な構成のデバイスレジスタ設定を生成するためのステップバイスステップの設計フローが用意されています。レジスタマップデータファイル(テキスト形式の 16 進数ダンプ)と EEPROM プログラミングシーケンスをエクスポートして、起動時にデバイスのホストプログラミングを有効にすることができます。

必要に応じて、お客様は TICS Pro セットアップファイル(.tcs)を TI E2E パブリックフォーラムに投稿し、TI が構成設定を確認して最適化するように依頼することができます。

##### 7.4.5.2.2 SPIシリアルインターフェイス

SPI 制御インターフェイスを選択すると、デバイスは SDIO、SCK、SCS 信号付き 3 線式 SPI (SPI\_3wire\_DIS = 0)を使用します。SPI SCS\_ADD を使用する場合、時間経過カウンタ(TEC)トリガとしても機能できます。SPI\_3wire\_DIS = 1 に設定すると、4 線式 SPI による読み戻しをサポートするため、任意の GPIO を SDO として選択できます。

SPI および GPIO の入出力は 3.3V 電源に対応しており、出力ドライバは 3.3V LVC MOS 互換です。入力は 1.8V、2.5V、または 3.3V LVC MOS 互換です。SPI ホストが 3.3V I/O の場合、電圧変換なしに 3 線式または 4 線式を使用できます。SPI ホストが 3.3V I/O に準拠していない場合、LMK5C22212A デバイスからの SDO 信号を SPI ホスト電圧レベルと互換性があるように分割する必要があります。SDO ピンをオープンドレイン用に構成することもでき、プルアップ抵抗により読み戻し電圧が必要に応じて設定されます。

ホスト デバイスは最初にデバイスの MSB にデータを提供する必要があります。メッセージには、図 7-44 に示すように、転送方向ビット ( $\overline{W/R}$ )、15 ビットのアドレスフィールド (A14 ~ A0)、および 8 ビットのデータフィールド (D7 ~ D0) が含まれます。 $\overline{W/R}$  ビットは、SPI 書き込みの場合は 0、SPI 読み取りの場合は 1 になります。



図 7-44. SPI メッセージ形式

**SCS** を **Low** にアサートすることにより、メッセージ フレームが開始されます。**SCS** が **High** にデアサートされると、フレームは終了します。最初に送信されるビットは **W/R** ビットです。次の 15 ビットはレジスタ アドレス、残りの 8 ビットはデータです。書き込み転送では、最後のデータビット (**D0**) が **SCK** の立ち上がりエッジにクロック入力されるため、データはバイト単位でコミットされます。書き込みアクセスが 8 クロックの偶数倍でない場合、末尾のデータビットはコミットされません。読み取り転送では、**SCK** の立ち下がりエッジに応じて、データビットが **SDO** ピンから取り出されます。

#### 7.4.5.2.2.1 SPI ブロックのレジスタ転送

LMK5C22212A は、SPI ブロック書き込みおよびブロック読み取り転送をサポートしています。SPI ブロック転送は正確に (2 + N) バイト長で、N は書き込みまたは読み出しを行うデータ バイトの数です。ホストデバイス (SPI ホスト) は、アクセスするアドレスシーケンスの最小アドレスを指定する場合にのみ必要です。ホストが 24 ビットの初期送信シーケンスを完了した後で SCS ピンが Low のままの場合、デバイスは内部レジスタ アドレス ポインタを自動的にインクリメントします。8 ビット (データ ペイロード幅) を転送するたびに、デバイスはアドレス ポインタを自動的にインクリメントします (SCS ピンがすべてのシーケンスにわたってアクティブ Low のままである場合)。

#### 7.4.5.2.3 I<sup>2</sup>C シリアルインターフェイス

**GPIO1 = 0** の場合、デバイスは I<sup>2</sup>C クライアントとして動作し、100kHz (標準モード) および 400kHz (高速モード) のバスレートをサポートします。他の I<sup>2</sup>C 仕様が満たされている限り、低速のバスレートでも動作します。

7 ビットの I<sup>2</sup>C アドレスの上位 5 ビットも、起動時に EEPROM から初期化されます。直接書き込み方式または混合方式による EEPROM プログラミングと I<sup>2</sup>C アドレスの上位 5 ビットと EEPROM のリビジョン番号を参照してください。

I<sup>2</sup>C アドレスの 2 つの LSB は、起動時の SCS ADD ピンの状態によって定義されます。

表 7-13 は、I<sup>2</sup>C アドレスの上位 5 ビットの EEPROM デフォルトと SCS\_ADD 状態に基づいて、I<sup>2</sup>C アドレスオプションを表示します。

表 7-13. I<sup>2</sup>C アドレスのオプション

| I <sup>2</sup> C アドレスの上位 5 ビット<br>(工場出荷時のデフォルト) | SCS_ADD ピンの状態 | I <sup>2</sup> C アドレスの 2 つの LSB | I <sup>2</sup> C アドレス |
|-------------------------------------------------|---------------|---------------------------------|-----------------------|
| 0x19                                            | Low           | 0                               | 0x64                  |
| 0x19                                            | Vmid          | 2                               | 0x66                  |
| 0x19                                            | High          | 1                               | 0x65                  |



図 7-45. I<sup>2</sup>C バイト書き込みおよび読み取り転送

## I<sup>2</sup>C ブロックのレジスタ転送

図 7-46 は、デバイスが I<sup>2</sup>C ブロック書き込みおよびブロック読み取りレジスタ転送をサポートしていることを示しています。



図 7-46. I<sup>2</sup>C ブロックのレジスタ転送

### 7.4.5.3 レジスタの一般的なプログラミング シーケンス

電源投入後にシステム ホストを使用して I<sup>2</sup>C または SPI 経由で初期構成をプログラムするアプリケーションの場合は、次の一般的な手順に従います。

1. デバイスに電源を投入して、I<sup>2</sup>C または SPI モードで起動します（[デバイスの起動](#) を参照）。
2. 起動時にグリッチがないことを確認するために、すべての出力を静的 Low に設定します。
  - a. すべての出力に対して、OUT\_x\_CONFIGURATION レジスタを構成します。
  - b. OUT0 と OUT1 のみ、OUT\_x\_CONFIGURATION レジスタと OUT\_x\_STATIC\_LOW レジスタを設定します。
3. 次のレジスタを「除く」すべてのレジスタに書き込みます。
  - a. ステップ 2 にリストされているレジスタ。
  - b. R25[0] (SYNC\_EN)
  - c. R21[6] (SYNC\_SW)
  - d. R23[6] (SWRST)
  - e. R23[5:4] (DPLLx\_SWRST)
  - f. R23[2:1] (APLLx\_SWRST)
4. 次のように記述して、グローバル、DPLL、および APLL ソフトウェアリセットを実行します。
  - a. SWRST = 1

- b. APLLx\_SWRST = 1
  - c. DPLLx\_SWRST = 1
  - d. SWRST = 0
  - e. 注:DPLLx\_SWRST と APLLx\_SWRST は自己クリア ビットです。
5. SYNC\_EN および SYNC\_SW をアサートする前に、PLL ロック損失ステータス レジスタ LOL\_PLLx をポーリングして、APLL がロックされるまで待機します。
  6. SYNC をアサートするには、次のように記述します。
    - a. SYNC\_EN = 1
    - b. SYNC\_SW = 1
  7. ステップ 2 にリストされている出力レジスタを変更します。静的 Low から目的の出力状態に変更します。
  8. 以下のように記述して SYNC をデサートします。
    - a. SYNC\_SW = 0
    - b. SYNC\_EN = 0 (オプションで必須ではない)
  9. オプションだが推奨: 割り込み (INTR) ステータス フラグをクリアします。これらのビットは自己クリア (スティッキー) ではなく、DPLL および APLL レジスタがまだ適切に構成されていない起動時に設定される場合があります。

または、部品固有の TICS Pro プロファイルを使用して、図 7-47 に示すように、現在ロードされている .tcs ファイルのカスタマイズされたレジスタ プログラミング シーケンスをエクスポートします。



図 7-47. LMK5xxxxxx TICS Pro プログラミング ページ (v1.7.7.4 からのスクリーンショット)

#### 7.4.5.4 EEPROM をプログラムする手順

最初のステップは、必要なレジスタ設定で SRAM をプログラムすることです。次のステップは、SRAM から EEPROM への自動転送を通じて EEPROM をプログラムすることです。各ステップの詳細については、以下のセクションを参照してください。

1. [SRAM のプログラミング方法の概要](#)
2. [レジスタコミット方式による EEPROM のプログラミング](#) および  
[直接書き込み方式または混合方式による EEPROM プログラミング](#)

##### 7.4.5.4.1 SRAM のプログラミング方法の概要

レジスタ データは、次の 3 つの方法のいずれかで SRAM に書き込むことができます。

1. レジスタコミット手法
  - a. REGCOMMIT ビットを使用して、アクティブ レジスタの SRAM への自動転送 (マッピング) を有効にします。
  - b. アクティブ レジスタの内容を使用して SRAM および EEPROM を変更します。
  - c. SRAM および EEPROM マッピングに関する知識は必要ありません。
  - d. 次の EEPROM フィールドを変更するために使用することはできません。TARGET\_ADR\_MSB および EEREV。
  - e. ほとんどのアプリケーションやデバイスの事前プログラミング時に推奨されます。
2. 直接書き込み手法
  - a. 各 SRAM アドレスへの直接の手動書き込みが必要です。
  - b. アクティブ レジスタ スペースに書き込まずに SRAM と EEPROM を変更するため、デバイスは中断することなく通常の動作を継続できます。
  - c. SRAM および EEPROM マッピングに関する知識が必要です。
  - d. 次の EEPROM フィールドを変更するために使用できます。TARGET\_ADR\_MSB および EEREV。
  - e. 出力の中止を避けるために、システム内で EEPROM をプログラミングする場合 (バージョン更新など) に推奨されます。
  - f. すべての SRAM を上書きする場合に推奨されます。
3. 混合手法 (レジスタコミットと直接書き込み)
  - a. TARGET\_ADR\_MSB や EEREV など、SRAM 内の選択したフィールドのみを変更する場合に推奨されます。
  - b. 直接書き込み手法で SRAM 全体を上書きする場合には推奨されません。

#### 7.4.5.4.2 レジスタコミット方式による EEPROM のプログラミング

1. パワーサイクル (PD# を切り替えます)。
2. 必要な構成でアクティブ レジスタに書き込み、出力クロックが期待どおりに動作することを確認します。
3. R171[6] (REGCOMMIT) を 1 に設定して、アクティブ レジスタを SRAM にコミットします。
  - a. **注:**転送が完了すると、REGCOMMIT は自動的に 0 にクリアされます。
4. R20[7] (ROM\_PLUS\_EE) を 1 に設定して、EEPROM オーバーレイを有効化します。
5. R180 (NVMUNLK) を 234 に設定して、EEPROM のロックを解除します。
6. 1 回のトランザクションで:
  - a. R171[1] (NVMERASE) を 1 に設定して、EEPROM の内容を消去します。
  - b. R171[0] (NVMPROG) を 1 に設定して、SRAM の内容を EEPROM に転送する EEPROM プログラミングを開始します。
  - c. **注:**ステップ 5 と 6 は、間にある他のレジスタトランザクションなしのアトミック (連続) 書き込みである必要があります。EEPROM プログラミングを成功させるために、シリアル通信割り込み (同じバス上の他のデバイスへのアクセスなど) も許可されません。
7. R171[2] (NVMBUSY) をポーリングしてクリアされるまで、または約 500ms 待って、EEPROM のプログラミングが完了するのを待ちます。
  - a. **注:**EEPROM プログラミングを正常に行うには、NVMBUSY がクリアされるまで、電源を切ったり、PD# を切り替えたり、次の手順に進んだりしないでください。
8. NVMUNLK を 0 に設定して EEPROM をロックします。
9. 次の POR で EEPROM プログラミングが成功すると、EEPROM プログラム カウント R16 (NVMCNT) が 1 インクリメントされます。また、EEPROM オーバーレイ ビットが設定されている場合、アクティブ レジスタは EEPROM からロードされます。

## 16進数命令リスト:

```

R171    0x00AB40      # Set REGCOMMIT
R20     0x001480      # Enable EEPROM OVERLAY
R180    0x00B4EA      # UNLOCK EEPROM
R171    0x00AB03      # ERASE and PROGRAM SRAM contents to EEPROM
while(READ_REG(NVMBUSY) != 0) # NVMBUSY is located in 0xAB, bit 2
R180    0x00B400      # LOCK EEPROM

```

### 7.4.5.4.3 直接書き込み方式または混合方式による EEPROM プログラミング

- 希望する構成の SRAM マッピングを取得します。SRAM マップは、TICS Pro で生成されます。TARGET\_ADR\_MSB と EEREV のマッピングについては、[I2C アドレスの上位 5 ビットと EEPROM のリビジョン番号](#) を参照してください。
- 混合方式のみ: REGCOMMIT (R171[6]) を 1 に設定して、アクティブなレジスタを SRAM にコミットします。
  - 注: 転送が完了すると、REGCOMMIT は自動的に 0 にクリアされます。
- R20[7] (ROM\_PLUS\_EE) を 1 に設定して、EEPROM オーバーレイを有効化します。
- R173[4:0] (MEMADR\_12:8) を SRAM アドレスの MSB 5 に設定して、SRAM アドレス ポインタを構成します。
- R174 (MEMADR) によって SRAM アドレス ポインタを、SRAM アドレスの下位 8 ビットに設定します。
- SRAM マップからの SRAM データに R176 (RAMDAT) を設定することにより、指定された SRAM アドレスに必要なデータを保存します。
- 必要なすべての SRAM アドレスに対して手順 4~6 を繰り返します。
- R180 (NVMUNLK) を 234 に設定して、EEPROM のロックを解除します。
- 1 回のトランザクションで:
  - NVMERASE (R171[1]) を 1 に設定して、EEPROM の内容を消去します。
  - NVMPROG (R171[0]) を 1 に設定して、SRAM の内容を EEPROM に転送する EEPROM プログラミングを開始します。
  - 注: ステップ 5 と 6 は、間にある他のレジスタトランザクションなしのアトミック (連続) 書き込みである必要があります。EEPROM プログラミングを成功させるために、シリアル通信割り込み (同じバス上の他のデバイスへのアクセスなど) も許可されません。
- R171[2] (NVMBUSY) をポーリングしてクリアされるまで、または約 500ms 待って、EEPROM のプログラミングが完了するのを待ちます。
  - 注: EEPROM プログラミングを正常に行うには、NVMBUSY がクリアされるまで、電源を切ったり、PD# を切り替えたり、次の手順に進んだりしないでください。
- NVMUNLK を 0 に設定して EEPROM をロックします。
- 次の POR で EEPROM プログラミングが成功すると、EEPROM プログラム カウント R16 (NVMCNT) が 1 インクリメントされます。また、EEPROM オーバーレイ ビットが設定されている場合、アクティブ レジスタは EEPROM からロードされます。

TARGET\_ADR\_MSB を変更するための 16 進数命令の例:

```

R171    0x00AB40      # Set REGCOMMIT (Mixed Method only)
R20     0x001480      # Enable EEPROM OVERLAY
R173    0x00AD00      # Set 5 MSBs of SRAM address
R174    0x00AE0C      # Set 8 LSBs of SRAM address
R176    0x00B019      # Set 5 MSBs of desired I2C address

R180    0x00B4EA      # UNLOCK EEPROM
R171    0x00AB03      # ERASE and PROGRAM SRAM contents to EEPROM
while(READ_REG(NVMBUSY) != 0) # NVMBUSY is located in 0xAB, bit 2
R180    0x00B400      # Lock EEPROM

```

EEREV を変更するための 16 進数命令の例:

#### 7.4.5.4.4 I<sup>2</sup>C アドレスの上位 5 ビットと EEPROM のリビジョン番号

表 7-14 は、TARGET\_ADR\_MSB および EEREV フィールドの SRAM アドレスおよび EEPROM アドレスを要約しています。これらのバイトは 直接書き込み方式または混合方式による EEPROM プログラミング によってのみ書き込むことができます。これらのバイトはオプションで工場出荷時のデフォルト設定から変更することができます。

**表 7-14. EEPROM のユーザー プログラマブルなフィールド**

| SRAM/EEPROM アドレス バイト番号 (10 進数) | SRAM/EEPROM アドレス バイト番号 (16 進数) | SRAM/EEPROM フィールド名 | 説明                                                                                                                                                                                                                                                                                                                                                                                                      |
|--------------------------------|--------------------------------|--------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 12                             | 0x0C                           | TARGET_ADR_MSB     | <p><b>I<sup>2</sup>C ターゲット アドレス MSB ビット</b><br/> TARGET_ADR_MSB[7:3]に書き込むことで、7 ビットの周辺アドレスの上位 5 ビットを設定できます。TARGET_ADR_MSB[2:0] にはゼロを書き込む必要があります。</p> <p>TARGET_ADR_MSB は、SRAM と EEPROM をプログラミングすることによってのみ変更できます。現在デバイスで使用されている TARGET_ADR_MSB 値は、読み取り専用レジスタ R18 によって読み戻すことができます。</p> <p>I<sup>2</sup>C アドレスの詳細については、<a href="#">GPIO1 および SCS_ADD 機能 および I<sup>2</sup>C シリアル インターフェイス</a> を参照してください。</p> |
| 13                             | 0x0D                           | EEREV              | <p><b>EEPROM イメージのリビジョン番号。</b><br/> EEREV を書き込むことで、EEPROM イメージのリビジョン番号または部品のトレーサビリティのための顧客固有のデータを設定できます。</p> <p>EEREV は、SRAM と EEPROM をプログラミングすることによってのみ変更できます。現在デバイスで使用されている EEREV 値は、読み取り専用レジスタ R19 によって読み戻すことができます。</p>                                                                                                                                                                              |

## 8 アプリケーションと実装

### 注

以下のアプリケーション情報は、テキサス・インスツルメンツの製品仕様に含まれるものではなく、テキサス・インスツルメンツはその正確性も完全性も保証いたしません。個々の目的に対する製品の適合性については、お客様の責任で判断していただくことになります。また、お客様は自身の設計実装を検証しテストすることで、システムの機能を確認する必要があります。

### 8.1 アプリケーション情報

#### 8.1.1 デバイスの起動シーケンス

デバイスパワーオンリセット (POR) に、デバイス起動シーケンスを示します。

#### 8.1.2 パワーダウン (PD#) ピン

PD# ピン (アクティブ Low) は、デバイスの電源を切るために使用したり、POR シーケンスを初期化するために使用したりできます。PD# が低く引き下げられると、デバイス全体の電源がオフになり、シリアル インターフェイスが無効になります。PD# が High にプルされると、デバイスの POR シーケンスがトリガーされ、表 8-1 に示すように、デバイスの起動シーケンスと通常の動作が開始されます。PD# ピンが切り替えられて瞬間的なハードリセットが発行される場合、PD# ピンに適用される負のパルスは、内部デジタル システム クロックによってキャプチャされるために 200ns より大きくなればなりません。

**表 8-1. PD# 制御**

| PD# ピンの状態 | デバイス動作    |
|-----------|-----------|
| 0         | デバイスは無効です |

**表 8-1. PD# 制御 (続き)**

| PD# ピンの状態 | デバイス動作 |
|-----------|--------|
| 1         | 通常動作   |

### 8.1.3 起動のためのストラップ ピン

起動時に、GPIO の電圧レベルによってデバイスの動作モードが決まります。GPIO1 は SPI または I<sup>2</sup>C モードを選択します。GPIO2 と GPIO0 は ROM ページを選択します。

### 8.1.4 ピンの状態

表 8-2 に、本デバイスのさまざまなピンの状態を示します。

**表 8-2. さまざまなステージにおけるピンの状態**

| ピン名      | パワーダウン        | 状態      | POR (SPI)                 | 状態                        | POR (I <sup>2</sup> C)     | 状態      | 通常動作                                         | 状態   | ソフトリセット | 状態 |
|----------|---------------|---------|---------------------------|---------------------------|----------------------------|---------|----------------------------------------------|------|---------|----|
| PD#      | Low           | 2 レベル入力 | PD # が Low から High に遷移します | PD # が Low から High に遷移します |                            | High    | 2 レベル入力                                      | High | 2 レベル入力 |    |
| GPIO0    | POR の準備ができました | 3 レベル入力 | EEPROM/<br>ROM 選択         | 3 レベル入力                   | EEPROM/<br>ROM 選択          | 3 レベル入力 | 表を参照してください                                   | GPIO | 該当なし    |    |
| GPIO1    | POR の準備ができました | 2 レベル入力 | VDD                       | 2 レベル入力                   | GND                        | 2 レベル入力 | 表を参照してください                                   | GPIO | 該当なし    |    |
| GPIO2    | POR の準備ができました | 3 レベル入力 | EEPROM/<br>ROM 選択         | 3 レベル入力                   | EEPROM/<br>ROM 選択          | 3 レベル入力 | 表を参照してください                                   | GPIO | 該当なし    |    |
| SCS_A DD | POR の準備ができました | 3 レベル入力 | SCS                       | 2 レベル入力                   | I <sup>2</sup> C<br>アドレス選択 | 3 レベル入力 | POR に基づく 2 レベルまたは 3 レベルの入力                   |      | 該当なし    |    |
| SDIO     | 該当なし          |         | SDIO                      | データ I/O                   | SDA                        | データ I/O | POR に基づく SDIO または SDA 制御インターフェース シリアル データ入出力 |      |         |    |
| SCK      | 該当なし          |         | SCK                       | クロック入力                    | SCL                        | クロック入力  | POR に基づく SCK または SCL 制御インターフェース シリアル クロック入力  |      |         |    |

### 8.1.5 ROM と EEPROM

一部のアプリケーションでは、電源投入時にシステム全体が動作するために、起動クロックが必要です。その他のアプリケーションでは、電源投入時にロジック デバイス (CPU、ASIC、または FPGA) の有効なクロックのみを要求し、デフォルトの ROM 構成がアプリケーションの要件を満たしていない場合は、カスタム設定で LMK5C22212A をプログラムできます。LMK5C22212A は、起動時のデフォルトの出力クロックをサポートする ROM ページと、ROM ページがアプリケーションの要件を満たしていない場合に起動クロックをカスタマイズできる EEPROM を提供します。詳細については、[ROM ページの選択](#) と [EEPROM オーバーレイ](#) を参照してください。

### 8.1.6 電源レール シーケンシング、電源ランプレート、および混在電源ドメイン

#### 8.1.6.1 パワーオン リセット (POR) 回路

LMK5C22212A には、以下の条件がすべて満たされるまでデバイスをリセット状態に保持するパワーオン リセット (POR) 回路が組み込まれています。

- すべての V<sub>DD</sub> コア電源が 2.72V を超えました
- PD# ピンが 1.2V (最小 V<sub>IH</sub>) 以上に上昇しました

### 8.1.6.2 単一電源レールからの電源投入

すべての VDD および VDDO 電源が、0V から 3.135V まで単調に増加する同じ 3.3V 電源レールによって駆動され、決定ポイント 2 と安定した電源電圧の間の時間が 1 ミリ秒未満である限り、デバイスの電源投入シーケンスを外部的に遅延させるために PD# ピンにコンデンサを追加する必要はありません。図 8-1 は、システムのクロックシーケンス要件を満たすために、PD# ピンをフローティング状態のままにするか、システムホストによって駆動できることを示しています。

決定ポイント 2 と安定した電源電圧の間の時間が 1 ミリ秒を超える場合、PD# ピンを遅延させる必要があります。[分割電源レールからの電源投入](#) を参照してください。

[低速または遅延 XO 起動](#) で説明されているように、VCO のキャリブレーションを正常に実行し、有効な DPLL リファレンス読み取りを取得するには、PD# 決定ポイント 1 の後に XO リファレンスを検証する必要があります。



図 8-1. 単一電源レールからの電源投入に関する推奨事項

### 8.1.6.3 分割電源レールからの電源投入

VDD または VDDO 電源が異なる電源ソースから駆動されている場合、TI では、すべての電源が 3.135V を超えた後に PLL キャリブレーションを開始することを推奨します。これは、PD# の Low から High への遷移を遅らせることによって実現できます。PD# 入力には、図 8-2 に示すように、VDD\_IN への 200kΩ 抵抗が組み込まれています。PD# ピンから GND へのコンデンサを使用して、内部プルアップ抵抗とともに RC 時定数を形成できます。この RC 時間定数は、すべてのコア電源が 3.135V を超えるまで PD# の Low から High への遷移を遅らせるように設計できます。VDD 電源ピンの前に VDDO 電源ピンをランプアップすることをお勧めします。

あるいは、システムホストまたは電源管理デバイスによって PD# ピンをハイに駆動して、すべての電源が立ち上がるまでデバイスの電源投入シーケンスを遅らせることもできます。

[低速または遅延 XO 起動](#) で説明されているように、VCO のキャリブレーションを正常に実行し、有効な DPLL リファレンス読み取りを取得するには、PD# 決定ポイント 3 以降で XO リファレンスが有効である必要があります。



図 8-2. 分割電源レールからの電源投入に関する推奨事項

#### 8.1.6.4 非単調または低速の電源投入時上昇

VDD コア電源が非単調に上昇する場合、または 0V から 3.135V までのランプ時間が 100 ミリ秒を超える場合、TI では、すべてのコア電源が 3.135V を超えるまで VCO キャリブレーションを遅らせることを推奨します。これは、[分割電源レールからの電源投入](#) で説明されている方法の一つを使用して、PD# の Low から High への遷移を遅延させることによって実現できます。

PD# が Low から High に遷移する前に、いずれかのコア電源が 3.135V 以上に上昇できない場合は、すべてのコア電源が上昇した後にデバイスのソフトリセットを発行して、VCO キャリブレーションと PLL 起動シーケンスを手動でトリガできます。

#### 8.1.7 低速または遅延 XO 起動

外部 XO クロック入力は BAW APLL および従来の APLL キャリブレーションのレファレンス入力として使用されるため、PLL ロックと出力の起動を正常に行うには、VCO キャリブレーションの開始前に XO 入力振幅と周波数が安定している必要があります。VCO キャリブレーションの前に XO クロックが安定していない場合、VCO キャリブレーションが失敗し、PLL ロックと出力クロックの起動が妨げられる可能性があります。

XO クロックの起動時間が遅い場合、または電源投入時にグリッチが発生する場合 (例: 電源ランプが遅い、または非単調である)、TI では、XO が安定するまで VCO キャリブレーションの開始を遅らせることを推奨しています。これは、[分割電源レールからの電源投入](#) で説明されているいずれかの方法を使用して、XO クロックが安定するまで PD# の Low から High への遷移を遅らせることによって実現できます。XO クロックが安定した後にデバイスのソフトリセットを発行して、VCO キャリブレーションと PLL 起動シーケンスを手動でトリガすることもできます。

BAW APLL および VCBO は工場で調整されており、無効な XO リファレンスの起動の影響を受けません。有効な XO リファレンスがあると、BAW APLL/VCBO はロックを取得できます。BAW APLL/VCBO をペアの DPLL と組み合わせて使用する場合、ペアの DPLL リファレンスが検証される前に XO が有効になっている必要があります。

### 8.2 代表的なアプリケーション

図 8-3 に、LMK5C22212A およびペリフェラル回路の実装に役立つリファレンス回路図を示します。コア電源ピンと独立した出力電源ピンの電力フィルタリングの例を示します。クロック入力ピンと出力ピンのシングルエンド LVC MOS、LVDS、HSDS、AC-LVPECL、および HCSL クロックインターフェイスの例を示します。外部 CMOS 発振器は、例として AC 結合電圧分割器ネットワークを駆動し、3.3V LVC MOS 出力をインターフェースして、XO 入力に指定された入力電圧振幅を満たします。LMK5C22212A の XO ピンは 3.3V LVC MOS 入力を受け入れることができます。必要な外部コンデンサは LMK5C22212A の近くに配置され、推奨値とともに表示されます。ロジック I/O ピンの外部プルアップおよびプルダウン抵抗オプションによって、デフォルトの入力状態が設定されます。I<sup>2</sup>C または SPI ピンおよびその他のロジック I/O ピンをホストデバイス (図示せず) に接続して、LMK5C22212A をプログラムおよび制御し、ステータスを監視することができます。



図 8-3. リファレンス回路図の例

### 8.2.1 設計要件

一般的なアプリケーションでは、全体的なクロック ソリューションを実装するために、次の設計要件またはパラメータを考慮してください。

1. デバイスの初期構成。デバイスは、ホスト プログラム (MCU または FPGA) または工場で事前プログラムされたものとして構成する必要があります。
2. デバイス インターフェイスでは、I<sup>2</sup>C または SPI 通信インターフェイスに応じて GPIO1 を設定します。
3. XO 周波数、信号タイプ、周波数の精度と安定性。次のいずれかが必要な場合は、XO 入力に高安定性 TCXO または OCXO の使用を検討してください。
  - a. 標準準拠の周波数安定性 (SyncE, SONET/SDH, IEEE 1588 など)
  - b. オフセット  $\leq 100\text{Hz}$  で可能な限り低い近傍位相ノイズ
  - c. ナロー DPLL 帯域幅  $\leq 10\text{Hz}$
4. 各 DPLL/APLL ドメインについて、以下を決定します。
  - a. 入力クロック: 周波数、バッファモード、優先度、入力選択モード
  - b. APLL リファレンス: カスケード モードの別の VCO、または非カスケード モードの XO
  - c. 出力クロック: 周波数、バッファモード
  - d. DPLL ループ帯域幅と最大 TDC 周波数
  - e. DCO モードまたは ZDM が必要な場合
5. 入力クロックと PLL 監視オプション
6. ステータス出力と割り込みフラグ
7. 電源レール

### 8.2.2 詳細な設計手順

代表的なアプリケーションでは、TI は以下の手順を推奨します:

1. 設計パラメータの入力、各 PLL ドメインの周波数計画の計算、および目的の構成のレジスタ設定の生成を行うには、TICS Pro プログラミング ソフトウェアのデバイス GUI を使用します。ステップバイステップの設計フローを実行します。レジスタ設定をエクスポートして (レジスタ HEX ダンプ (.txt 形式)、ホストプログラミングを有効化できます。
  - ホスト デバイスは、電源投入後にシリアル インターフェイスでレジスタ設定をプログラミし、ソフトリセット (SWRST ビット) を発行してデバイスを起動できます。SWRST の前に SW\_SYNC を設定し、SWRST の後にクリアします。
2. GPIO1 ピンをグランドに接続して I<sup>2</sup>C 通信インターフェイスを選択するか、または GPIO1 を外部抵抗を使用して VDD\_DIG High にプルアップして SPI 通信インターフェイスを選択します。制御およびステータス機能のロジック I/O ピンの割り当てを決定します。GPIO1 および SCS\_ADD 機能を参照してください。
  - I<sup>2</sup>C/SPI とロジックの I/O ピン (1.8V 互換レベル) を、適切な I/O 方向および電圧レベルでホスト デバイスのピンに接続します。
3. 次の発振器入力 (XO) 方法で XO 周波数を選択します。
  - フリーランまたはホールドオーバー中に出力クロックに必要な周波数安定性および精度の要件を満たす、目標の位相ジッタ性能を持つ XO を選択します。
  - LMK5C22212A は、XO ピンに 3.3V の LVCMOS 入力を直接接続できます。
  - 低ノイズ LDO レギュレータから XO に給電するか、電源フィルタリングを最適化して、XO クロック上の電源ノイズに起因するジッタを回避します。
  - TICS Pro: XO 入力と一致するように XO 周波数を設定します。

4. 回路図の各 APLL ドメインのクロック I/O を配線し、TICS Pro を使用してデバイス設定を以下のように構成します。

- リファレンス入力: [クロック入力インターフェイスおよび終端](#) の LVC MOS または差動クロック入力インターフェースのガイドラインに従ってください。
  - **TICS Pro:** DPLL モードの場合、リファレンスクロックドライバインターフェイスの要件を一致させるように、リファレンス入力バッファモードを構成します。[リファレンス入力](#) を参照してください。
- **TICS Pro:** DPLL モードの場合、DPLL 入力選択モードと入力優先度を設定します。[リファレンス入力マルチプレクサの選択](#) を参照してください。
- **TICS Pro:** 他の VCO ドメイン(カスケードモード)または XO クロック(非カスケードモード)から各 APLL リファレンスを設定します。
- **TICS Pro:** 各出力に、必要なクロック周波数と APLL ドメインを設定します。TICS Pro は、APLL と出力の VCO 周波数とデバイダ設定を計算できます。クロストークとスプリアスを最小限に抑えるため、以下の出力クロック割り当てガイドラインを考慮してください。
  - OUT[0:1] バンクは、任意の APLL クロック、XO、および DPLL リファレンスを選択できます。
  - OUT[2:3]、OUT[4:5]、および OUT[6:11] バンクは、APLL1 または APLL2 のクロックを供給元として選択できます。
  - 同一の出力周波数(または高調波周波数)を持つ出力は隣接するチャネルにまとめ、可能であれば单一の分周器を共有する出力ペア(例: OUT2/3)を使用することで、電力消費を最小限に抑えることができます。
  - 2つの周波数の差(|f<sub>OUTTx</sub>-f<sub>OUTTy</sub>|)がジッタ積分帶域幅内にある場合(例: 12kHz から 20MHz)、個別のクロック出力。カップリングの可能性を最小限に抑えるため、アグレッサの可能性がある出力はすべて、少なくとも 4 つの静的ピン(電源ピン、論理ピン、または無効化出力ピン)で分離する必要があります。可能であれば、最高の絶縁を実現するため、これらのクロックは互いに反対側の出力バンクに配置することで分離します。
  - LVC MOS 出力(強いアグレッサ)を避けたり、他のジッタに敏感な差動出力クロックから分離したりすることができます。LVC MOS 出力が必要な場合、デュアル相補 LVC MOS モード(± または -/+ )を使い、未使用的 LVC MOS 出力をフローティングのままにして、配線なしでフローティングにします。
  - アプリケーションすべての出力ペアが使用されていない場合は、テスト目的(SMA、SMP ポートなど)のために、未使用的出力を一对一の RF 同軸テスト構造に接続することを検討してください。
- **TICS Pro:** 出力ドライバを設定します。
  - レシーバクロック入力インターフェイスの要件と一致するように出力ドライバモードを構成します。[クロック出力](#) を参照してください。
  - 出力位相を同期する必要がある任意の出力同期グループを構成します。[出力同期 SYNC](#) を参照してください。
  - 出力自動ミュートモードと、APLL および DPLL ミュートオプションを設定します。[LOL 中の出力の自動ミュート](#) を参照してください。
- クロック出力インターフェイス: [クロック出力のインターフェイスと終端](#) のシングルエンドまたは差動クロック出力インターフェイスのガイドラインに従います。
  - 差動出力は、レシーバ入力で AC 結合および終端してバイアスすること、または適切なレシーバと DC 結合することができます
  - LVC MOS 出力には、50Ω のトレースを直接駆動するための内部ソース終端があります。LVC MOS V<sub>OH</sub> レベルは、内部 LDO でプログラムされた電圧(1.8V または 2.65V)によって決定されます。
- **TICS Pro:** DPLL ループ帯域幅を構成します。
  - ループ帯域幅より下では、リファレンスノイズは TDC ノイズ フロアと XO/TCXO/OCXO ノイズに追加されます。ループ帯域幅を上回ると、リファレンスノイズはロールオフにより最大 60dB/decade まで減衰します。最適な帯域幅は、リファレンス入力と XO の間の相対位相ノイズによって決まります。APLL ループ帯域幅は、APLL の帯域幅を上回るリファレンス入力、TDC、XO 位相ノイズをさらに減衰させるように構成できます。
- **TICS Pro:** 目的の使用事例に合わせて DPLL TDC ノイズへの寄与を最適化するように、最大 TDC 周波数を構成します。
  - 優先:一般的には 400kHz の最大 TDC レートが規定されています。このリファレンスデザインは、SyncE や狭ループ帯域幅(≤10Hz)を使用する TCXO/OCXO/XO を使用する他の使用事例に対応しており、周波数安定性やワンド性能を設定できます。

- 無線: 26MHz の最大 TDC レートは、帯域内 TDC ノイズへの寄与を最小にするために一般的に規定されています。そのため、無線や近接位相ノイズが重要な他のユースケースにも対応できます。
- **TICS Pro:** クロックステアリングが必要な場合 (IEEE-1588 PTP の場合など) は、DPLL ループの DCO モードを有効にし、周波数ステップ・サイズ (PPB 単位) を入力します。FDEV ステップレジスタは、[APLL DCO の周波数ステップサイズ](#) に従って計算されます。必要に応じて GPIO ピンで FDEV\_TRIG および FDEV\_DIR ピン制御を有効化します。
- **TICS Pro:** 入力から出力までのクロック位相を決定論的にそろえる必要がある場合は、必要に応じて OUT0、OUT4、または OUT10 で ZDM を有効にします。[セクション 7.3.19](#) を参照してください。
- 5. **TICS Pro:** 各リファレンス入力のリファレンス入力監視オプションを設定します。不要な場合、または入力がモニタのサポート周波数範囲を超えて動作する場合は、モニタを無効にします。[リファレンス入力監視](#) を参照してください。
  - **周波数監視:** 有効なしきい値と無効なしきい値 (ppm 単位) を設定します。
  - **消失パルスモニタ:** 遅延ウインドウスレッショルド ( $T_{LATE}$ ) は、ワーストケースのサイクル間ジッタを含む、予想される最長の入力クロック期間を許容するように設定します。ギャップドクロック入力の場合は、クロック消失パルスの許容数に基づいて  $T_{LATE}$  を設定します。
  - **ラントパルスモニタ:** 早期ウインドウスレッショルド ( $T_{EARLY}$ ) は、ワーストケースのサイクル間ジッタを含む、予想される最短の入力クロック期間を許容するように設定します。
  - **1PPS 位相検証モニタ:** ワーストケースの入力サイクル間ジッタを含む位相検証ジッタスレッショルドを設定します。
  - **検証タイマ:** 入力が選択可能になるまでに、有効なすべての入力モニタによって基準入力が認定される必要がある時間を設定します。
- 6. **TICS Pro:** 各チャネルの DPLL ロック検出およびチューニングワード履歴監視オプションを構成します。[PLL ロック検出器と調整ワード履歴](#) を参照してください。
  - **DPLL 周波数ロックおよび位相ロック検出器:** 各検出器のロックおよびロック解除のスレッショルドを設定します。
- 7. **TICS Pro:** 必要に応じて、各ステータス出力ピンと割り込みフラグを設定します。[ステータス出力と割り込み](#) を参照してください。
  - 目的のステータス信号の選択、ステータス極性、およびドライバモード (3.3V LVC MOS またはオープンドレイン) を選択します。オープンドレインには外付けプルアップ抵抗が必要です。
  - 割り込みが有効であり、ステータス出力として選択されている場合は、任意の割り込みソースのフラグ極性とマスクビット、および必要に応じて組み合わせ OR ゲートを設定します。
- 8. 電源を設計する際には、以下のガイドラインを考慮してください。
  - 同じ周波数または整数関連 (高調波) 周波数の出力は、フィルタリングされた共通の電源を共有できます。
    - 例: OUT[4:5] および OUT[6:7] の 156.25MHz および 312.5MHz の出力は、フィルタ済みの共通 VDDO 電源を共有できます。一方、OUT[0:1] および OUT[2:3] の 100MHz、50MHz、25MHz の出力は、別の VDDO 電源を共有できます。
  - [電源レールシーケンシング、電源ランプレート、および混在電源ドメイン](#) を参照してください。

### 8.2.3 アプリケーション曲線

表 8-3 に記載されている位相ノイズ プロットについては、[代表的な特性](#)セクションを参照してください。

**表 8-3. グラフ一覧**

| 出力周波数 [MHz]    | 出力フォーマット | APLL ソース       | グラフへのリンク           |
|----------------|----------|----------------|--------------------|
| 491.52MHz      | HSDS     | BAW            | <a href="#">表示</a> |
| 245.76MHz      | HSDS     | BAW            | <a href="#">表示</a> |
| 122.88MHz      | HSDS     | BAW            | <a href="#">表示</a> |
| 312.5MHz       | HSDS     | 従来型 LC (APLL2) | <a href="#">表示</a> |
| 322.265625MHz  | HSDS     | 従来型 LC (APLL2) | <a href="#">表示</a> |
| 212.5MHz       | HSDS     | 従来型 LC (APLL2) | <a href="#">表示</a> |
| 161.1328125MHz | HSDS     | 従来型 LC (APLL2) | <a href="#">表示</a> |
| 155.52MHz      | HSDS     | 従来型 LC (APLL2) | <a href="#">表示</a> |
| 153.6MHz       | HSDS     | 従来型 LC (APLL2) | <a href="#">表示</a> |

### 8.3 設計のベスト プラクティス

- レジスタを介して未使用のブロックの電源をオフにして、消費電力を最小限に抑えます。
- デバイスとの間のアクティブな信号の入力および出力クロックトレースのインピーダンスを一致させるには、適切なソースまたは負荷終端を使用します。
- 未使用のクロック出力は、レジスタ制御を通じてフローティング状態のままにして、電源をオフにしておきます。
- 使用しないクロック入力はフローティングのままにしておきます。
- 必要に応じて、各 GPIO ピンに外部バイアス抵抗 (10kΩ プルアップから 3.3V または 10kΩ プルダウン) を接続して、POR 中にデバイスの動作モードを選択できます。
- デバイスのステータス出力を監視するには、各 GPIO ピンをホスト デバイスのテスト ポイントまたは高インピーダンス入力にルーティングすることを検討してください。
- 外部 XO/TCXO/OCXO ソースに電力を供給するために LDO レギュレータの使用を検討してください。
  - 発振器クロックの高ジッタとスプリアスは、多くの場合、電源の高スペクトル ノイズとリップルによって発生します。
- デバイスの I<sup>2</sup>C または SPI にアクセスするための専用ヘッダーと、グランド用のヘッダー ピンが含まれています。
  - これにより、TI USB2ANY インターフェイスと TICS Pro ソフトウェア ツールを使用して、デバイスの立ち上げ、プロトタイピング、および診断のためのオフボード プログラミングが可能になります。

### 8.4 電源に関する推奨事項

#### 8.4.1 電源バイパス

図 8-4 は、PCB の背面またはコンポーネント側にある電源バイパス コンデンサの 2 つの一般的な配置を示しています。コンデンサを裏面に実装する場合は、コンポーネント 0402 を使用できます。部品側の実装には、0201 の本体サイズのコンデンサを使用して信号の配線を容易にします。コンポーネントの側面と裏面の配置を組み合わせて使用できます。バイパス コンデンサとデバイスの電源との間の接続はできる限り短くします。グランド プレーンへの低インピーダンス接続を使用して、コンデンサの反対側をグランドに接続します。



図 8-4. 電源バイパス コンデンサの一般的な配置

## ADVANCE INFORMATION

### 8.5 レイアウト

#### 8.5.1 レイアウトのガイドライン

- 入力、XO/OCXO/TCXO、および出力クロックを、異なる周波数を持つ隣接クロックやその他の近くの動的信号から分離します。
- XO/OCXO/TCXO の配置とレイアウトについては、近くの回路 (電源、FPGA、ASIC など) からの電源/グランドノイズと熱勾配、およびシステムレベルの振動と衝撃を考慮してください。これらの要因は、発振器の周波数安定性/精度および過渡性能に影響を及ぼす可能性があります。
- クロックおよびダイナミックロジック信号用の、インピーダンスが制御された  $50\Omega$  シングルエンド (または  $100\Omega$  差動) トレース上のインピーダンスの不連続を回避します。
- バイパスコンデンサは、ICと同じ側の VDD ピンと VDDO ピンの近く、または PCB の反対側の IC ピンの真下に配置します。より大きな値のデカッピングコンデンサは、さらに離れた場所に配置できます。
- 外部コンデンサを CAP\_x ピンと LFx ピンの近くに配置します。
- 可能であれば、複数のビアを使用して、幅広い電源トレースをそれぞれの電源アイランドまたはプレーンに接続します。
- IC グランド/サーマルパッドを PCB グランドプレーンに接続するには、少なくとも  $6 \times 6$  のスルーホールビアパターンを使用します。
- [セクション 11](#) セクションの「ランドパターンの例」、「はんだマスクの詳細」、および「はんだペーストの例」を参照してください。

#### 8.5.2 レイアウト例

以下は、熱設計手法のアプリケーションと、デバイスの DAP と PCB 間の低インダクタンスのグランド接続を示すプリント基板 (PCB) レイアウトの例です。電源デカッピングコンデンサのグランドリターンパスを DAP の近くに配置します。差動信号として構成されたすべての OUTx ペアは、差動的にルーティングされ、トレースインピーダンス要件 (通常は  $100\Omega$  オーム差動) を満たす必要があります。



図 8-5. LMK5C22212A の PCB レイアウト例、最上層



図 8-6. LMK5C22212A の PCB レイアウト例、最下層

### 8.5.3 熱に関する信頼性

LMK5C22212A は高性能デバイスです。良好な電気的および熱的性能を実現するために、TI では、複数の PCB グランド層に接続された少なくとも  $6 \times 6$  スルーホール スルーパターンを使用して、IC グランドまたはサーマル パッドと PCB グランド間の熱的に強化されたインターフェイスを設計することを推奨しています (図 8-7 を参照)。



図 8-7. 熱信頼性のための一般的な PCB グランドレイアウト (8 層以上を推奨)

## 9 デバイスおよびドキュメントのサポート

### 9.1 ドキュメントのサポート

#### 9.1.1 関連資料

関連資料については、以下を参照してください。

- ・テキサス・インスツルメンツ、『[LMK5C22212A EVM ユーザー ガイド](#)』

### 9.2 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[www.tij.co.jp](http://www.tij.co.jp) のデバイス製品フォルダを開いてください。[通知] をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取ることができます。変更の詳細については、改訂されたドキュメントに含まれている改訂履歴をご覧ください。

## 9.3 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの[使用条件](#)を参照してください。

## 9.4 商標

テキサス・インスツルメンツ E2E™ is a trademark of Texas Instruments.

すべての商標は、それぞれの所有者に帰属します。

## 9.5 用語集

[テキサス・インスツルメンツ用語集](#) この用語集には、用語や略語の一覧および定義が記載されています。

## 9.6 静電気放電に関する注意事項



この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことをお勧めします。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。

ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

## 10 改訂履歴

資料番号末尾の英字は改訂を表しています。その改訂履歴は英語版に準じています。

| 日付            | 改訂 | 注      |
|---------------|----|--------|
| November 2024 | *  | 初版リリース |

## 11 メカニカル、パッケージ、および注文情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。この情報は、指定のデバイスに使用できる最新のデータです。このデータは、予告なく、このドキュメントを改訂せずに変更される場合があります。本データシートのブラウザ版を使用されている場合は、画面左側の説明をご覧ください。

## RGC0064E



## PACKAGE OUTLINE

VQFN - 1 mm max height

PLASTIC QUAD FLATPACK - NO LEAD



### NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. The package thermal pad must be soldered to the printed circuit board for thermal and mechanical performance.

## EXAMPLE BOARD LAYOUT

RGC0064E

VQFN - 1 mm max height

PLASTIC QUAD FLATPACK - NO LEAD



NOTES: (continued)

4. This package is designed to be soldered to a thermal pad on the board. For more information, see Texas Instruments literature number SLUA271 ([www.ti.com/lit/slua271](http://www.ti.com/lit/slua271)).
5. Vias are optional depending on application, refer to device data sheet. If any vias are implemented, refer to their locations shown on this view. It is recommended that vias under paste be filled, plugged or tented.

## EXAMPLE STENCIL DESIGN

**RGC0064E**

**VQFN - 1 mm max height**

PLASTIC QUAD FLATPACK - NO LEAD



4225008/A 05/2019

NOTES: (continued)

6. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.

**PACKAGING INFORMATION**

| Orderable part number  | Status<br>(1) | Material type<br>(2) | Package   Pins  | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|------------------------|---------------|----------------------|-----------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| LMK5C22212ARGCR        | Active        | Production           | VQFN (RGC)   64 | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | LK5C22212A          |
| LMK5C22212ARGCR.A      | Active        | Production           | VQFN (RGC)   64 | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | LK5C22212A          |
| <b>LMK5C22212ARGCT</b> | Active        | Production           | VQFN (RGC)   64 | 250   SMALL T&R       | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | LK5C22212A          |
| LMK5C22212ARGCT.A      | Active        | Production           | VQFN (RGC)   64 | 250   SMALL T&R       | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -40 to 85    | LK5C22212A          |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

## GENERIC PACKAGE VIEW

**RGC 64**

**VQFN - 1 mm max height**

**9 x 9, 0.5 mm pitch**

**PLASTIC QUAD FLATPACK - NO LEAD**



Images above are just a representation of the package family, actual package may vary.  
Refer to the product data sheet for package details.

4224597/A

# PACKAGE OUTLINE

RGC0064E



VQFN - 1 mm max height

PLASTIC QUAD FLATPACK - NO LEAD



NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. The package thermal pad must be soldered to the printed circuit board for thermal and mechanical performance.

# EXAMPLE BOARD LAYOUT

RGC0064E

VQFN - 1 mm max height

PLASTIC QUAD FLATPACK - NO LEAD



NOTES: (continued)

- This package is designed to be soldered to a thermal pad on the board. For more information, see Texas Instruments literature number SLUA271 ([www.ti.com/lit/slua271](http://www.ti.com/lit/slua271)).
- Vias are optional depending on application, refer to device data sheet. If any vias are implemented, refer to their locations shown on this view. It is recommended that vias under paste be filled, plugged or tented.

# EXAMPLE STENCIL DESIGN

RGC0064E

VQFN - 1 mm max height

PLASTIC QUAD FLATPACK - NO LEAD



4225008/A 05/2019

NOTES: (continued)

6. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.

## 重要なお知らせと免責事項

TIは、技術データと信頼性データ(データシートを含みます)、設計リソース(リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Webツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1)お客様のアプリケーションに適した TI 製品の選定、(2)お客様のアプリケーションの設計、検証、試験、(3)お客様のアプリケーションに該当する各種規格や、他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2026, Texas Instruments Incorporated

最終更新日：2025 年 10 月