

# SN55LVTA4-SEP 耐放射線特性クワッド チャネル高速差動ラインドライバ

## 1 特長

- VID V62/25605-01XE
- 総吸収線量(TID)特性: 30krad(Si)
  - ウェハー ロットごとに 30krad (Si) までの累積線量  
耐性放射線ロット受け入れ試験 (TID RLAT)
- シングルイベント効果(SEE)特性:
  - シングルイベントラッチアップ(SEL)耐性: 線エネルギー付与 (LET) = 50MeV-cm<sup>2</sup>/mg
  - シングルイベント過渡(SET)特性: 50MeV-cm<sup>2</sup>/mg。
- ANSI TIA/EIA-644 標準の要件を満たす、または超える性能
- 低電圧差動信号処理で、標準出力電圧は 350mV、負荷は 100Ω です
- 標準出力電圧の立ち上がり/立ち下がり時間は 500ps (400Mbps) です
- 伝搬遅延時間の標準値は 1.7ns です
- 3.3V 単一電源で動作
- ドライバごとに 200MHz で標準 25mW の消費電力
- ディセーブル時、または V<sub>CC</sub> = 0 の場合、ドライバは高インピーダンス
- 8kV を超えるバス端子 ESD 保護
- 低電圧 TTL (LVTTL) ロジック入力レベル
- 冗長性を必要とする宇宙および高信頼性アプリケーション用のコールド スペアリング
- 宇宙向け強化プラスチック(SEP)
  - 管理されたベースライン
  - 金ワイヤ、NiPdAu リード仕上げ
  - 1つのアセンブリ / テスト拠点と 1つの製造拠点
  - 長期にわたる製品ライフサイクル
  - 軍用温度範囲:-55°C~125°C

- 製品のトレーサビリティ
- NASA ASTM E595 アウトガス仕様に適合

## 2 アプリケーション

- 低軌道(LEO)衛星システム
- コマンドとデータの処理(C&DH)
- 通信ペイロード
- 光学画像処理ペイロード
- レーダー画像処理ペイロード

## 3 説明

SN55LVTA4-SEP は、3.3V 電源を使用した低電圧差動信号(LVDS)の電気的特性を実装した差動ラインドライバです。このデバイスは、イネーブル時に 100Ω の負荷に対して 247mV の最小差動出力電圧振幅を供給します。

このデバイスと信号処理手法の意図するアプリケーションは、約 100Ω の制御インピーダンス メディアを介した、ポイントツー ポイントおよびマルチドロップ(1つのドライバと複数のレシーバ)データ転送の両方です。伝送媒体にはプリント基板のトレース、バックプレーン、ケーブルを使用できます。データ転送の最高速度および最大距離は、メディアの減衰特性と周囲からのノイズに依存します。

SN55LVTA4-SEP は、-55°C~125°C の温度範囲の動作で特徴づけられています。

### パッケージ情報

| 部品番号          | パッケージ <sup>(1)</sup> | パッケージ サイズ <sup>(2)</sup> |
|---------------|----------------------|--------------------------|
| SN55LVTA4-SEP | D (SOIC, 16)         | 9.9mm × 6mm              |

(1) 詳細については、[セクション 16](#) を参照してください。

(2) パッケージサイズ(長さ × 幅)は公称値であり、該当する場合はピンを含みます。



SN55LVTA4-SEP 概略論理図(正論理)



このリソースの元の言語は英語です。翻訳は概要を便宜的に提供するもので、自動化ツール(機械翻訳)を使用していることがあり、TIでは翻訳の正確性および妥当性につきましては一切保証いたしません。実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。

## 目次

|              |    |                        |    |
|--------------|----|------------------------|----|
| 1 特長         | 1  | 7.2 機能ブロック図            | 10 |
| 2 アプリケーション   | 1  | 7.3 機能説明               | 10 |
| 3 説明         | 1  | 7.4 デバイスの機能モード         | 11 |
| 4 ピン構成および機能  | 3  | 8 アプリケーションと実装          | 12 |
| 5 仕様         | 4  | 8.1 アプリケーション情報         | 12 |
| 5.1 絶対最大定格   | 4  | 9 デバイスおよびドキュメントのサポート   | 19 |
| 5.2 ESD 定格   | 4  | 9.1 関連資料               | 19 |
| 5.3 推奨動作条件   | 4  | 10 ドキュメントの更新通知を受け取る方法  | 19 |
| 5.4 熱に関する情報  | 4  | 11 サポート・リソース           | 19 |
| 5.5 電気的特性    | 5  | 12 商標                  | 19 |
| 5.6 スイッチング特性 | 6  | 13 静電気放電に関する注意事項       | 19 |
| 5.7 代表的特性    | 7  | 14 用語集                 | 19 |
| 6 パラメータ測定情報  | 8  | 15 改訂履歴                | 19 |
| 7 詳細説明       | 10 | 16 メカニカル、パッケージ、および注文情報 | 21 |
| 7.1 概要       | 10 |                        |    |

## 4 ピン構成および機能



図 4-1. D パッケージ、16 ピン SOIC (上面図)

表 4-1. ピンの機能

| ピン              |    | 種類 <sup>(1)</sup> | 説明                                        |
|-----------------|----|-------------------|-------------------------------------------|
| 名称              | 番号 |                   |                                           |
| 1A              | 1  | I                 | LVTTL 入力信号、300kΩ 内部プルダウン                  |
| 1Y              | 2  | O                 | 差動 (LVDS) 非反転出力                           |
| 1Z              | 3  | O                 | 差動 (LVDS) 反転出力                            |
| G               | 4  | I                 | イネーブル (HI =イネーブル) (フローティング状態のままにしてはいけません) |
| 2Z              | 5  | O                 | 差動 (LVDS) 反転出力                            |
| 2Y              | 6  | O                 | 差動 (LVDS) 非反転出力                           |
| 2A              | 7  | I                 | LVTTL 入力信号、300kΩ 内部プルダウン                  |
| GND             | 8  | G                 | グランド                                      |
| 3A              | 9  | I                 | LVTTL 入力信号、300kΩ 内部プルダウン                  |
| 3Y              | 10 | O                 | 差動 (LVDS) 非反転出力                           |
| 3Z              | 11 | O                 | 差動 (LVDS) 反転出力                            |
| G               | 12 | I                 | イネーブル (LO =イネーブル) (フローティング状態のままにしてはいけません) |
| 4Z              | 13 | O                 | 差動 (LVDS) 反転出力                            |
| 4Y              | 14 | O                 | 差動 (LVDS) 非反転出力                           |
| 4A              | 15 | I                 | LVTTL 入力信号、300kΩ 内部プルダウン                  |
| V <sub>CC</sub> | 16 | P                 | 電源電圧                                      |

(1) 信号タイプ:I:入力、O:出力、I/O:入力または出力、P:電源、G:グランド

## 5 仕様

### 5.1 絶対最大定格

自由気流での動作温度範囲内 (特に記述のない限り) <sup>(1)</sup>

|                 |                                    | 最小値  | 最大値            | 単位 |
|-----------------|------------------------------------|------|----------------|----|
| 電源電圧            | $V_{CC}$                           | -0.5 | 4              | V  |
| 入力電圧            | $V_I$                              | -0.5 | $V_{CC} + 0.5$ | V  |
| リード温度           | ケースから 1.6mm (1/16 インチ) 離れた点で 10 秒間 |      | 260            | °C |
| 接合部温度、 $T_J$    |                                    | -55  | 140            | °C |
| 保管温度、 $T_{stg}$ |                                    | -65  | 150            | °C |

- (1) 絶対最大定格を上回るストレスが加わった場合、デバイスに永続的な損傷が発生する可能性があります。これらはあくまでもストレス定格であり、「推奨動作条件」に示されている条件を超える当該の条件またはその他のいかなる条件下での、デバイスの正常な動作を保証するものではありません。絶対最大定格の状態が長時間続くと、デバイスの信頼性に影響を与える可能性があります。

### 5.2 ESD 定格

|             |      |                                                         | 値                   | 単位       |
|-------------|------|---------------------------------------------------------|---------------------|----------|
| $V_{(ESD)}$ | 静電放電 | 人体モデル (HBM)、ANSI/ESDA/JEDEC JS-001 準拠 <sup>(1)</sup>    | バス端子および GND         | ±8,000 V |
| $V_{(ESD)}$ | 静電放電 | 人体モデル (HBM)、ANSI/ESDA/JEDEC JS-001 準拠 <sup>(1)</sup>    | バス端子と GND を除くすべてのピン | ±4,000 V |
| $V_{(ESD)}$ | 静電放電 | デバイス帶電モデル (CDM)、JEDEC 仕様 JESD22-C101 に準拠 <sup>(2)</sup> | バス端子                | ±1,000 V |

(1) JEDEC ドキュメント JEP155 には、500V HBM であれば標準的な ESD 管理プロセスにより安全な製造が可能であると記載されています。

(2) JEDEC ドキュメント JEP157 には、250V CDM であれば標準的な ESD 管理プロセスにより安全な製造が可能であると記載されています。

### 5.3 推奨動作条件

自由気流での動作温度範囲内 (特に記述のない限り)

|          |              | 最小値               | 公称値 | 最大値 | 単位 |
|----------|--------------|-------------------|-----|-----|----|
| $V_{CC}$ | 電源電圧         | 3                 | 3.3 | 3.6 | V  |
| $V_{IH}$ | High レベル入力電圧 | 2                 |     |     | V  |
| $V_{IL}$ | Low レベル入力電圧  |                   |     | 0.8 | V  |
| $T_A$    | 動作時の周囲温度     | -55               |     | 125 | °C |
| TPCB     | PCB 温度       | デバイスから 1mm 離れています | -55 | 128 | °C |
| $T_J$    | 接合部温度        | -55               |     | 135 | °C |

### 5.4 热に関する情報

| 熱評価基準 <sup>(1)</sup> |                     | D      | 単位   |
|----------------------|---------------------|--------|------|
|                      |                     | (SOIC) |      |
|                      |                     | 16 ピン  |      |
| $R_{\theta JA}$      | 接合部から周囲への熱抵抗        | 84.8   | °C/W |
| $R_{\theta JC(top)}$ | 接合部からケース (上面) への熱抵抗 | 46.0   | °C/W |
| $R_{\theta JB}$      | 接合部から基板への熱抵抗        | 41.8   | °C/W |
| $\Psi_{JT}$          | 接合部から上面への特性パラメータ    | 11.1   | °C/W |

## 5.4 热に関する情報 (続き)

| 热評価基準 <sup>(1)</sup> |                  | D<br>(SOIC) | 単位   |
|----------------------|------------------|-------------|------|
|                      |                  | 16 ピン       |      |
| $\Psi_{JB}$          | 接合部から基板への特性パラメータ | 41.5        | °C/W |

(1) 従来および最新の熱評価基準の詳細については、『半導体およびICパッケージの熱評価基準』アプリケーションレポートを参照してください。

## 5.5 電気的特性

自由気流での動作温度範囲内 (特に記述のない限り)

| パラメータ               | テスト条件                                                                 | 最小値                                                                                     | 標準値 | 最大値   | 単位    |
|---------------------|-----------------------------------------------------------------------|-----------------------------------------------------------------------------------------|-----|-------|-------|
| <b>ドライバ</b>         |                                                                       |                                                                                         |     |       |       |
| $V_{OD}$            | ドライバの差動出力電圧<br>$R_L = 100 \Omega$                                     | 247                                                                                     | 340 | 454   | mV    |
| $\Delta V_{OD} $    | ロジック状態間の差動出力電圧の変化<br>$R_L = 100 \Omega$                               | -50                                                                                     | 50  | 50    | mV    |
| $V_{OC(ss)}$        | 定常同相出力電圧<br>$R_L = 100 \Omega$                                        | 1.125                                                                                   | 1.2 | 1.375 | V     |
| $\Delta V_{OC(ss)}$ | 定常同相出力電圧の変化<br>$R_L = 100 \Omega$                                     | -50                                                                                     | 50  | 50    | mV    |
| $V_{OC(PP)}$        | ピーク ツー ピークの同相出力電圧<br>$R_L = 100 \Omega$                               | 50                                                                                      |     |       | mV    |
| $I_O(OFF)$          | 出力電流、電源がオフ<br>$V_{CC} = 0, V_O = 2.4V$                                | -4                                                                                      | 4   | 4     | μA    |
| $I_{OZ}$            | 高インピーダンス状態の出力電流<br>$V_O = 0$ または $2.4V, G = 0.8V$ および $\bar{G} = 2V$  | -1                                                                                      | 1   | 1     | μA    |
| $I_{OS}$            | 短絡出力電流、Y または Z<br>$V_O = 0V$                                          | -4                                                                                      | -24 | mA    |       |
| $I_{OS}$            | 短絡出力電流、Y と Z<br>$V_{OD} = 0 V$                                        | -12                                                                                     | 12  | 12    | mA    |
| <b>入力</b>           |                                                                       |                                                                                         |     |       |       |
| $V_{IH}$            | High レベル入力電圧<br>(G, $\bar{G}$ , A)                                    | $V_{CC} = 3V \sim 3.6V$                                                                 | 2   |       | V     |
| $V_{IL}$            | Low レベル入力電圧<br>(G, $\bar{G}$ , A)                                     | $V_{CC} = 3V \sim 3.6V$                                                                 |     | 0.8   | V     |
| $I_{IH}$            | High レベル入力電流 ( $\bar{G}$ )<br>$V_{IH} = 3.6V, V_{CC} = 0V$ または $3.6V$ |                                                                                         | 4   | 20    | μA    |
| $I_{IL}$            | Low レベル入力電流 ( $\bar{G}$ )<br>$V_{IL} = 0V, V_{CC} = 0V$ または $3.6V$    |                                                                                         | 0.1 | 10    | μA    |
| $I_{IH}$            | High レベル入力電流 (G)<br>$V_{IH} = 3.6V, V_{CC} = 0V$ または $3.6V$           |                                                                                         | 4   | 20    | μA    |
| $I_{IL}$            | Low レベル入力電流 (G)<br>$V_{IL} = 0V, V_{CC} = 0V$ または $3.6V$              |                                                                                         | 0.1 | 10    | μA    |
| $I_{IH}$            | High レベル入力電流 (G)<br>$V_{IH} = 3.6V, V_{CC} = 0V$ または $3.6V$           |                                                                                         | 4   | 20    | μA    |
| $I_{IL}$            | Low レベル入力電流 (A)<br>$V_{IL} = 0V, V_{CC} = 0V$ または $3.6V$              |                                                                                         | 0.1 | 10    | μA    |
| $C_I$               | グランドに対する入力容量<br>(G, $\bar{G}$ , A)                                    | $V_{CC} = 0V \sim 3.6V$                                                                 | 5   |       | pF    |
| <b>電源</b>           |                                                                       |                                                                                         |     |       |       |
| $I_{CC}$            | 電源電流                                                                  | $V_I = V_{CC}$ または GND、無負荷、イネーブル<br>$-55^{\circ}C < T_A < 125^{\circ}C$                 |     | 9     | 20 mA |
|                     |                                                                       | $V_I = V_{CC}$ または GND、 $R_L = 100\Omega$ 、イネーブル<br>$-55^{\circ}C < T_A < 125^{\circ}C$ |     | 25    | 35 mA |
| $I_{CC}$            | 電源電流 (静止時)                                                            | $V_I = V_{CC}$ または GND、無負荷、ディスエーブル<br>$-55^{\circ}C < T_A < 125^{\circ}C$               |     | 0.25  | 1 mA  |

## 5.6 スイッチング特性

自由気流での動作温度範囲内 (特に記述のない限り)

| パラメータ        |                                                                     | テスト条件                                                                                                                                  |                                       | 最小値 | 標準値 | 最大値 | 単位  |
|--------------|---------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------|-----|-----|-----|-----|
| <b>ドライバ</b>  |                                                                     |                                                                                                                                        |                                       |     |     |     |     |
| $t_r$        | 差動出力立ち上がり時間<br>(20% ~ 80%)                                          | $R_L = 100\Omega, C_L = 10\text{pF}$ 入力<br>$t_r, t_f = 1\text{ns}, 200\text{MHz}$ クロックパターン、入力 $V_{IL} = 0.8\text{V} V_{IH} = \text{V}$ | $V_{CC} = 3\text{V} \sim 3.6\text{V}$ | 0.4 | 0.5 | 1   | ns  |
| $t_f$        | 差動出力立ち下がり時間<br>(80% ~ 20%)                                          |                                                                                                                                        | $V_{CC} = 3\text{V} \sim 3.6\text{V}$ | 0.4 | 0.5 | 1   | ns  |
| $t_{PHL}$    | 伝搬遅延時間、出力立ち下がり                                                      | $R_L = 100\Omega, C_L = 10\text{pF}$ 入力 $t_r, t_f = 1\text{ns}, 200\text{MHz}$ クロックパターン、入力 $V_{IL}=0.8\text{V} V_{IH}=2\text{V}$       | $V_{CC} = 3\text{V} \sim 3.6\text{V}$ | 0.5 | 1.7 | 4.5 | ns  |
| $t_{PLH}$    | 伝搬遅延時間、出力立ち上がり                                                      | $R_L = 100\Omega, C_L = 10\text{pF}$ 入力 $t_r, t_f = 1\text{ns}, 200\text{MHz}$ クロックパターン、入力 $V_{IL}=0.8\text{V} V_{IH}=2\text{V}$       | $V_{CC} = 3\text{V} \sim 3.6\text{V}$ | 1   | 1.4 | 4   | ns  |
| $t_{SK(P)}$  | パルススキュー、 $ t_{PHL} - t_{PLH} $                                      | $R_L = 100\Omega, C_L = 10\text{pF}$ 入力 $t_r, t_f = 1\text{ns}, 200\text{MHz}$ クロックパターン、入力 $V_{IL}=0.8\text{V} V_{IH}=2\text{V}$       | $V_{CC} = 3\text{V} \sim 3.6\text{V}$ | 0.3 | 0.6 | ns  |     |
| $t_{SK(O)}$  | チャネル間の出力スキュー、 $ t_{PHL} \sim t_{PHL} $ または $ t_{PLH} \sim t_{PLH} $ | $R_L = 100\Omega, C_L = 10\text{pF}$ 入力 $t_r, t_f = 1\text{ns}, 200\text{MHz}$ クロックパターン、入力 $V_{IL}=0.8\text{V} V_{IH}=2\text{V}$       | $V_{CC} = 3\text{V} \sim 3.6\text{V}$ | 0.3 | 0.6 | ns  |     |
| $F_{(\max)}$ | 最大動作周波数                                                             | $R_L = 100\Omega, C_L = 10\text{pF}$ 入力 $t_r, t_f = 1\text{ns}, 200\text{MHz}$ クロックパターン、入力 $V_{IL}=0.8\text{V} V_{IH}=2\text{V}$       | $V_{CC} = 3\text{V} \sim 3.6\text{V}$ | 200 |     |     | MHz |
| $t_{PHZ}$    | ディセーブル時間、1.4V 入力から 50% 出力                                           | $R_L = 100\Omega, C_L = 10\text{pF}$ 入力 $t_r, t_f = 1\text{ns}$ 、イネーブル時の 1MHz クロックパターン、入力 $V_{IL}=0.8\text{V} V_{IH}=2\text{V}$        | $V_{CC} = 3\text{V} \sim 3.6\text{V}$ | 8.1 | 17  | ns  |     |
| $t_{PLZ}$    | ディセーブル時間、1.4V 入力から 50% 出力                                           | $R_L = 100\Omega, C_L = 10\text{pF}$ 入力 $t_r, t_f = 1\text{ns}$ 、イネーブル時の 1MHz クロックパターン、入力 $V_{IL}=0.8\text{V} V_{IH}=2\text{V}$        |                                       | 7.3 | 15  | ns  |     |
| $t_{PZH}$    | イネーブル時間、1.4V 入力から 50% 出力                                            | $R_L = 100\Omega, C_L = 10\text{pF}$ 入力 $t_r, t_f = 1\text{ns}$ 、イネーブル時の 1MHz クロックパターン、入力 $V_{IL}=0.8\text{V} V_{IH}=2\text{V}$        |                                       | 5.4 | 15  | ns  |     |
| $t_{PZL}$    | イネーブル時間、1.4V 入力から 50% 出力                                            | $R_L = 100\Omega, C_L = 10\text{pF}$ 入力 $t_r, t_f = 1\text{ns}$ 、イネーブル時の 1MHz クロックパターン、入力 $V_{IL}=0.8\text{V} V_{IH}=2\text{V}$        |                                       | 2.5 | 15  | ns  |     |

## 5.7 代表的特性



図 5-1. 電源電流と周波数との関係



図 5-2. Low から High への伝搬遅延時間と周囲温度との関係



図 5-3. High から Low への伝搬遅延時間と周囲温度との関係

## 6 パラメータ測定情報



図 6-1. 電圧および電流の定義



- A. すべての入力パルスは、 $t_r$  または  $t_f \leq 1\text{ns}$ 、パルス反復率 (PRR) = 50Mpps、パルス幅 =  $10 \pm 0.2\text{ns}$  の特性を持つジェネレータから供給されます。
- B.  $C_L$  には、D.U.T から 6mm 以内の計測機器および治具の容量が含まれます。

図 6-2. 出力信号のドライバテスト回路、タイミング、電圧の定義



- A. すべての入力パルスは、 $t_r$  または  $t_f \leq 1\text{ns}$ 、パルス反復率 (PRR) = 50Mpps、パルス幅 =  $10 \pm 0.2\text{ns}$  の特性を持つジェネレータから供給されます。
- B.  $C_L$  には、D.U.T から 6mm 以内の計測機器および治具の容量が含まれます。
- C.  $V_{OC(PP)}$  の測定は、300 MHz 以上の -3dB 帯域幅を持つ試験装置で行います

図 6-3. ドライバの同相モード出力電圧のテスト回路と定義



- A. すべての入力パルスは、 $tr$  または  $tf \leq 1\text{ns}$ 、パルス反復レート (PRR) = 0.5Mpps、パルス幅 =  $500 \pm 10\text{ns}$  の特性を持つジェネレータから供給されます。
- B.  $C_L$  には、D.U.T から 6mm 以内の計測機器および治具の容量が含まれます。

**図 6-4. イネーブル / ディセーブル時間回路と定義**

## 7 詳細説明

### 7.1 概要

### 7.2 機能ブロック図



This symbol is in accordance with ANSI/IEEE Std 91-1984 and IEC Publication 617-12.

### 7.3 機能説明

#### 7.3.1 使用しないイネーブル ピン

使用しないイネーブル ピンは、必要に応じて  $V_{CC}$  または GND に接続する必要があります。

#### 7.3.2 ドライバディスエーブル出力

ドライバがディセーブルされたとき、またはデバイスから電源が切断されたとき、ドライバ出力は高インピーダンスになります。

#### 7.3.3 ドライバの等価回路図

ドライバの入力は、7V のツェナー ダイオードを使用した CMOS インバータ段で表されます。入力段は高インピーダンスで、グランドへの内部プルダウンを備えています。ドライバ入力がオープンのままの場合、ドライバ入力はドライバ回路の他の部分に Low レベル信号を供給し、Low レベル信号がドライバ出力ピンに出力されます。ツェナー ダイオードは ESD 保護を実現します。ドライバの出力段は差動ペアで、その半分を 図 7-1 に示します。入力段と同様に、ドライバの出力には ESD 保護のためのツェナー ダイオードを搭載しています。この回路図には、入力段信号に基づいて出力負荷回路に接続された一連の電流源（公称 3.5mA）を含む出力段が示されています。出力段は、1 次では定電流源として動作します。



図 7-1. 等価な入力および出力回路図

## 7.4 デバイスの機能モード

表 7-1. SN55LVTA4-SEP 機能表 (1)

| 入力<br><b>A</b> | 有効       |                 | 出力       |          |
|----------------|----------|-----------------|----------|----------|
|                | <b>G</b> | <b>G</b><br>bar | <b>Y</b> | <b>Z</b> |
| H              | H        | X               | H        | L        |
| L              | H        | X               | L        | H        |
| H              | X        | L               | H        | L        |
| L              | X        | L               | L        | H        |
| X              | L        | H               | Z        | Z        |
| オープン           | H        | X               | L        | H        |
| オープン           | X        | L               | L        | H        |

(1) H = High レベル、L = Low レベル、X = 無関係、Z = 高インピーダンス(オフ)

## 8 アプリケーションと実装

### 注

以下のアプリケーション情報は、テキサス・インストルメンツの製品仕様に含まれるものではなく、テキサス・インストルメンツはその正確性も完全性も保証いたしません。個々の目的に対する製品の適合性については、お客様の責任で判断していただくことになります。また、お客様は自身の設計実装を検証しテストすることで、システムの機能を確認する必要があります。

### 8.1 アプリケーション情報

#### 8.1.1 代表的なアプリケーション

SN55LVTA4-SEP は一般に、グランドの差が 1V 未満の高速ポイントツー ポイント データ転送のビルディング ブロックとして使用されます。SN55LVTA4-SEP は、RS-422、PECL、IEEE-P1596 と相互動作します。ドライバ/レシーバは、消費電力とデュアル電源の要件を必要とせずに、ECL 速度にアプローチします。



A. このパラメータは、擬似ランダムデータパターンを使用したユニット間隔 (UI) の歪みの割合です。

図 8-1. 標準的な伝送距離と信号速度との関係



- A.  $0.1\mu\text{F}$  Z5U セラミック、マイカ、またはポリスチレン誘電体 0805 サイズ) のチップコンデンサを  $V_{CC}$  とグランド プレーンの間に配置します。このコンデンサは、できる限りデバイス端子に近づけて配置する必要があります。
- B. 使用しないイネーブル入力は、必要に応じて  $V_{CC}$  または  $GND$  に接続する必要があります。

**図 8-2. 5V の電源で動作**

### 8.1.1.1 詳細な設計手順

#### 8.1.1.1.1 メディアの相互接続

ドライバとレシーバの間の物理的な通信チャネルには、LVDS 規格の要件を満たす、任意の平衡状態の金属導体ペアを使用できます。このメディアには、ツイストペア、Twinax、フラットリボンケーブル、または PCB パターンを使用できます。相互接続の公称特性インピーダンスは 標準で  $100\Omega$  で、変動が 10% を超えないようにする必要があります ( $90\Omega \sim 110\Omega$ )。

#### 8.1.1.2 設計要件

| 設計パラメータ                | 数値の例                        |
|------------------------|-----------------------------|
| ドライバ電源電圧 ( $V_{CCD}$ ) | $3.0 \sim 3.6V$             |
| ドライバの入力電圧              | $0.8 \sim 3.3V$             |
| ドライバの信号速度              | DC から $400\text{Mbps} \sim$ |
| 相互接続特性インピーダンス          | $100\Omega$                 |
| 終端抵抗                   | $100\Omega$                 |
| レシーバ ノード数              | 1                           |
| レシーバ電源電圧 ( $V_{CCR}$ ) | $3.0 \sim 3.6V$             |
| レシーバの入力電圧              | $0 \sim 2.4V$               |
| レシーバ信号速度               | DC から $400\text{Mbps} \sim$ |
| ドライバとレシーバの間のグランドシフト    | $\pm 1V$                    |

### 8.1.1.3 アプリケーション曲線



図 8-3. ポイントツー ポイント システムの代表的なドライバ出力アイ パターン

### 8.1.2 コールドスペア

コールド スペアリングを使用するシステムには、電源を供給せずに電気的に接続された冗長装置があります。この構成をサポートするには、スペアがシステムに高入力インピーダンスを提供して、十分な電力を消費しないようにする必要があります。コールド スペアリングでは、デバイスの電源投入前とその際に、I/O に電圧を印加することができます。デバイスの電源がオフのとき、 $V_{CC}$  はグランドにクランプされ、印加される I/O 電圧は指定された推奨動作条件の範囲内である必要があります。

### 8.1.3 電源に関する推奨事項

#### 8.1.3.1 電源バイパス容量

バイパスコンデンサは、パワー ディストリビューション回路で重要な役割を果たします。特に、バイパスコンデンサは値に応じて、特定の周波数で電源とグランドの間に低インピーダンスの経路を作成します。低周波数では、電圧レギュレータによって端子とグランドの間に低インピーダンスのパスが提供されます。ただし、より高い周波数の電流が電源パターンを伝搬するため、電源でグランドへの低インピーダンスパスを維持できないことがよくあります。この欠点に対処するために、バイパスコンデンサを使用します。通常、ボードレベルで大容量のバイパスコンデンサ (10 $\mu$ F から 1000 $\mu$ F) を使用すると、kHz レンジまでの範囲で良好な成果を達成できます。リード線のサイズと長さの関係で、大容量コンデンサは、最新のデジタル回路のスイッチング周波数で大きなインダクタンス値を持つ傾向があります。この問題を解決するには、より小型のコンデンサ ( $nF \sim \mu F$ ) を IC の隣にローカルに取り付けることができます。

積層セラミック チップまたは表面実装コンデンサ (サイズ 0603 または 0805) は、バイパスコンデンサのリードインダクタンスが約 1nH であるため、高速環境でのバイパスコンデンサのリードインダクタンスを最小限に抑えます。たとえば、リードがある標準的なコンデンサのリードインダクタンスは約 5nH です。

LVDS チップでローカルで使用するバイパスコンデンサの値は、式 1～式 2 の式で決定できます。200ps の控えめな立ち上がり時間と、1A のワーストケースの消費電流変化に、テキサスインスツルメンツが提供するすべての LVDS デバイスが対応しています。この例では、最大許容電源ノイズは 200mV ですが、この値は設計で利用可能なノイズ バジェットによって異なります。

$$C_{chip} = \left( \frac{\Delta I_{Maximum Step Change Supply Current}}{\Delta V_{Maximum Power Supply Noise}} \right) \times T_{Rise Time} \quad (1)$$

$$C_{LVDS} = \left( \frac{1A}{0.2V} \right) \times 200 ps = 0.001 \mu F \quad (2)$$

以下の例では、リードインダクタンスを低減し、基板レベルのコンデンサ ( $>10\mu F$ ) と上記の容量値 ( $0.001\mu F$ ) との間の中間周波数をカバーしています。最小の容量をチップにできる限り近づけて配置する必要があります。



図 8-4. 推奨される LVDS バイパス コンデンサのレイアウト

#### 8.1.4 レイアウト

##### 8.1.4.1 レイアウトのガイドライン

###### 8.1.4.1.1 マイクロストリップとストリップラインのトポロジ

『LVDS アプリケーションおよびデータハンドブック』に従い、プリント基板には通常、2つの伝送ラインのオプションが用意されています。マイクロストリップとストリップラインです。マイクロストリップは、図 8-5 に示すように、PCB の外層のパターンです。



図 8-5. マイクロストリップのトポロジ

また、ストリップラインは2つのグランドプレーン間のパターンです。ストリップラインは、基準プレーンが埋め込まれたパターンを効果的にシールドするため、放射と外部からの影響に関する問題を受けにくくなります。ただし、高速伝送を考えると、2つのプレーンを並べて使用すると、静電容量が増加します。可能であれば、LVDS 信号がマイクロストリップ伝送ラインを通るようにすることを推奨します。PCB パターンを使用すると、全体のノイズバジェットと反射許容量に基づいて、 $Z_0$ に必要な公差を指定できます。



図 8-6. ストリップラインのトポロジ

#### 8.1.4.1.2 誘電体の種類と基板構造

ボードを伝搬する信号の速度によって誘電体の選択が決まります。FR-4 または同等の製品は、通常、LVDS 信号で使用するのに十分な性能を発揮します。TTL/CMOS 信号の立ち上がり / 立ち下がり時間が 500ps 未満であれば、Rogers™ 4350 や Nelco N4000-13 のような誘電率が 3.4 に近い材料の方がより適していることが経験的に分かっています。設計者が誘電体を選択しても、性能に影響を及ぼす可能性のある、基板構造に関する複数のパラメータが存在します。以下に示す一連のガイドラインは、LVDS デバイスを使用するいくつかの設計により、実験的に策定されたものです。

- ・ 銅の重量: 15g または 1/2 オンスからメッキを開始し、30g または 1 オンスにする
- ・ 露出した回路はすべて、7.62μm または 0.0003 インチ (最小値) の半田メッキ (60/40) を行う必要があります。
- ・ スルーホールの銅めっきは 25.4μm または 0.001 インチ (最小値) である必要があります。
- ・ 高温エアレベリングによるペア銅箔上の半田マスク

#### 8.1.4.1.3 推奨されるスタック レイアウト

選択した誘電体と設計仕様に従って、ユーザーはスタックで使用するレベルの数を決定する必要があります。TTL/CMOS から LVDS へのクロストークを低減するには、図 8-7 に示すように、少なくとも 2 つの独立した信号プレーンを用意することを推奨します。



図 8-7. 4 層 PCB 基板

#### 注

2 層と 3 層の間隔は 127μm (0.005 インチ) である必要があります。電源プレーンとグランド プレーンの緊密な結合を維持することで、増加した容量は過渡信号に対するバイパスとして機能します。

最も一般的なスタック構成の 1 つは、図 8-8 に示す 6 層基板です。



図 8-8. 6 層 PCB 基板

この具体的な構成では、少なくとも 1 つのグランド プレーンを使用して、各信号層を電源プレーンから絶縁できます。その結果、シグナル インテグリティは向上しますが、製造にはコストがかかります。レイアウト設計者が信号層 1 および 6 のグランド プレーンへのリファレンスを確保できることに加えて、信号層と基準プレーンの間の距離を柔軟に変更できるため、6 層基板の使用が推奨されます。

#### 8.1.4.1.4 パターン間の分離

パターンの間隔はいくつかの要因に依存しますが、通常は許容される結合の量によって実際の間隔が決まります。低ノイズ結合では、電磁場の打ち消しを活用するために、LVDS リンクの差動ペアが密接に結合している必要があります。これらのパターンは 100Ω 差動で、この要件に最も適した方法で結合する必要があります。さらに、差動ペアはペア間の平衡を保つために同じ電気的長さを持つ必要があり、これにより、スキーと信号反射の問題を最小限に抑えることができます。

隣接するシングルエンド パターンが 2 つある場合、 $3W$  のルールを使用する必要があります。このルールでは、2 つのパターン間の距離は、単一パターンの幅の 2 倍、またはパターンの中心からパターンの中心まで測定した幅の 3 倍を超える必要があります。このように分離を増やすことで、クロストークの可能性が実質的に減少します。隣接する LVDS 差動ペア間の分離にも、パターンがエッジ結合かブロードサイド結合かにかかわらず、同じルールを適用する必要があります。



図 8-9. シングルエンドおよび差動パターンの  $3W$  ルール (上面図)

オートルータを使用する場合は、オートルータがクロストークや信号反射に影響するすべての要因を考慮しているとは限らないため、ユーザーは注意が必要です。たとえば、信号路の不連続性を防ぐために、 $90^\circ$  の急な角を避けることが最善です。 $45^\circ$  の角を連続して使用すると、反射を最小限に抑える傾向があります。

#### 8.1.4.1.5 クロストークおよびグランドバウンスの最小化

クロストークを低減するには、高周波電流の帰路を、発生元のパターンにできるだけ近い場所に配置することが重要です。通常、グランドプレーンでこれを実現できます。リターン電流は常に最小のインダクタンスのパスを選択するため、元のパターンのすぐ下に戻る可能性が最も高く、クロストークを最小化できます。電流ループの面積を小さくすると、クロストークの可能性も低くなります。パターンができる限り短くし、その下に連続したグランドプレーンを配置することで、放射される電磁界強度を最小化できます。グランドプレーンが不連続だと帰路のインダクタンスが増加するため、回避する必要があります。

#### 8.1.4.2 レイアウト例

クロストークの可能性を最小限に抑えるため、個々のパターンの幅の少なくとも 2 倍または 3 倍の間隔で、シングルエンドのパターンと差動ペアを分離する必要があります。立ち上がり時間または立ち下がり時間の波長より短い間隔で並列に配線されるシングルエンドのパターンでは、通常、クロストークは無視できるほど小さくなります。クロストークを低減するため、長い並列配線の場合は信号路間の間隔を増やします。[図 8-10](#) に示すように、基板の面積が限られている場合、配線パターンレイアウトを交互に配置することにはメリットがあります。



図 8-10. 交互パターンのレイアウト

この構成では、異なる層に交互の信号パターンが配置されるため、パターン間の水平間隔は個々のパターンの幅の 2 倍または 3 倍未満にできます。グランド信号路の連続性を確保するため、[図 8-11](#) に示すように、すべての信号ビアに隣接するグランドビアを配置することを推奨します。ビアを使用すると追加の容量が発生することに注意してください。たとえば、代表的なビアには、FR4 で  $0.5\text{pF} \sim 1\text{pF}$  の容量増加効果があります。



図 8-11. グランド ビアの位置 (側面図)

デバイスのグランドピンを PCB のグランドプレーンに短く低インピーダンスで接続すると、グランドバウンスが低減されます。グランドプレーンの穴や切り欠きがリターン電流のループ面積を増やすような不連続性を形成する場合、電流のリターンパスに悪影響を及ぼす可能性があります。

EMI の問題を最小限に抑えるため、パターンの下に不連続が生じることを避け(穴、スリットなど)、パターンができるだけ短くすることを推奨します。機能を混在させるのではなく、類似の機能を同じ領域にすべて配置してボードを適切にゾーニングすることは、外部からの影響の受けやすさに関する問題を低減するのに役立ちます。

## 9 デバイスおよびドキュメントのサポート

テキサス・インスツルメンツでは、幅広い開発ツールを提供しています。デバイスの性能の評価、コードの生成、ソリューションの開発を行うためのツールとソフトウェアを以下で紹介します。

### 9.1 関連資料

このデバイスでは IBIS モデリングを利用できます。詳細については、お近くの TI 販売代理店にお問い合わせか、[TI のウェブサイト](#)をご覧下さい。

アプリケーションのガイドラインの詳細については、以下のドキュメントを参照してください。

- テキサス・インスツルメンツ、『[低電圧差動信号伝送設計ノート](#)』
- テキサス・インスツルメンツ、『[TIA/EIA-644 \(LVDS\) 用のインターフェイス回路](#)』
- テキサス・インスツルメンツ、『[LVDS による EMI の低減](#)』
- テキサス・インスツルメンツ、『[LVDS 回路のスルーレート制御](#)』
- テキサス・インスツルメンツ、『[RS-422 データでの LVDS レシーバの使用](#)』

## 10 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[www.tij.co.jp](http://www.tij.co.jp) のデバイス製品フォルダを開いてください。[通知] をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取ることができます。変更の詳細については、改訂されたドキュメントに含まれている改訂履歴をご覧ください。

## 11 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの[使用条件](#)を参照してください。

## 12 商標

Rogers™ is a trademark of Rogers Corporation.

テキサス・インスツルメンツ E2E™ is a trademark of Texas Instruments.

すべての商標は、それぞれの所有者に帰属します。

## 13 静電気放電に関する注意事項



この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことをお勧めします。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。

ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

## 14 用語集

[テキサス・インスツルメンツ用語集](#)

この用語集には、用語や略語の一覧および定義が記載されています。

## 15 改訂履歴

### Changes from Revision \* (April 2025) to Revision A (June 2025)

Page

|                                                                               |   |
|-------------------------------------------------------------------------------|---|
| • ドキュメントのステータスを「事前情報」から「量産データ」に変更 .....                                       | 1 |
| • 「特長」に VID 番号を追加.....                                                        | 1 |
| • SET を 43MeV-cm <sup>2</sup> /mg から「特長」の 50MeV-cm <sup>2</sup> /mg に変更 ..... | 1 |

- 
- ・「電気的特性」の標準値  $C_l$  を 3pF から 5pF に変更.....[5](#)
-

## 16 メカニカル、パッケージ、および注文情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。この情報は、指定のデバイスに使用できる最新のデータです。このデータは、予告なく、このドキュメントを改訂せずに変更される場合があります。本データシートのブラウザ版を使用されている場合は、画面左側の説明をご覧ください。

## 重要なお知らせと免責事項

テキサス・インスツルメンツは、技術データと信頼性データ（データシートを含みます）、設計リソース（リファレンス デザインを含みます）、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、テキサス・インスツルメンツ製品を使用する設計の経験を積んだ開発者への提供を意図したものです。(1) お客様のアプリケーションに適した テキサス・インスツルメンツ製品の選定、(2) お客様のアプリケーションの設計、検証、試験、(3) お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている テキサス・インスツルメンツ製品を使用するアプリケーションの開発の目的でのみ、テキサス・インスツルメンツはその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。テキサス・インスツルメンツや第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、テキサス・インスツルメンツおよびその代理人を完全に補償するものとし、テキサス・インスツルメンツは一切の責任を拒否します。

テキサス・インスツルメンツの製品は、[テキサス・インスツルメンツの販売条件](#)、または [ti.com](http://ti.com) やかかる テキサス・インスツルメンツ製品の関連資料などのいづれかを通じて提供する適用可能な条項の下で提供されています。テキサス・インスツルメンツがこれらのリソースを提供することは、適用されるテキサス・インスツルメンツの保証または他の保証の放棄の拡大や変更を意味するものではありません。

お客様がいかなる追加条項または代替条項を提案した場合でも、テキサス・インスツルメンツはそれらに異議を唱え、拒否します。

郵送先住所: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265

Copyright © 2025, Texas Instruments Incorporated

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|----------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| PSN55LVTA4MDTSEP      | Active        | Preproduction        | SOIC (D)   16  | 250   SMALL T&R       | -           | Call TI                              | Call TI                           | -55 to 125   |                     |
| SN55LVTA4MDTSEP       | Active        | Production           | SOIC (D)   16  | 250   SMALL T&R       | Yes         | NIPDAU                               | Level-3-260C-168 HR               | -55 to 125   | LVTA4SEP            |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

## TAPE AND REEL INFORMATION



|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

### QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE



\*All dimensions are nominal

| Device          | Package Type | Package Drawing | Pins | SPQ | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|-----------------|--------------|-----------------|------|-----|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| SN55LVTA4MDTSEP | SOIC         | D               | 16   | 250 | 330.0              | 16.4               | 6.5     | 10.3    | 2.1     | 8.0     | 16.0   | Q1            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device          | Package Type | Package Drawing | Pins | SPQ | Length (mm) | Width (mm) | Height (mm) |
|-----------------|--------------|-----------------|------|-----|-------------|------------|-------------|
| SN55LVTA4MDTSEP | SOIC         | D               | 16   | 250 | 353.0       | 353.0      | 32.0        |

D (R-PDSO-G16)

PLASTIC SMALL OUTLINE



NOTES: A. All linear dimensions are in inches (millimeters).

B. This drawing is subject to change without notice.

C Body length does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.006 (0,15) each side.

D Body width does not include interlead flash. Interlead flash shall not exceed 0.017 (0,43) each side.

E. Reference JEDEC MS-012 variation AC.

## 重要なお知らせと免責事項

TIは、技術データと信頼性データ(データシートを含みます)、設計リソース(リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Webツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1)お客様のアプリケーションに適した TI 製品の選定、(2)お客様のアプリケーションの設計、検証、試験、(3)お客様のアプリケーションに該当する各種規格や、他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2026, Texas Instruments Incorporated

最終更新日：2025 年 10 月