

# SN74AHCT00Q-Q1 車載用クワッド 2 入力正論理 AND ゲート

## 1 特長

- 車載アプリケーション用に AEC-Q100 認定済み:
  - デバイス温度グレード 1: -40°C ~ +125°C
  - デバイス HBM ESD 分類レベル 2
  - デバイス CDM ESD 分類レベル C4B
- ウェッタブル フランク QFN (WBQA) パッケージで供給されます
- 動作範囲: 4.5V ~ 5.5V
- 低消費電力、 $I_{CC}$  の最大値 10μA
- 5V で ±8mA の出力駆動能力
- 入力は TTL 電圧互換
- JESD 17 準拠で 250mA 超のラッチアップ性能

## 2 アプリケーション

- デジタル信号のイネーブルまたはディスエーブル
- インジケータ LED の制御
- 通信モジュールとシステム・コントローラの間の変換



## 3 概要

SN74AHCT00Q-Q1 は、ブール関数  $Y = \overline{A} \cdot \overline{B}$  または  $Y = \overline{A} + \overline{B}$  を正論理で実行します。

### パッケージ情報

| 部品番号           | パッケージ <sup>(1)</sup> | パッケージ サイズ <sup>(2)</sup> | 本体サイズ <sup>(3)</sup> |
|----------------|----------------------|--------------------------|----------------------|
| SN74AHCT00Q-Q1 | D (SOIC, 14)         | 8.65mm × 6mm             | 8.65mm × 3.90mm      |
|                | PW (TSSOP, 14)       | 5.00mm × 6.4mm           | 5.00mm × 4.40mm      |
|                | BQA (WQFN, 14)       | 3.00mm × 2.50mm          | 3.00mm × 2.50mm      |

(1) 詳細については、セクション 11 を参照してください。

(2) パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。

(3) 本体サイズ (長さ × 幅) は公称値であり、ピンは含まれません。



論理図 (正論理)

<sup>†</sup> この記号は ANSI/IEEE 規格 91-1984 と IEC Publication 617-12 に準拠しています。

## 目次

|              |   |                        |    |
|--------------|---|------------------------|----|
| 1 特長         | 1 | 7.3 機能説明               | 7  |
| 2 アプリケーション   | 1 | 8 アプリケーションと実装          | 10 |
| 3 概要         | 1 | 8.1 アプリケーション情報         | 10 |
| 4 ピン構成および機能  | 3 | 8.2 代表的なアプリケーション       | 10 |
| 5 仕様         | 4 | 8.3 電源に関する推奨事項         | 12 |
| 5.1 絶対最大定格   | 4 | 8.4 レイアウト              | 12 |
| 5.2 推奨動作条件   | 4 | 9 デバイスおよびドキュメントのサポート   | 14 |
| 5.3 熱に関する情報  | 4 | 9.1 ドキュメントのサポート        | 14 |
| 5.4 電気的特性    | 5 | 9.2 ドキュメントの更新通知を受け取る方法 | 14 |
| 5.5 スイッチング特性 | 5 | 9.3 サポート・リソース          | 14 |
| 5.6 ノイズ特性    | 5 | 9.4 商標                 | 14 |
| 5.7 動作特性     | 5 | 9.5 静電気放電に関する注意事項      | 14 |
| 6 パラメータ測定情報  | 6 | 9.6 用語集                | 14 |
| 7 詳細説明       | 7 | 10 改訂履歴                | 14 |
| 7.1 概要       | 7 | 11 メカニカル、パッケージ、および注文情報 | 15 |
| 7.2 機能ブロック図  | 7 |                        |    |

## 4 ピン構成および機能



図 4-1. BQA パッケージ、14 ピン WQFN (上面図)



図 4-2. D または PW パッケージ、14 ピン SOIC または TSSOP (上面図)

表 4-1. ピンの機能

| ピン                      |    | 種類 <sup>(1)</sup> | 説明                                                             |
|-------------------------|----|-------------------|----------------------------------------------------------------|
| 名称                      | 番号 |                   |                                                                |
| 1A                      | 1  | I                 | チャネル 1、入力 A                                                    |
| 1B                      | 2  | I                 | チャネル 1、入力 B                                                    |
| 1Y                      | 3  | O                 | チャネル 1、出力 Y                                                    |
| 2A                      | 4  | I                 | チャネル 2、入力 A                                                    |
| 2B                      | 5  | I                 | チャネル 2、入力 B                                                    |
| 2Y                      | 6  | O                 | チャネル 2、出力 Y                                                    |
| GND                     | 7  | —                 | グランド                                                           |
| 3Y                      | 8  | O                 | チャネル 3、出力 Y                                                    |
| 3A                      | 9  | I                 | チャネル 3、入力 A                                                    |
| 3B                      | 10 | I                 | チャネル 3、入力 B                                                    |
| 4Y                      | 11 | O                 | チャネル 4、出力 Y                                                    |
| 4A                      | 12 | I                 | チャネル 4、入力 A                                                    |
| 4B                      | 13 | I                 | チャネル 4、入力 B                                                    |
| V <sub>CC</sub>         | 14 | —                 | 正の電源                                                           |
| サーマル パッド <sup>(2)</sup> |    | —                 | サーマル パッドは GND に接続するか、フローティングのままにすることができます。他の信号や電源には接続しないでください。 |

(1) I = 入力、O = 出力、I/O = 入力または出力、G = グランド、P = 電源。

(2) BQA パッケージに限定

## 5 仕様

### 5.1 絶対最大定格

自由気流での動作温度範囲内 (特に記述のない限り) <sup>(1)</sup>

|                                              |                            | 最小値  | 最大値            | 値  |
|----------------------------------------------|----------------------------|------|----------------|----|
| $V_{CC}$                                     | 電源電圧範囲                     | -0.5 | 7              | V  |
| $V_I$                                        | 入力電圧範囲 <sup>(2)</sup>      | -0.5 | 7              | V  |
| $V_O$                                        | 出力電圧範囲 <sup>(2)</sup>      | -0.5 | $V_{CC} + 0.5$ | V  |
| $I_{IK} (V_I < 0)$                           | 入力クランプ電流                   |      | -20            | mA |
| $I_{OK} (V_O < 0 \text{ または } V_O > V_{CC})$ | 出力クランプ電流                   |      | $\pm 20$       | mA |
| $I_O (V_O = 0 \sim V_{CC})$                  | 連続出力電流                     |      | $\pm 25$       | mA |
|                                              | $V_{CC}$ または GND を通過する連続電流 |      | $\pm 50$       | mA |
| $T_{stg}$                                    | 保管温度範囲                     | -65  | 150            | °C |

- (1) 「絶対最大定格」の範囲外の動作は、デバイスの永続的な損傷の原因となる可能性があります。「絶対最大定格」は、これらの条件において、または「推奨動作条件」に示された値を超える他のいかなる条件でも、本製品が正しく動作することを暗に示すものではありません。「絶対最大定格」の範囲内で、一時的に「推奨動作条件」の範囲を超えた動作をさせる場合、必ずしもデバイスが損傷を受けるものではありませんが、完全には機能しない可能性があります。この方法でデバイスを動作させると、デバイスの信頼性、機能性、性能に影響を及ぼし、デバイスの寿命を短縮する可能性があります。
- (2) 入力と出力の電流定格を順守しても、入力と出力の電圧定格を超えることがあります。

### 5.2 推奨動作条件

自由気流での動作温度範囲内 (特に記述のない限り) <sup>(1)</sup>

|                     |                       | 最小値 | 最大値      | 単位   |
|---------------------|-----------------------|-----|----------|------|
| $V_{CC}$            | 電源電圧                  | 4.5 | 5.5      | V    |
| $V_{IH}$            | High レベル入力電圧          | 2   |          | V    |
| $V_{IL}$            | Low レベル入力電圧           |     | 0.8      | V    |
| $V_I$               | 入力電圧                  | 0   | 5.5      | V    |
| $V_O$               | 出力電圧                  | 0   | $V_{CC}$ | V    |
| $I_{OH}$            | High レベル出力電流          |     | -8       | mA   |
| $I_{OL}$            | Low レベル出力電流           |     | 8        | mA   |
| $\Delta t/\Delta v$ | 入力遷移の立ち上がりまたは立ち下がりレート |     | 20       | ns/V |
| $T_A$               | 自由空気での動作温度            | -40 | 125      | °C   |

- (1) デバイスが適切に動作するように、デバイスの未使用の入力はすべて、 $V_{CC}$  または GND に固定する必要があります。テキサス・インスツルメンツのアプリケーションレポート『低速またはフローティング CMOS 入力の影響』を参照してください。

### 5.3 热に関する情報

| 熱評価基準 <sup>(1)</sup> | SN74AHCT00Q-Q1 |            |            | 単位   |
|----------------------|----------------|------------|------------|------|
|                      | D (SOIC)       | PW (TSSOP) | BQA (WQFN) |      |
|                      | 14 ピン          | 14 ピン      | 14 ピン      |      |
| $R_{\theta JA}$      | 接合部から周囲への熱抵抗   | 124.6      | 113        | °C/W |

- (1) 従来および最新の熱評価基準の詳細については、『半導体および IC パッケージの熱評価基準』アプリケーション レポートを参照してください。

## 5.4 電気的特性

自由空気での推奨動作温度範囲内 (特に記述のない限り)

| パラメータ                           | テスト条件                                                       | V <sub>CC</sub> | T <sub>A</sub> = 25°C |      |     | 最小値  | 最大値  | 単位 |
|---------------------------------|-------------------------------------------------------------|-----------------|-----------------------|------|-----|------|------|----|
|                                 |                                                             |                 | 最小値                   | 代表値  | 最大値 |      |      |    |
| V <sub>OH</sub>                 | I <sub>OH</sub> = -50 mA                                    | 4.5 V           | 4.4                   | 4.5  | 4.4 | 3.94 | 3.8  | V  |
|                                 | I <sub>OH</sub> = -8 mA                                     |                 |                       |      |     |      |      |    |
| V <sub>OL</sub>                 | I <sub>OL</sub> = 50 mA                                     | 4.5 V           |                       | 0.1  | 0.1 | 0.36 | 0.44 | V  |
|                                 | I <sub>OL</sub> = 8 mA                                      |                 |                       |      |     |      |      |    |
| I <sub>I</sub>                  | V <sub>I</sub> = 5.5V または GND                               | 0V~5.5V         |                       | ±0.1 | ±1  | μA   |      |    |
| I <sub>CC</sub>                 | V <sub>I</sub> = V <sub>CC</sub> または GND、I <sub>O</sub> = 0 | 5.5 V           |                       | 2    | 20  | μA   |      |    |
| ΔI <sub>CC</sub> <sup>(1)</sup> | 1つの入力は 3.4V、他の入力は V <sub>CC</sub> または GND                   | 5.5 V           |                       | 1.35 | 1.5 | mA   |      |    |
| C <sub>i</sub>                  | V <sub>I</sub> = V <sub>CC</sub> または GND                    | 5 V             | 2                     | 10   | pF  |      |      |    |

(1) これは、0V や V<sub>CC</sub> ではなく、規定された TTL 電圧レベルのいずれかにおける、各入力の電源電流の増加です。

## 5.5 スイッチング特性

自由気流での推奨動作温度範囲内、V<sub>CC</sub> = 5V±0.5V (特に記述のない限り) ([セクション 6](#) を参照)

| パラメータ            | 始点 (入力) | 終点 (出力) | 負荷容量                  | T <sub>A</sub> = 25°C |     |     | 最小値 | 最大値 | 単位 |
|------------------|---------|---------|-----------------------|-----------------------|-----|-----|-----|-----|----|
|                  |         |         |                       | 最小値                   | 代表値 | 最大値 |     |     |    |
| t <sub>PLH</sub> | A または B | Y       | C <sub>L</sub> = 15pF | 5                     | 6.9 | 1   | 8   | ns  |    |
| t <sub>PHL</sub> |         |         |                       | 5                     | 6.9 | 1   | 8   |     |    |
| t <sub>PLH</sub> | A または B | Y       | C <sub>L</sub> = 50pF | 5.5                   | 7.9 | 1   | 9   | ns  |    |
| t <sub>PHL</sub> |         |         |                       | 5.5                   | 7.9 | 1   | 9   |     |    |

## 5.6 ノイズ特性

V<sub>CC</sub> = 5V、C<sub>L</sub> = 50pF、T<sub>A</sub> = 25°C<sup>(1)</sup>

| パラメータ              | 最小値  | 代表値  | 最大値 | 単位 |
|--------------------|------|------|-----|----|
| V <sub>OL(P)</sub> | 0.4  | 0.8  | V   |    |
| V <sub>OL(V)</sub> | -0.4 | -0.8 | V   |    |
| V <sub>OH(V)</sub> | 4.5  |      | V   |    |
| V <sub>IH(D)</sub> | 2    |      | V   |    |
| V <sub>IL(D)</sub> | 0.8  |      | V   |    |

(1) 特性は表面実装パッケージのみが対象です。

## 5.7 動作特性

V<sub>CC</sub> = 5V、T<sub>A</sub> = 25°C

| パラメータ           | テスト条件                                      | 代表値  | 単位 |
|-----------------|--------------------------------------------|------|----|
| C <sub>PD</sub> | 電力散逸容量 <sup>(1) (2)</sup><br>無負荷 f = 1 MHz | 10.5 | pF |

(1) C<sub>PD</sub> を使用して、チャネルごとの動的消費電力を決定します。

(2) P<sub>D</sub> = V<sub>CC</sub><sup>2</sup> × f<sub>I</sub> × (C<sub>PD</sub> + C<sub>L</sub>)、ここで f<sub>I</sub> = 入力周波数、C<sub>L</sub> = 出力負荷容量、V<sub>CC</sub> = 電源電圧。

## 6 パラメータ測定情報

波形間の位相関係は、任意に選択されています。すべての入力パルスは、以下の特性を持つジェネレータによって供給されます。PRR  $\leq$  1MHz,  $Z_o = 50\Omega$ 。

クロック入力の  $f_{max}$  は、入力デューティサイクルが 50% のときの測定値です。

出力は一度に1つずつ測定され、測定するたびに入力が1回遷移します。



(1)  $C_L$  にはプローブとテスト装置の容量が含まれます。

図 6-1. プッシュプル出力のための負荷回路



(1)  $t_{PLH}$  と  $t_{PHL}$  の大きい方が  $t_{pd}$  に相当します。

図 6-2. 電圧波形、伝搬遅延



(1)  $t_r$  と  $t_f$  の大きい方が  $t_t$  に相当します。

図 6-3 電圧波形、入力および出力の遷移時間

## 7 詳細説明

### 7.1 概要

このデバイスには、4つの独立した2入力NANDゲートが内蔵されています。各ゲートはブール関数  $Y = \overline{A} \bullet \overline{B}$  を正論理で実行します。

### 7.2 機能ブロック図



### 7.3 機能説明

#### 7.3.1 平衡化された CMOS プッシュプル出力

このデバイスには、平衡化されたCMOS プッシュプル出力が内蔵されています。「平衡化」という用語は、デバイスが同様の電流をシンクおよびソースできることを示します。このデバイスの駆動能力により、軽負荷に高速エッジが生成される場合があるため、リングングを防ぐために配線と負荷の条件を考慮する必要があります。さらに、このデバイスの出力は、デバイスを損傷することなく維持できる以上に大きな電流を駆動できます。過電流による損傷を防止するため、デバイスの出力電力を制限することが重要です。「絶対最大定格」で定義されている電気的および熱的制限を常に順守してください。

未使用のプッシュプル CMOS 出力は、未接続のままにする必要があります。

#### 7.3.2 TTL 互換 CMOS 入力

このデバイスには、TTL 互換の CMOS 入力が搭載されています。これらの入力は、入力電圧スレッショルドを下げることで TTL ロジック・デバイスと接続するように特に設計されています。

TTL 互換 CMOS 入力は高インピーダンスであり、通常は「電気的特性」に示されている入力容量と並列の抵抗としてモデル化されます。ワーストケースの抵抗は「絶対最大定格」に示されている最大入力電圧と、「電気的特性」に示されている最大入力リーケージ電流からオームの法則 ( $R = V / I$ ) を使用して計算します。

TTL 互換 CMOS 入力では、「推奨動作条件」表の入力遷移時間またはレートで定義されるように、有効なロジック状態間で入力信号を迅速に遷移させる必要があります。この仕様を満たさないと、消費電力が過剰になり、発振の原因となる可能性があります。詳細については、『低速またはフローティング CMOS 入力の影響』アプリケーション・レポートを参照してください。

動作中は、TTL 互換 CMOS 入力をフローティングのままにしないでください。未使用の入力は、 $V_{CC}$  または  $GND$  で終端する必要があります。システムが常に入力をアクティブに駆動していない場合は、プルアップまたはプルダウン抵抗を追加して、これらの時間中に有効な入力電圧を供給できます。抵抗値は複数の要因に依存しますが、 $10\text{k}\Omega$  の抵抗を推奨し、通常はすべての要件を満たします。

#### 7.3.3 クランプ・ダイオード構造

図 7-1 に示すように、このデバイスへの出力には正と負の両方のクランプ・ダイオードがあり、このデバイスへの入力には負のクランプ・ダイオードのみがあります。

#### 注意

「絶対最大定格」表に規定されている値を超える電圧は、デバイスに損傷を与える可能性があります。入力と出力のクランプ電流の定格を順守しても、入力と出力の電圧の定格を超えることがあります。



図 7-1. 各入力と出力に対するクランプ・ダイオードの電気的配置

### 7.3.4 ウエッタブル・フランク

このデバイスには、少なくとも 1 つのパッケージのウェッタブル・フランクが含まれています。この機能を搭載しているパッケージについては、データシートの先頭ページにある「特長」セクションを参照してください。



図 7-2. 半田付け後のウェッタブル フランク QFN パッケージと標準 QFN パッケージの概略断面図

ウェッタブル・フランクは、半田付け後の側方のぬれ性を改善するのに役立ち、自動光学検査 (AOI) により QFN パッケージの検査が容易になります。図 7-2 に示すように、ウェッタブル・フランクは、半田接着用の表面積を増やすために、ディンプル加工または段切りできます。これは、サイド・フィレットを確実に作成するのに役立ちます。詳細については、メカニカルに関する図をご覧ください。

## 8 アプリケーションと実装

### 注

以下のアプリケーション情報は、TI の製品仕様に含まれるものではなく、TI ではその正確性または完全性を保証いたしません。個々の目的に対する製品の適合性については、お客様の責任で判断していただくことになります。お客様は自身の設計実装を検証しテストすることで、システムの機能を確認する必要があります。

### 8.1 アプリケーション情報

このアプリケーションでは、図 8-1 に示すように、2 つの 2 入力 NAND ゲートを使用してアクティブ Low の SR ラッチを作成します。2 つの追加ゲートは、2 番目の SR ラッチに使用することも、入力を接地して両方のチャネルを未使用のままにすることもできます。

SN74AHCT00Q-Q1 は、改ざんインジケータ LED を駆動し、1 ビットのデータをシステムコントローラに提供するために使用されます。タンパスイッチが Low を出力すると、出力 Q は High になります。システムコントローラがこのイベントに応答し、 $\bar{R}$  入力に Low 信号を送出するまで、Q 出力は High に保持されます。その後、Q 出力は Low に戻ります。

このアクティブ Low SR ラッチの入力は多くの場合、オープンドレイン出力で駆動でき、その結果、Low から高インピーダンスに遷移するときに低速の入力遷移レートが発生する可能性があります。SN74AHCT00Q-Q1 はシュミットトリガ入力を備えており、入力遷移レート要件がないため、この用途に理想的です。

### 8.2 代表的なアプリケーション



図 8-1. 代表的なアプリケーションのブロック図

#### 8.2.1 設計要件

##### 8.2.1.1 電源に関する考慮事項

目的の電源電圧が「推奨動作条件」で規定されている範囲内であることを確認します。「電気的特性」セクションに記載されているように、電源電圧はデバイスの電気的特性を設定します。

正の電圧電源は、「電気的特性」に示されている最大静的電源電流  $I_{CC}$  に SN74AHCT00Q-Q1 のすべての出力がソースとする合計電流を加えた電流と、スイッチングに必要な過渡電流をソースできる必要があります。ロジック・デバイスは、正の電源から供給される電流量のみをソースできます。「絶対最大定格」に記載されている  $V_{CC}$  を流れる最大合計電流を超えないようにしてください。

グラウンドは、SN74AHCT00Q-Q1 のすべての出力によってシンクされる合計電流に「電気的特性」に記載されている最大電源電流  $I_{CC}$  を加えた電流と、スイッチングに必要な過渡電流をシンクできる必要があります。ロジック・デバイスは、グラウンド接続にシンクできる電流量のみをシンクできます。「絶対最大定格」に記載されている GND を流れる最大合計電流を超えないようにしてください。

SN74AHCT00Q-Q1 は、データシートのすべての仕様を満たしながら、合計容量が  $50\text{pF}$  以下の負荷を駆動できます。より大きな容量性負荷を印加することもできますが、 $50\text{pF}$  を超えないようにすることを推奨します。

SN74AHCT00Q-Q1 は、「電気的特性」表に定義されている出力電圧および電流 ( $V_{OH}$  および  $V_{OL}$ ) で、 $R_L \geq V_O / I_O$  で記述される合計抵抗の負荷を駆動できます。HIGH 状態で出力する場合、式の出力電圧は、測定された出力電圧と  $V_{CC}$  ピンの電源電圧との差として定義されます。

総消費電力は、『CMOS の消費電力と CPD の計算』に記載されている情報を使用して計算できます。

熱上昇は、『標準リニアおよびロジック (SLL) パッケージおよびデバイスの熱特性』に記載されている情報を使用して計算できます。

#### 注意

「絶対最大定格」に記載されている最大接合部温度  $T_{J(max)}$  は、デバイスの損傷を防止するための追加の制限です。「絶対最大定格」に記載されている値を超えないようにしてください。これらの制限値は、デバイスの損傷を防止するために規定されています。

### 8.2.1.2 入力に関する考慮事項

入力信号がロジック LOW と見なされるには  $V_{IL(max)}$  を下回る必要があります、ロジック HIGH と見なされるには  $V_{IH(min)}$  を上回る必要があります。「絶対最大定格」に記載されている最大入力電圧範囲を超えないようにしてください。

未使用的入力は、 $V_{CC}$  またはグランドに終端する必要があります。入力がまったく使用されていない場合は、未使用的入力を直接終端できます。入力が時々使用される場合、または常には使用されない場合は、プルアップ抵抗またはプルダウン抵抗を使用して接続できます。デフォルト状態が HIGH の場合はプルアップ抵抗を使用し、デフォルト状態が LOW の場合はプルダウン抵抗を使用します。コントローラの駆動電流、SN74AHCT00Q-Q1 へのリーク電流（「電気的特性」で規定）、および必要な入力遷移レートによって抵抗のサイズが制限されます。これらの要因により、多くの場合は  $10\text{k}\Omega$  の抵抗値が使用されます。

SN74AHCT00Q-Q1 には CMOS 入力があるため、正しく動作させるためには、「推奨動作条件」表に定義されているように、入力遷移が高速である必要があります。入力遷移が遅いと、発振が発生し、消費電力が増加して、デバイスの信頼性が低下する可能性があります。

このデバイスの入力の詳細については、「機能説明」セクションを参照してください。

### 8.2.1.3 出力に関する考慮事項

出力 HIGH 電圧は、正の電源電圧を使用して生成します。「電気的特性」の  $V_{OH}$  仕様に規定されているように、出力から電流を引き込むと出力電圧が低下します。出力 LOW 電圧は、グランド電圧を使用して生成します。「電気的特性」の  $V_{OL}$  仕様に規定されているように、出力に電流をシンクすると出力電圧が上昇します。

非常に短い期間であっても、逆の状態になる可能性があるプッシュプル出力同士は、直接接続しないでください。これにより過電流が発生し、デバイスが損傷する可能性があります。

同じデバイス内で、同じ入力信号を持つ 2 つのチャネルを並列に接続すると、出力駆動能力を高めることができます。

未使用的出力はフローティングのままにできます。出力を直接  $V_{CC}$  またはグランドに接続しないでください。

このデバイスの出力の詳細については、「機能説明」セクションを参照してください。

### 8.2.2 詳細な設計手順

1.  $V_{CC}$  から GND の間にデカップリング・コンデンサを追加します。このコンデンサは、物理的にデバイスの近く、かつ  $V_{CC}$  ピンと GND ピンの両方に電気的に近づけて配置する必要があります。レイアウト例を「レイアウト」セクションに示します。
2. 出力の容量性負荷は、必ず  $50\text{pF}$  以下になるようにします。これは厳密な制限ではありませんが、設計上、性能が最適化されます。これは、SN74AHCT00Q-Q1 から 1 つ以上の受信デバイスへのトレースを短い適切なサイズにすることで実現できます。
3. 出力の抵抗性負荷を  $(V_{CC}/I_{O(\max)})\Omega$  より大きくします。これを行うと、「絶対最大定格」の最大出力電流に違反するのを防ぐことができます。ほとんどの CMOS 入力には抵抗性負荷 (測定単位は  $\text{M}\Omega$ ) があります。これは、前述の計算された最小値よりもはるかに大きな値になります。
4. 熱の問題がロジック・ゲートで懸念されることはほとんどありませんが、消費電力と温度上昇は、アプリケーション・レポート『CMOS 消費電力と  $C_{pd}$  の計算』に記載された手順を使って計算できます。

### 8.2.3 アプリケーション曲線



図 8-2. アプリケーションのタイミング図

### 8.3 電源に関する推奨事項

電源には、「推奨動作条件」に記載された電源電圧定格の最小値と最大値の間の任意の電圧を使用できます。電源の外乱を防止するため、各  $V_{CC}$  端子に適切なバイパス コンデンサを配置する必要があります。このデバイスには  $0.1\mu\text{F}$  のコンデンサを推奨します。複数のバイパス コンデンサを並列に配置して、異なる周波数のノイズを除去することが許容されます。一般的に、 $0.1\mu\text{F}$  と  $1\mu\text{F}$  のコンデンサは並列に使用されます。次のレイアウト例に示すように、バイパス コンデンサを電源端子のできるだけ近くに配置すると最適な結果が得られます。

### 8.4 レイアウト

#### 8.4.1 レイアウトのガイドライン

マルチ入力およびマルチチャネルのロジック デバイスを使用する場合、入力をフローティングのままにしてはいけません。多くの場合、デジタル論理デバイスの機能または機能の一部は使用されません (たとえば、トリプル入力 AND ゲートの 2 つの入力のみを使用する場合や 4 つのバッファ ゲートのうちの 3 つのみを使用する場合)。このような未使用の入力ピンを未接続のままにすることはできません。外部接続の電圧が未確定の場合、動作状態が不定になるためです。デジタルロジック デバイスの未使用入力はすべて、入力電圧の仕様で定義されるロジック High またはロジック Low 電圧に接続して、それらがフローティングにならないようにする必要があります。特定の未使用入力に適用する必要があるロジック レベルは、デバイスの機能によって異なります。一般に入力は、GND または  $V_{CC}$  のうち、ロジックの機能にとってより適切であるかより利便性の高い方に接続されます。

#### 8.4.2 レイアウト例



図 8-3. SN74AHCT00Q-Q1 のレイアウト例

## 9 デバイスおよびドキュメントのサポート

テキサス・インスツルメンツでは、幅広い開発ツールを提供しています。デバイスの性能の評価、コードの生成、ソリューションの開発を行うためのツールとソフトウェアを以下で紹介します。

### 9.1 ドキュメントのサポート

#### 9.1.1 関連資料

関連資料については、以下を参照してください。

- テキサス・インスツルメンツ、『CMOS の消費電力と Cpd の計算』アプリケーション ノート
- テキサス・インスツルメンツ、『標準リニアおよびロジック (SLL) パッケージおよびデバイスの熱特性』アプリケーション ノート

### 9.2 ドキュメントの更新通知を受け取る方法

ドキュメントの更新についての通知を受け取るには、[www.tij.co.jp](http://www.tij.co.jp) のデバイス製品フォルダを開いてください。[通知] をクリックして登録すると、変更されたすべての製品情報に関するダイジェストを毎週受け取ることができます。変更の詳細については、改訂されたドキュメントに含まれている改訂履歴をご覧ください。

### 9.3 サポート・リソース

テキサス・インスツルメンツ E2E™ サポート・フォーラムは、エンジニアが検証済みの回答と設計に関するヒントをエキスパートから迅速かつ直接得ることができる場所です。既存の回答を検索したり、独自の質問をしたりすることで、設計で必要な支援を迅速に得ることができます。

リンクされているコンテンツは、各寄稿者により「現状のまま」提供されるものです。これらはテキサス・インスツルメンツの仕様を構成するものではなく、必ずしもテキサス・インスツルメンツの見解を反映したものではありません。テキサス・インスツルメンツの使用条件を参照してください。

### 9.4 商標

テキサス・インスツルメンツ E2E™ is a trademark of Texas Instruments.

すべての商標は、それぞれの所有者に帰属します。

### 9.5 静電気放電に関する注意事項



この IC は、ESD によって破損する可能性があります。テキサス・インスツルメンツは、IC を取り扱う際には常に適切な注意を払うことをお勧めします。正しい取り扱いおよび設置手順に従わない場合、デバイスを破損するおそれがあります。

ESD による破損は、わずかな性能低下からデバイスの完全な故障まで多岐にわたります。精密な IC の場合、パラメータがわずかに変化するだけで公表されている仕様から外れる可能性があるため、破損が発生しやすくなっています。

### 9.6 用語集

#### テキサス・インスツルメンツ用語集

この用語集には、用語や略語の一覧および定義が記載されています。

## 10 改訂履歴

資料番号末尾の英字は改訂を表しています。その改訂履歴は英語版に準じています。

#### Changes from Revision C (May 2023) to Revision D (February 2024)

Page

- R<sub>θJA</sub> の値を更新:D = 86~124.6、すべての値は°C/W 単位.....4

#### Changes from Revision B (May 1998) to Revision C (May 2023)

Page

- 「特長」セクションを更新 .....1
- 「アプリケーション」セクションを追加 .....1
- ドキュメント全体にわたって表、図、相互参照の採番方法を更新 .....1

---

|                                     |    |
|-------------------------------------|----|
| • ドキュメント全体を通して BQA パッケージ情報を探加 ..... | 1  |
| • 「ピン構成および機能」セクションを更新 .....         | 3  |
| • 「パラメータ測定情報」セクションを更新 .....         | 6  |
| • 「詳細説明」セクションを追加 .....              | 7  |
| • 「アプリケーションと実装」セクションを追加 .....       | 10 |

---

## 11 メカニカル、パッケージ、および注文情報

以降のページには、メカニカル、パッケージ、および注文に関する情報が記載されています。この情報は、指定のデバイスに使用できる最新のデータです。このデータは、予告なく、このドキュメントを改訂せずに変更される場合があります。このデータシートのブラウザベース版については、左側のナビゲーションを参照してください。

**PACKAGING INFORMATION**

| Orderable part number                | Status<br>(1) | Material type<br>(2) | Package   Pins  | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|--------------------------------------|---------------|----------------------|-----------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| <a href="#">SN74AHCT00QDRG4Q1</a>    | Active        | Production           | SOIC (D)   14   | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | AHCT00Q             |
| <a href="#">SN74AHCT00QDRG4Q1.A</a>  | Active        | Production           | SOIC (D)   14   | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | AHCT00Q             |
| <a href="#">SN74AHCT00QDRQ1</a>      | Active        | Production           | SOIC (D)   14   | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | AHCT00Q             |
| <a href="#">SN74AHCT00QDRQ1.A</a>    | Active        | Production           | SOIC (D)   14   | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | AHCT00Q             |
| <a href="#">SN74AHCT00QPWRG4Q1</a>   | Active        | Production           | TSSOP (PW)   14 | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | HB00Q               |
| <a href="#">SN74AHCT00QPWRG4Q1.A</a> | Active        | Production           | TSSOP (PW)   14 | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | HB00Q               |
| <a href="#">SN74AHCT00QPWRQ1</a>     | Active        | Production           | TSSOP (PW)   14 | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | HB00Q               |
| <a href="#">SN74AHCT00QPWRQ1.A</a>   | Active        | Production           | TSSOP (PW)   14 | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | HB00Q               |
| <a href="#">SN74AHCT00QWBQARQ1</a>   | Active        | Production           | WQFN (BQA)   14 | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | AHT00Q              |
| <a href="#">SN74AHCT00QWBQARQ1.A</a> | Active        | Production           | WQFN (BQA)   14 | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | AHT00Q              |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "-" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative

and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

**TAPE AND REEL INFORMATION**

|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

**QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE**

\*All dimensions are nominal

| Device             | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|--------------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| SN74AHCT00QDRQ1    | SOIC         | D               | 14   | 2500 | 330.0              | 16.4               | 6.5     | 9.0     | 2.1     | 8.0     | 16.0   | Q1            |
| SN74AHCT00QPWRG4Q1 | TSSOP        | PW              | 14   | 2000 | 330.0              | 12.4               | 6.9     | 5.6     | 1.6     | 8.0     | 12.0   | Q1            |
| SN74AHCT00QPWRQ1   | TSSOP        | PW              | 14   | 2000 | 330.0              | 12.4               | 6.9     | 5.6     | 1.6     | 8.0     | 12.0   | Q1            |
| SN74AHCT00QPWRQ1   | TSSOP        | PW              | 14   | 2000 | 330.0              | 12.4               | 6.9     | 5.6     | 1.6     | 8.0     | 12.0   | Q1            |
| SN74AHCT00QWBQARQ1 | WQFN         | BQA             | 14   | 3000 | 180.0              | 12.4               | 2.8     | 3.3     | 1.1     | 4.0     | 12.0   | Q1            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device             | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|--------------------|--------------|-----------------|------|------|-------------|------------|-------------|
| SN74AHCT00QDRQ1    | SOIC         | D               | 14   | 2500 | 353.0       | 353.0      | 32.0        |
| SN74AHCT00QPWRG4Q1 | TSSOP        | PW              | 14   | 2000 | 353.0       | 353.0      | 32.0        |
| SN74AHCT00QPWRQ1   | TSSOP        | PW              | 14   | 2000 | 353.0       | 353.0      | 32.0        |
| SN74AHCT00QPWRQ1   | TSSOP        | PW              | 14   | 2000 | 353.0       | 353.0      | 32.0        |
| SN74AHCT00QWBQARQ1 | WQFN         | BQA             | 14   | 3000 | 210.0       | 185.0      | 35.0        |

# PACKAGE OUTLINE

PW0014A



TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



NOTES:

- All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
- This drawing is subject to change without notice.
- This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
- This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm per side.
- Reference JEDEC registration MO-153.

# EXAMPLE BOARD LAYOUT

PW0014A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE: 10X



4220202/B 12/2023

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.

7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

PW0014A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE: 10X

4220202/B 12/2023

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

# PACKAGE OUTLINE

D0014A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



NOTES:

- All linear dimensions are in millimeters. Dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
- This drawing is subject to change without notice.
- This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm, per side.
- This dimension does not include interlead flash. Interlead flash shall not exceed 0.43 mm, per side.
- Reference JEDEC registration MS-012, variation AB.

# EXAMPLE BOARD LAYOUT

D0014A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



LAND PATTERN EXAMPLE  
SCALE:8X



SOLDER MASK DETAILS

4220718/A 09/2016

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.

7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

D0014A

SOIC - 1.75 mm max height

SMALL OUTLINE INTEGRATED CIRCUIT



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE:8X

4220718/A 09/2016

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

## GENERIC PACKAGE VIEW

**BQA 14**

**WQFN - 0.8 mm max height**

**2.5 x 3, 0.5 mm pitch**

**PLASTIC QUAD FLATPACK - NO LEAD**

This image is a representation of the package family, actual package may vary.  
Refer to the product data sheet for package details.



4227145/A

# PACKAGE OUTLINE

BQA0014B



WQFN - 0.8 mm max height

PLASTIC QUAD FLATPACK - NO LEAD



4227062/B 09/2021

## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. The package thermal pad must be soldered to the printed circuit board for thermal and mechanical performance.

# EXAMPLE BOARD LAYOUT

BQA0014B

WQFN - 0.8 mm max height

PLASTIC QUAD FLATPACK - NO LEAD



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE: 20X



4227062/B 09/2021

NOTES: (continued)

4. This package is designed to be soldered to a thermal pad on the board. For more information, see Texas Instruments literature number SLUA271 ([www.ti.com/lit/slua271](http://www.ti.com/lit/slua271)).
5. Vias are optional depending on application, refer to device data sheet. If any vias are implemented, refer to their locations shown on this view. It is recommended that vias under paste be filled, plugged or tented.

# EXAMPLE STENCIL DESIGN

BQA0014B

WQFN - 0.8 mm max height

PLASTIC QUAD FLATPACK - NO LEAD



SOLDER PASTE EXAMPLE  
BASED ON 0.125 MM THICK STENCIL  
SCALE: 20X

EXPOSED PAD 15  
87% PRINTED SOLDER COVERAGE BY AREA UNDER PACKAGE

4227062/B 09/2021

NOTES: (continued)

6. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.

## 重要なお知らせと免責事項

TIは、技術データと信頼性データ(データシートを含みます)、設計リソース(リファレンス デザインを含みます)、アプリケーションや設計に関する各種アドバイス、Web ツール、安全性情報、その他のリソースを、欠陥が存在する可能性のある「現状のまま」提供しており、商品性および特定目的に対する適合性の默示保証、第三者の知的財産権の非侵害保証を含むいかなる保証も、明示的または默示的にかかわらず拒否します。

これらのリソースは、TI 製品を使用する設計の経験を積んだ開発者への提供を意図したもので、(1)お客様のアプリケーションに適した TI 製品の選定、(2)お客様のアプリケーションの設計、検証、試験、(3)お客様のアプリケーションに該当する各種規格や、その他のあらゆる安全性、セキュリティ、規制、または他の要件への確実な適合に関する責任を、お客様のみが単独で負うものとします。

上記の各種リソースは、予告なく変更される可能性があります。これらのリソースは、リソースで説明されている TI 製品を使用するアプリケーションの開発の目的でのみ、TI はその使用をお客様に許諾します。これらのリソースに関して、他の目的で複製することや掲載することは禁止されています。TI や第三者の知的財産権のライセンスが付与されている訳ではありません。お客様は、これらのリソースを自身で使用した結果発生するあらゆる申し立て、損害、費用、損失、責任について、TI およびその代理人を完全に補償するものとし、TI は一切の責任を拒否します。

TI の製品は、[TI の販売条件](#)、[TI の総合的な品質ガイドライン](#)、[ti.com](#) または TI 製品などに関連して提供される他の適用条件に従い提供されます。TI がこれらのリソースを提供することは、適用される TI の保証または他の保証の放棄の拡大や変更を意味するものではありません。TI がカスタム、またはカスタマー仕様として明示的に指定していない限り、TI の製品は標準的なカタログに掲載される汎用機器です。

お客様がいかなる追加条項または代替条項を提案する場合も、TI はそれらに異議を唱え、拒否します。

Copyright © 2025, Texas Instruments Incorporated

最終更新日：2025 年 10 月