ZHCADJ7A
December 2023 – August 2024
AM62P
,
AM62P-Q1
1
摘要
商标
1
引言
1.1
开始定制电路板设计之前的准备工作
1.2
处理器选择
1.3
技术文档
1.3.1
更新的原理图(添加了设计、审核和 CAD 注解)
1.3.2
支持定制电路板设计的常见问题解答
1.4
设计文档
2
方框图
2.1
创建方框图
2.2
配置引导模式
2.3
确认 PinMux(PinMux 配置)
3
电源
3.1
电源架构
3.1.1
集成电源
3.1.2
分立式电源
3.2
电源轨
3.2.1
内核电源
3.2.2
外设电源
3.2.3
动态切换双电压 IO 电源
3.2.4
IO 组(处理器)的内部 LDO
3.2.5
双电压 IO(用于处理器 IO 组)
3.2.6
VPP(电子保险丝 ROM 编程)电源
3.3
确定电路板电源要求
3.4
电源滤波器
3.5
电源去耦和大容量电容
3.5.1
PDN 目标阻抗说明
3.6
电源时序
3.7
电源诊断
3.8
电源监控
4
时钟
4.1
处理器外部时钟源
4.1.1
未使用的 WKUP_LFOSC0
4.1.2
LVCMOS 数字时钟源
4.1.3
晶体选型
4.2
处理器时钟输出
5
JTAG(联合测试行动组)
5.1
JTAG/仿真
5.1.1
JTAG/仿真的配置
5.1.2
JTAG/仿真的实现
5.1.3
JTAG 接口信号的连接
6
配置(处理器)和初始化(处理器和器件)
6.1
处理器复位
6.2
引导模式配置的锁存
6.3
复位附加器件
6.4
看门狗计时器
7
处理器外设
7.1
跨域选择外设
7.2
存储器 (DDRSS)
7.2.1
处理器 DDR 子系统和器件寄存器配置
7.2.2
校准电阻器连接
7.3
媒体和数据存储接口
7.4
通用平台以太网交换机 3 端口千兆位(CPSW3G - 用于以太网接口)
7.5
可编程实时单元子系统 (PRUSS)
7.6
通用串行总线 (USB) 子系统
7.7
通用连接外设
7.8
显示子系统 (DSS)
7.9
摄像头子系统 (CSI)
7.10
处理器电源引脚、未使用外设和 IO 的连接
7.10.1
外部中断 (EXTINTn)
7.10.2
预留引脚(信号)
8
处理器 IO(LVCMOS 或开漏或失效防护型 IO 缓冲器)的接口和仿真
9
功耗和散热分析
9.1
功耗估算
9.2
不同电源轨的最大电流
9.3
电源模式
9.4
热设计指南
10
原理图设计、捕获、录入和审阅
10.1
选择元件和值
10.2
原理图设计和捕获
10.3
原理图审阅
11
布局规划、布局、布线指南、电路板层和仿真
11.1
PCB 设计迂回布线
11.2
LPDDR4 设计和布局布线指南
11.3
高速差分信号布线指南
11.4
电路板层数和堆叠
11.4.1
仿真建议
11.5
运行仿真时应遵循的步骤参考
12
电路板组装和启动
13
器件处理和组装
13.1
焊接建议
13.1.1
附加参考
14
参考资料
14.1
处理器特定
14.2
通用
15
术语
16
修订历史记录
User's Guide
使用 AM62P/AM62P-Q1 系列处理器的定制电路板硬件设计注意事项
下载最新的英语版本