ZHCAES3A December   2024  – January 2025 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP

 

  1.   1
  2.   摘要
  3.   商标
  4. 引言
    1. 1.1 应用手册使用指南
      1. 1.1.1 定制电路板设计 - 实施参考
      2. 1.1.2 特定处理器系列应用手册
      3. 1.1.3 原理图设计指南
      4. 1.1.4 原理图审阅检查清单
      5. 1.1.5 应用手册使用指南的常见问题解答参考
    2. 1.2 按系列列出的处理器
      1. 1.2.1 AM62x 处理器系列
  5. 相关配套资料
    1. 2.1 常用和适用配套资料的链接
    2. 2.2 定制电路板设计硬件设计注意事项
  6. 处理器选择
    1. 3.1 数据表用例和参考的版本
    2. 3.2 处理器选择(OPN 可订购器件型号)
    3. 3.3 外设实例命名约定
    4. 3.4 未使用的外设
    5. 3.5 处理器订购和质量
    6. 3.6 处理器选型检查清单
  7. 电源架构
    1. 4.1 生成电源轨
      1. 4.1.1 AM625/AM623/AM625SIP/AM625-Q1/AM620-Q1
        1. 4.1.1.1 电源管理 IC (PMIC)
          1. 4.1.1.1.1 PMIC 检查清单
          2. 4.1.1.1.2 其他参考内容
        2. 4.1.1.2 分立式电源
          1. 4.1.1.2.1 直流/直流转换器
          2. 4.1.1.2.2 LDO
          3. 4.1.1.2.3 分立式电源检查清单
    2. 4.2 电源控制和电路保护
      1. 4.2.1 负载开关(电源开关)
        1. 4.2.1.1 负载开关检查清单
      2. 4.2.2 电子保险丝 IC(电源开关和保护)
  8. 一般建议
    1. 5.1 处理器性能评估模块(SK - 入门套件)
      1. 5.1.1 评估模块检查清单
    2. 5.2 处理器特定 SK 与数据表
      1. 5.2.1 有关元件选择的注意事项
        1. 5.2.1.1 串联电阻
        2. 5.2.1.2 并联拉电阻
        3. 5.2.1.3 驱动强度配置
        4. 5.2.1.4 数据表建议
        5. 5.2.1.5 处理器 IO - 外部 ESD 保护
        6. 5.2.1.6 外设时钟输出串联电阻器
        7. 5.2.1.7 元件选型检查清单
      2. 5.2.2 有关重复使用 SK 设计的额外信息
        1. 5.2.2.1 更新了 SK 原理图(添加了设计、审核和 CAD 注解)
          1. 5.2.2.1.1 AM625/AM623
          2. 5.2.2.1.2 AM625-Q1/AM620-Q1
          3. 5.2.2.1.3 AM625SIP
        2. 5.2.2.2 SK 设计文件重复使用
          1. 5.2.2.2.1 重复使用 SK 设计检查清单
    3. 5.3 开始设计前
      1. 5.3.1  文档
      2. 5.3.2  处理器引脚属性(引脚排列)验证
      3. 5.3.3  器件比较、IOSET 和电压冲突
      4. 5.3.4  RSVD 预留引脚(信号)
      5. 5.3.5  PADCONFIG 寄存器注意事项
      6. 5.3.6  针对失效防护操作的处理器 IO(信号)隔离
      7. 5.3.7  处理器特定 SK 的参考
      8. 5.3.8  高速接口设计指南
      9. 5.3.9  LVCMOS (GPIO) 输出的推荐拉电流或灌电流
      10. 5.3.10 将慢速斜升输入或电容器连接到 LVCMOS IO(输入或输出)
      11. 5.3.11 定制电路板设计过程中与处理器相关的疑问和说明
      12. 5.3.12 开始设计前检查清单
      13. 5.3.13 器件建议
  9. 特定于处理器的建议
    1. 6.1 通用(处理器启动)连接
      1. 6.1.1 电源
        1. 6.1.1.1 内核和外设的电源
          1. 6.1.1.1.1 电源斜升(转换率)要求和动态电压调节/更改
          2. 6.1.1.1.2 AM625/AM623/AM625SIP/AM625-Q1/AM620-Q1
          3. 6.1.1.1.3 其他信息
          4. 6.1.1.1.4 处理器内核和外设内核电源检查清单
          5. 6.1.1.1.5 外设模拟电源检查清单
        2. 6.1.1.2 IO 组的电源
          1. 6.1.1.2.1 AM625/AM623/AM625SIP/AM625-Q1/AM620-Q1
          2. 6.1.1.2.2 其他信息
          3. 6.1.1.2.3 IO 组的电源检查清单
        3. 6.1.1.3 VPP 电源(电子保险丝 ROM 编程)
          1. 6.1.1.3.1 VPP 检查清单
        4. 6.1.1.4 部分 IO(低功耗)模式配置的电源连接
          1. 6.1.1.4.1 使用部分 IO
          2. 6.1.1.4.2 未使用部分 IO
          3. 6.1.1.4.3 电源时序数据表参考
          4. 6.1.1.4.4 部分 IO(低功耗)模式检查清单
        5. 6.1.1.5 其他信息
      2. 6.1.2 电源轨的电容器
        1. 6.1.2.1 AM625/AM623/AM625SIP/AM625-Q1/AM620-Q1
        2. 6.1.2.2 其他信息
          1. 6.1.2.2.1 AM625/AM623/AM625SIP/AM625-Q1/AM620-Q1
        3. 6.1.2.3 电源轨电容器检查清单
      3. 6.1.3 处理器时钟
        1. 6.1.3.1 时钟输入
          1. 6.1.3.1.1 高频振荡器 (MCU_OSC0_XI/MCU_OSC0_XO)
          2. 6.1.3.1.2 低频振荡器 (WKUP_LFOSC0_XI/WKUP_LFOSC0_XO)
          3. 6.1.3.1.3 EXT_REFCLK1(主域的外部时钟输入)
          4. 6.1.3.1.4 其他信息
          5. 6.1.3.1.5 时钟输入检查清单 - MCU_OSC0
          6. 6.1.3.1.6 时钟输入检查清单 - WKUP_LFOSC0
        2. 6.1.3.2 时钟输出
          1. 6.1.3.2.1 时钟输出检查清单
      4. 6.1.4 处理器复位
        1. 6.1.4.1 外部复位输入
        2. 6.1.4.2 复位状态输出
        3. 6.1.4.3 其他信息
        4. 6.1.4.4 处理器复位输入检查清单
        5. 6.1.4.5 处理器复位状态输出检查清单
      5. 6.1.5 引导模式的配置(针对处理器)
        1. 6.1.5.1 处理器引导模式输入隔离缓冲器用例和优化
        2. 6.1.5.2 引导模式选择
          1. 6.1.5.2.1 USB 引导模式注意事项
        3. 6.1.5.3 引导模式实现方法
        4. 6.1.5.4 其他信息
        5. 6.1.5.5 引导模式的配置(针对处理器)检查清单
    2. 6.2 使用 JTAG 和 EMU 进行电路板调试
      1. 6.2.1 使用 JTAG 和 EMU
      2. 6.2.2 未使用 JTAG 和 EMU
      3. 6.2.3 其他信息
      4. 6.2.4 使用 JTAG 和 EMU 检查清单进行电路板调试
  10. 处理器外设
    1. 7.1 IO 组的电源连接
      1. 7.1.1 AM625/AM623/AM625SIP/AM625-Q1/AM620-Q1
      2. 7.1.2 IO 组的电源连接检查清单
    2. 7.2 存储器接口(DDRSS (DDR4/LPDDR4)、MMCSD (eMMC/SD/SDIO)、OSPI/QSPI 和 GPMC)
      1. 7.2.1 DDR 子系统 (DDRSS)
        1. 7.2.1.1 DDR4 SDRAM(双倍数据速率 4 同步动态随机存取存储器)
          1. 7.2.1.1.1 AM625/AM623/AM625-Q1/AM620-Q1
            1. 7.2.1.1.1.1 存储器接口配置
            2. 7.2.1.1.1.2 布线拓扑和端接
            3. 7.2.1.1.1.3 用于控制和校准的电阻
            4. 7.2.1.1.1.4 电源轨的电容器
            5. 7.2.1.1.1.5 数据位或字节交换
            6. 7.2.1.1.1.6 VTT 端接原理图参考
            7. 7.2.1.1.1.7 DDR4 实现检查清单
          2. 7.2.1.1.2 AM625SIP
        2. 7.2.1.2 LPDDR4 SDRAM(低功耗双倍数据速率 4 同步动态随机存取存储器)
          1. 7.2.1.2.1 AM625/AM623/AM625-Q1/AM620-Q1
            1. 7.2.1.2.1.1 存储器接口配置
            2. 7.2.1.2.1.2 布线拓扑和端接
            3. 7.2.1.2.1.3 用于控制和校准的电阻
            4. 7.2.1.2.1.4 电源轨的电容器
            5. 7.2.1.2.1.5 数据位或字节交换
            6. 7.2.1.2.1.6 LPDDR4 实现检查清单
          2. 7.2.1.2.2 AM625SIP
            1. 7.2.1.2.2.1 AM625SIP LPDDR4 连接检查清单
      2. 7.2.2 多媒体卡/安全数字 (MMCSD)
        1. 7.2.2.1 MMC0 - eMMC(嵌入式多媒体卡)接口
          1. 7.2.2.1.1 AM625/AM623/AM625SIP/AM625-Q1/AM620-Q1
            1. 7.2.2.1.1.1 IO 电源
            2. 7.2.2.1.1.2 eMMC(连接器件)复位
            3. 7.2.2.1.1.3 信号连接
            4. 7.2.2.1.1.4 电源轨的电容器
            5. 7.2.2.1.1.5 MMC0 (eMMC) 检查清单
          2. 7.2.2.1.2 有关 eMMC PHY 的额外信息
          3. 7.2.2.1.3 MMC0 – SD(安全数字)卡接口
        2. 7.2.2.2 MMC1/MMC2 – SD(安全数字)卡接口
          1. 7.2.2.2.1 IO 电源
          2. 7.2.2.2.2 SD 卡电源复位和引导配置
          3. 7.2.2.2.3 信号连接
          4. 7.2.2.2.4 ESD 保护
          5. 7.2.2.2.5 电源轨的电容器
          6. 7.2.2.2.6 MMC1 SD 卡接口检查清单
        3. 7.2.2.3 MMC1/MMC2 SDIO(嵌入式)接口
          1. 7.2.2.3.1 IO 电源
          2. 7.2.2.3.2 信号连接
          3. 7.2.2.3.3 MMC2 SDIO(嵌入式)接口检查清单
        4. 7.2.2.4 其他信息
      3. 7.2.3 八路串行外设接口 (OSPI) 或四路串行外设接口 (QSPI)
        1. 7.2.3.1 IO 电源
        2. 7.2.3.2 OSPI/QSPI 器件复位
        3. 7.2.3.3 信号连接
        4. 7.2.3.4 环回时钟
        5. 7.2.3.5 连接多个器件的接口
        6. 7.2.3.6 电源轨的电容器
        7. 7.2.3.7 OSPI 和 QSPI 接口实现检查清单
      4. 7.2.4 通用存储器控制器 (GPMC)
        1. 7.2.4.1 IO 电源
        2. 7.2.4.2 GPMC 接口
        3. 7.2.4.3 存储器(连接的器件)复位
        4. 7.2.4.4 信号连接
          1. 7.2.4.4.1 GPMC NAND
        5. 7.2.4.5 电源轨的电容器
        6. 7.2.4.6 GPMC 接口检查清单
    3. 7.3 外部通信接口(以太网 (CPSW3G)、USB2.0、PRUSS、UART 和控制器局域网(CAN))
      1. 7.3.1 使用 CPSW3G(通用平台 3 端口千兆位以太网交换机)的以太网接口
        1. 7.3.1.1  IO 电源
        2. 7.3.1.2  以太网 PHY 复位
        3. 7.3.1.3  以太网 PHY 引脚配置 (strap)
        4. 7.3.1.4  以太网 PHY(和 MAC)运行和媒体独立接口 (MII) 时钟
          1. 7.3.1.4.1 晶体
          2. 7.3.1.4.2 振荡器
          3. 7.3.1.4.3 处理器时钟输出 (CLKOUT0)
        5. 7.3.1.5  MAC(数据、控制和时钟)接口信号连接
        6. 7.3.1.6  外部中断 (EXTINTn)
          1. 7.3.1.6.1 外部中断 (EXTINTn) 检查清单
        7. 7.3.1.7  MAC(介质访问控制器)到 MAC 接口
        8. 7.3.1.8  MDIO(管理数据输入/输出)接口
        9. 7.3.1.9  包括磁性元件在内的以太网 MDI(介质相关接口)
        10. 7.3.1.10 电源轨的电容器
        11. 7.3.1.11 以太网接口检查清单
      2. 7.3.2 通用串行总线 (USB2.0)
        1. 7.3.2.1 使用 USBn (n = 0-1)
          1. 7.3.2.1.1 USB 主机接口
          2. 7.3.2.1.2 USB 器件接口
          3. 7.3.2.1.3 USB 双角色器件接口
          4. 7.3.2.1.4 USB Type-C®
        2. 7.3.2.2 不使用 USBn (n = 0-1)
        3. 7.3.2.3 其他信息
        4. 7.3.2.4 USB 接口检查清单
      3. 7.3.3 可编程实时单元子系统 (PRUSS)
        1. 7.3.3.1 AM625/AM623/AM625SIP/AM625-Q1/AM620-Q1
          1. 7.3.3.1.1 PRU 子系统
          2. 7.3.3.1.2 PRUSS 检查清单
      4. 7.3.4 通用异步收发器 (UART)
        1. 7.3.4.1 通用异步接收器/发送器 (UART) 检查清单
      5. 7.3.5 控制器局域网 (CAN)
        1. 7.3.5.1 控制器局域网检查清单
    4. 7.4 板载同步通信接口(MCSPI、MCASP 和 I2C)
      1. 7.4.1 多通道串行外设接口 (MCSPI) 和多通道音频串行端口 (MCASP)
        1. 7.4.1.1 MCSPI 检查清单
        2. 7.4.1.2 MCASP 检查清单
      2. 7.4.2 内部集成电路 (I2C)
        1. 7.4.2.1 I2C(开漏输出类型缓冲器)接口检查清单
        2. 7.4.2.2 I2C(仿真开漏输出类型缓冲器)接口检查清单
    5. 7.5 用户接口(CSIRX0、DPI、OLDI0)、GPIO 和硬件诊断
      1. 7.5.1 摄像头串行接口(CSI-Rx(CSI-2 端口、CSIRX0 实例))
        1. 7.5.1.1 使用 CSIRX0
        2. 7.5.1.2 未使用 CSIRX0
        3. 7.5.1.3 CSIRX0 检查清单
      2. 7.5.2 显示子系统
        1. 7.5.2.1 显示并行接口 (DPI)
          1. 7.5.2.1.1 AM625/AM623/AM625SIP/AM625-Q1
            1. 7.5.2.1.1.1 IO 电源
            2. 7.5.2.1.1.2 DPI(连接器件)复位
            3. 7.5.2.1.1.3 连接
            4. 7.5.2.1.1.4 信号连接
            5. 7.5.2.1.1.5 电源轨的电容器
            6. 7.5.2.1.1.6 DPI (VOUT0) 检查清单
          2. 7.5.2.1.2 AM620-Q1
        2. 7.5.2.2 开放式 LVDS 显示接口 (OLDI)
          1. 7.5.2.2.1 AM625/AM623/AM625SIP/AM625-Q1
            1. 7.5.2.2.1.1 使用 OLDI0
              1. 7.5.2.2.1.1.1 IO 电源
              2. 7.5.2.2.1.1.2 OLDI(连接器件)复位
              3. 7.5.2.2.1.1.3 OLDI 接口兼容性
              4. 7.5.2.2.1.1.4 电源轨的电容器
              5. 7.5.2.2.1.1.5 OLDI0 检查清单
            2. 7.5.2.2.1.2 未使用 OLDI0
            3. 7.5.2.2.1.3 其他信息
          2. 7.5.2.2.2 AM620-Q1
      3. 7.5.3 通用输入/输出 (GPIO)
        1. 7.5.3.1 处理器 GPIO 上 CLKOUT 的可用性
        2. 7.5.3.2 连接和外部缓冲
        3. 7.5.3.3 其他信息
        4. 7.5.3.4 GPIO 检查清单
      4. 7.5.4 板载硬件诊断
        1. 7.5.4.1 使用处理器电压监测器来监测板载电源电压
          1. 7.5.4.1.1 使用电压监测引脚
            1. 7.5.4.1.1.1 电压监视器检查清单
          2. 7.5.4.1.2 不使用电压监测引脚
        2. 7.5.4.2 内部温度监测
          1. 7.5.4.2.1 内部温度监测检查清单
        3. 7.5.4.3 错误信号输出 (MCU_ERRORn) 的连接
        4. 7.5.4.4 高频振荡器 (MCU_OSC0) 时钟丢失检测
    6. 7.6 验证电路板级设计问题
      1. 7.6.1 使用 PinMux 工具的处理器引脚配置
      2. 7.6.2 原理图配置
      3. 7.6.3 将电源轨连接到上拉电阻
      4. 7.6.4 外设(子系统)时钟输出
      5. 7.6.5 通用板启动和调试
        1. 7.6.5.1 电路板启动、测试或调试的时钟输出
        2. 7.6.5.2 其他信息
        3. 7.6.5.3 通用板启动和调试检查清单
  11. 定制电路板原理图设计的自我审查
  12. 布局注释(已添加到原理图中)
    1. 9.1 布局检查清单
  13. 10定制电路板设计仿真
  14. 11其他参考内容
    1. 11.1 有关 AM6xx 处理器系列的常见问题解答
    2. 11.2 常见问题解答 - 处理器产品系列和 Sitara 处理器系列
    3. 11.3 处理器连接器件
  15. 12总结
  16. 13参考资料
    1. 13.1 AM625、AM623、AM625SIP、AM625-Q1、AM620-Q1
    2. 13.2 AM62A7、AM62A3、AM62A7-Q1、AM62A3-Q1
    3. 13.3 AM62P,AM62P-Q1
    4. 13.4 AM62D-Q1
    5. 13.5 所有处理器系列通用
    6. 13.6 可用常见问题解答主列表 - 按处理器系列
    7. 13.7 可用常见问题解答主列表 - Sitara 处理器系列
    8. 13.8 常见问题解答,包括相关软件
    9. 13.9 有关连接器件的常见问题解答
  17. 14术语
  18. 15修订历史记录
Application Note

AM623、AM625、AM625SIP、AM620-Q1、AM625-Q1 处理器系列原理图设计指南和原理图审阅检查清单

下载最新的英语版本