ZHCUBV0
March 2024
DLPC964
1
摘要
商标
1
概述
2.1
开始使用
2.2
特性
2.3
假设
2.4
Apps FPGA 硬件目标
2
Apps FPGA 模块
3.1
Apps FPGA 方框图
3.2
BPG 模块
3.3
BRG 模块
3.3.1
启动信号逻辑
3.3.2
延时需求逻辑
3.3.3
已发送/已加载的块数逻辑
3.4
BRG_ST 模块
3.5
PGEN 模块
3.6
PGEN_MCTRL 模块
3.7
PGEN_SCTRL 模块
3.8
PGEN_PRM 模块
3.9
PGEN_ADDR_ROM
3.10
HSSTOP 模块
3.11
SSF 模块
3.12
ENC 模块
3.13
Xilinx IP
3.13.1
PGEN_SPBROM_v3
3.13.2
MAINPLL
3.13.3
AURORA_APPS_TX_X3LN_CLOCK_MODULE
3.13.4
AURORA_APPS_TX_X3LN_CHANNEL_WRAPPER
3.14
参考文档
3.15
DLPC964 Apps FPGA IO
3.16
关键定义
3
功能配置
4.1
启用的块数
4.2
图形循环启用
4.2.1
南/北翻转
4.2.2
TPG 图形
4.2.3
图形模式
4.2.4
切换模式
4.2.5
更改 BPG 图形
4
附录
5.1
Vivado Chipscope 捕获结果
5.2
DLPC964 Apps 位流加载
5.2.1
将位流加载到 FPGA 中
5.2.2
将位流加载到闪存中
5.3
使用 Aurora 64B/66B 连接到 DLPC964 控制器
5.3.1
工作原理
5.3.2
概述
5.3.3
Aurora 64B/66B TX 内核和 RTL 生成
5.3.3.1
从 IP Catalog 中选择 Aurora 64B66B
5.3.3.2
配置 Core Options
5.3.3.3
信道配置
5.3.3.4
Shared Logic 选项
5.3.3.5
生成示例设计文件
5.3.3.6
RTL 文件列表
5.3.3.7
单通道 3 信道 Aurora 内核 RTL 包装器
5.3.3.8
四通道 12 信道顶层 RTL 包装器
5.3.3.9
块以块控制字开始
5.3.3.10
块以 DMDLOAD_REQ 完成
5.3.3.11
DMDLOAD_REQ 建立时间要求
5.3.3.12
单通道传输模式
5.3.3.13
DMD 块阵列数据映射
5.3.3.14
Xilinx IBERT
5
缩略语和首字母缩写词
6
德州仪器 (TI) 相关文档
User's Guide
DLP DLPC964 Apps FPGA
下载最新的英语版本