JAJSL34H
January 2021 – December 2025
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
3.1
機能ブロック図
4
デバイスの比較
4.1
関連製品
5
端子構成および機能
5.1
ピン配置図
5.2
ピン属性
11
12
5.3
信号の説明
14
5.3.1
ADC
5.3.1.1
メイン ドメイン
17
5.3.2
CPSW3G
5.3.2.1
メイン ドメイン
20
21
22
5.3.3
CPTS
5.3.3.1
メイン ドメイン
25
26
5.3.4
DDRSS
5.3.4.1
メイン ドメイン
29
5.3.5
ECAP
5.3.5.1
メイン ドメイン
32
33
34
5.3.6
エミュレーションおよびデバッグ
5.3.6.1
メイン ドメイン
37
5.3.6.2
MCU ドメイン
39
5.3.7
EPWM
5.3.7.1
メイン ドメイン
42
43
44
45
46
47
48
49
50
51
5.3.8
EQEP
5.3.8.1
メイン ドメイン
54
55
56
5.3.9
FSI
5.3.9.1
メイン ドメイン
59
60
61
62
63
64
65
66
5.3.10
GPIO
5.3.10.1
メイン ドメイン
69
70
5.3.10.2
MCU ドメイン
72
5.3.11
GPMC
5.3.11.1
メイン ドメイン
75
5.3.12
I2C
5.3.12.1
メイン ドメイン
78
79
80
81
5.3.12.2
MCU ドメイン
83
84
5.3.13
MCAN
5.3.13.1
メイン ドメイン
87
88
5.3.14
MCSPI
5.3.14.1
メイン ドメイン
91
92
93
94
95
5.3.14.2
MCU ドメイン
97
98
5.3.15
MDIO
5.3.15.1
メイン ドメイン
101
5.3.16
MMC
5.3.16.1
メイン ドメイン
104
105
5.3.17
OSPI
5.3.17.1
メイン ドメイン
108
5.3.18
電源
110
5.3.19
PRU_ICSSG
5.3.19.1
メイン ドメイン
113
114
5.3.20
予約済み
116
5.3.21
SERDES
5.3.21.1
メイン ドメイン
119
5.3.22
システム、その他
5.3.22.1
ブート モードの構成
5.3.22.1.1
メイン ドメイン
123
5.3.22.2
クロック
5.3.22.2.1
MCU ドメイン
126
5.3.22.3
システム
5.3.22.3.1
メイン ドメイン
129
5.3.22.3.2
MCU ドメイン
131
5.3.22.4
VMON
133
5.3.23
TIMER
5.3.23.1
メイン ドメイン
136
5.3.23.2
MCU ドメイン
138
5.3.24
UART
5.3.24.1
メイン ドメイン
141
142
143
144
145
146
147
5.3.24.2
MCU ドメイン
149
150
5.3.25
USB
5.3.25.1
メイン ドメイン
153
5.4
ピン接続要件
6
仕様
6.1
絶対最大定格
6.2
ESD 定格
6.3
電源投入時間 (POH)
6.4
推奨動作条件
6.5
動作性能ポイント
6.6
消費電力の概略
6.7
電気的特性
6.7.1
I2C オープン ドレインおよびフェイルセーフ (I2C OD FS) の電気的特性
6.7.2
フェイルセーフ リセット (FS RESET) の電気的特性
6.7.3
高周波発振器 (HFOSC) の電気的特性
6.7.4
eMMCPHY の電気的特性
6.7.5
SDIO の電気的特性
6.7.6
LVCMOS の電気的特性
6.7.7
ADC12B の電気的特性
6.7.8
USB2PHY の電気的特性
6.7.9
SerDes PHY の電気的特性
6.7.10
DDR の電気的特性
6.8
ワンタイム プログラマブル (OTP) eFuse の VPP 仕様
6.8.1
OTP eFuse プログラミングの推奨動作条件
6.8.2
ハードウェア要件
6.8.3
プログラミング シーケンス
6.8.4
ハードウェア保証への影響
6.9
熱抵抗特性
6.9.1
熱抵抗特性
6.10
温度センサの特性
6.11
タイミングおよびスイッチング特性
6.11.1
タイミング パラメータおよび情報
6.11.2
電源要件
6.11.2.1
電源スルーレートの要件
6.11.2.2
電源シーケンス
6.11.2.2.1
パワーアップ シーケンシング
6.11.2.2.2
パワーダウン シーケンス
6.11.3
システムのタイミング
6.11.3.1
リセット タイミング
6.11.3.2
安全信号タイミング
6.11.3.3
クロックのタイミング
6.11.4
クロック仕様
6.11.4.1
入力クロック / 発振器
6.11.4.1.1
MCU_OSC0 内部発振器クロック ソース
6.11.4.1.1.1
負荷容量
6.11.4.1.1.2
シャント容量
6.11.4.1.2
MCU_OSC0 LVCMOS デジタル クロック ソース
6.11.4.2
出力クロック
6.11.4.3
PLL
6.11.4.4
クロックおよび制御信号の遷移に関する推奨システム上の注意事項
6.11.5
ペリフェラル
6.11.5.1
CPSW3G
6.11.5.1.1
CPSW3G MDIO のタイミング
6.11.5.1.2
CPSW3G RMII のタイミング
6.11.5.1.3
CPSW3G RGMII のタイミング
6.11.5.1.4
CPSW3G IOSET
6.11.5.2
DDRSS
6.11.5.3
ECAP
6.11.5.4
EPWM
6.11.5.5
EQEP
6.11.5.6
FSI
6.11.5.7
GPIO
6.11.5.8
GPMC
6.11.5.8.1
GPMC および NOR フラッシュ — 同期モード
6.11.5.8.2
GPMC および NOR フラッシュ — 非同期モード
6.11.5.8.3
GPMC および NAND フラッシュ — 非同期モード
6.11.5.8.4
GPMC0 の IOSET
6.11.5.9
I2C
6.11.5.10
MCAN
6.11.5.11
MCSPI
6.11.5.11.1
MCSPI — コントローラ モード
6.11.5.11.2
MCSPI — ペリフェラル モード
6.11.5.12
MMCSD
6.11.5.12.1
MMC0 - eMMC インターフェイス
6.11.5.12.1.1
レガシー SDR モード
6.11.5.12.1.2
ハイスピード SDR モード
6.11.5.12.1.3
ハイスピード DDR モード
6.11.5.12.1.4
HS200 モード
6.11.5.12.2
MMC1 - SD/SDIO インターフェイス
6.11.5.12.2.1
デフォルト速度モード
6.11.5.12.2.2
ハイスピード モード
6.11.5.12.2.3
UHS–I SDR12 モード
6.11.5.12.2.4
UHS–I SDR25 モード
6.11.5.12.2.5
UHS–I SDR50 モード
6.11.5.12.2.6
UHS–I DDR50 モード
6.11.5.12.2.7
UHS–I SDR104 モード
6.11.5.13
CPTS
6.11.5.14
OSPI
6.11.5.14.1
OSPI0 PHY モード
6.11.5.14.1.1
PHY データ トレーニング付き OSPI0
6.11.5.14.1.2
データ トレーニングなし OSPI0
6.11.5.14.1.2.1
OSPI0 PHY SDR のタイミング
6.11.5.14.1.2.2
OSPI0 PHY DDR のタイミング
6.11.5.14.2
OSPI0 タップ モード
6.11.5.14.2.1
OSPI0 タップ SDR のタイミング
6.11.5.14.2.2
OSPI0 タップ DDR のタイミング
6.11.5.15
PCIe
6.11.5.16
PRU_ICSSG
6.11.5.16.1
PRU_ICSSG プログラマブル リアルタイム ユニット (PRU)
6.11.5.16.1.1
PRU_ICSSG PRU 直接出力モードのタイミング
6.11.5.16.1.2
PRU_ICSSG PRU パラレル キャプチャ モードのタイミング
6.11.5.16.1.3
PRU_ICSSG PRU のシフト モードのタイミング
6.11.5.16.1.4
PRU_ICSSG PRU シグマ デルタおよびペリフェラル インターフェイス
6.11.5.16.1.4.1
PRU_ICSSG PRU シグマ デルタおよびペリフェラル インターフェイスのタイミング
6.11.5.16.2
PRU_ICSSG パルス幅変調(PWM)
6.11.5.16.2.1
PRU_ICSSG PWM のタイミング
6.11.5.16.3
PRU_ICSSG 産業用イーサネット ペリフェラル (IEP)
6.11.5.16.3.1
PRU_ICSSG IEP のタイミング
6.11.5.16.4
PRU_ICSSG UART (Universal Asynchronous Receiver/Transmitter)
6.11.5.16.4.1
PRU_ICSSG UART のタイミング
6.11.5.16.5
PRU_ICSSG 拡張キャプチャ ペリフェラル (ECAP)
6.11.5.16.5.1
PRU_ICSSG ECAP のタイミング
6.11.5.16.6
PRU_ICSSG RGMII、MII_RT、スイッチ
6.11.5.16.6.1
PRU_ICSSG MDIO のタイミング
6.11.5.16.6.2
PRU_ICSSG MII のタイミング
6.11.5.16.6.3
PRU_ICSSG RGMII のタイミング
6.11.5.17
タイマ
6.11.5.18
UART
6.11.5.19
USB
6.11.6
エミュレーションおよびデバッグ
6.11.6.1
トレース
6.11.6.2
JTAG
7
詳細説明
7.1
概要
7.2
プロセッサ サブシステム
7.2.1
Arm Cortex-A53 サブシステム
7.2.2
Arm Cortex-R5F サブシステム (R5FSS)
7.2.3
Arm Cortex-M4F (M4FSS)
7.3
アクセラレータとコプロセッサ
7.3.1
プログラマブル リアルタイム ユニット サブシステムおよび産業用通信サブシステム (PRU_ICSSG)
7.4
その他のサブシステム
7.4.1
PDMA コントローラ
7.4.2
ペリフェラル
7.4.2.1
ADC
7.4.2.2
DCC
7.4.2.3
デュアル データ レート (DDR) 外部メモリ インターフェイス (DDRSS)
7.4.2.4
ECAP
7.4.2.5
EPWM
7.4.2.6
ELM
7.4.2.7
ESM
7.4.2.8
GPIO
7.4.2.9
EQEP
7.4.2.10
汎用メモリ コントローラ (GPMC)
7.4.2.11
I2C
7.4.2.12
MCAN
7.4.2.13
MCRC (エアコン) コントローラ
7.4.2.14
MCSPI
7.4.2.15
MMCSD
7.4.2.16
OSPI
7.4.2.17
PCIe (Peripheral Component Interconnect Express)
7.4.2.18
シリアライザ / デシリアライザ (SerDes) PHY
7.4.2.19
リアルタイム割り込み (RTI/WWDT)
7.4.2.20
デュアル モード タイマ (DMTIMER)
7.4.2.21
UART
7.4.2.22
ユニバーサル シリアル バス サブシステム (USBSS)
8
アプリケーション、実装、およびレイアウト
8.1
デバイスの接続およびレイアウトの基礎
8.1.1
電源
8.1.1.1
電源の設計
8.1.1.2
電源供給回路の実装ガイド
8.1.2
外部発振器
8.1.3
JTAG、EMU、およびトレース
8.1.4
未使用のピン
8.2
ペリフェラルおよびインターフェイス固有の設計情報
8.2.1
DDR 基板の設計およびレイアウトのガイドライン
8.2.2
OSPI/QSPI/SPI 基板の設計およびレイアウトのガイドライン
8.2.2.1
ループバックなし、内部 PHY ループバックおよび内部パッド ループバック
8.2.2.2
外部ボードのループバック
8.2.2.3
DQS (オクタル SPI デバイスでのみ使用可能)
8.2.3
USB VBUS 設計ガイドライン
8.2.4
システム電源監視設計ガイドライン
8.2.5
高速差動信号のルーティング ガイド
8.2.6
熱ソリューション ガイダンス
8.3
クロック配線のガイドライン
8.3.1
発振器の配線
9
デバイスおよびドキュメントのサポート
9.1
デバイスの命名規則
9.1.1
標準パッケージの記号化
9.1.2
デバイスの命名規則
9.2
ツールとソフトウェア
9.3
ドキュメントのサポート
9.4
サポート・リソース
9.5
商標
9.6
静電気放電に関する注意事項
9.7
用語集
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
11.1
パッケージ情報
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
ALV|441
サーマルパッド・メカニカル・データ