产品详情

Technology family ACT Bits (#) 4 Rating Catalog Operating temperature range (°C) -55 to 125
Technology family ACT Bits (#) 4 Rating Catalog Operating temperature range (°C) -55 to 125
PDIP (N) 16 181.42 mm² 19.3 x 9.4 SOIC (D) 16 59.4 mm² 9.9 x 6
  • 缓冲输入
  • ESD 保护超过 2kV(根据 MIL-STD-883 方法 3015)
  • 防 SCR 闩锁 CMOS 工艺和电路设计
  • 具有双极 FAST™/AS/S 的速度,同时功耗显著降低
  • 平衡传播延迟
  • 交流类型的工作电压范围为 1.5V 至 5.5V,并在电源电压的 30% 时具有平衡的抗噪性能
  • ±24mA 输出驱动电流
    • 扇出到 15 个 FAST™ IC
    • 驱动 50Ω 传输线
  • 缓冲输入
  • ESD 保护超过 2kV(根据 MIL-STD-883 方法 3015)
  • 防 SCR 闩锁 CMOS 工艺和电路设计
  • 具有双极 FAST™/AS/S 的速度,同时功耗显著降低
  • 平衡传播延迟
  • 交流类型的工作电压范围为 1.5V 至 5.5V,并在电源电压的 30% 时具有平衡的抗噪性能
  • ±24mA 输出驱动电流
    • 扇出到 15 个 FAST™ IC
    • 驱动 50Ω 传输线

’AC283 和 ’ACT284 4 位二进制加法器能快速进位,其采用了高级 CMOS 逻辑技术。这些器件添加两个 4 位二进制数,如果总和超过 15,则此等器件会生成一个执行位。

由于加法函数的对称性,该器件可与所有高电平有效操作数(正逻辑)或所有低电平有效操作数(负逻辑)一同使用。使用正逻辑时,如果没有进位,则进位输入必须连接低电平。

’AC283 和 ’ACT284 4 位二进制加法器能快速进位,其采用了高级 CMOS 逻辑技术。这些器件添加两个 4 位二进制数,如果总和超过 15,则此等器件会生成一个执行位。

由于加法函数的对称性,该器件可与所有高电平有效操作数(正逻辑)或所有低电平有效操作数(负逻辑)一同使用。使用正逻辑时,如果没有进位,则进位输入必须连接低电平。

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能与比较器件相同,但引脚排列有所不同
CD74HC283 正在供货 具有快速进位的高速 CMOS 逻辑 4 位二进制全加器 Smaller voltage range (4.5V to 5.5V), higher average drive strength (24mA)
CD74HCT283 正在供货 具有快速进位的高速 CMOS 逻辑 4 位二进制全加器 Voltage range (4.5V to 5.5V), average drive strength (4mA), average propagation delay (22ns)

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 12
类型 标题 下载最新的英语版本 日期
* 数据表 具备快速进位的 CDx4AC283 , CDx4ACT283 4 位二进制全加器 数据表 (Rev. E) PDF | HTML 英语版 (Rev.E) PDF | HTML 2025年 2月 4日
应用手册 Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
选择指南 Logic Guide (Rev. AB) 2017年 6月 12日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
选择指南 逻辑器件指南 2014 (Rev. AA) 最新英语版本 (Rev.AB) 2014年 11月 17日
用户指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
应用手册 选择正确的电平转换解决方案 (Rev. A) 英语版 (Rev.A) 2006年 3月 23日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
应用手册 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
应用手册 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
应用手册 使用逻辑器件进行设计 (Rev. C) 1997年 6月 1日
应用手册 Using High Speed CMOS and Advanced CMOS in Systems With Multiple Vcc 1996年 4月 1日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

14-24-LOGIC-EVM — 采用 14 引脚至 24 引脚 D、DB、DGV、DW、DYY、NS 和 PW 封装的逻辑产品通用评估模块

14-24-LOGIC-EVM 评估模块 (EVM) 设计用于支持采用 14 引脚至 24 引脚 D、DW、DB、NS、PW、DYY 或 DGV 封装的任何逻辑器件。

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
封装 引脚 CAD 符号、封装和 3D 模型
PDIP (N) 16 Ultra Librarian
SOIC (D) 16 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频