TIPD142

DAC 采样保持减少干扰参考设计

TIPD142

设计文件

概述

DAC R-2R 架构在噪声和精度方面表现出色,但代价是干扰面积较大。此设计侧重于减少 DAC R-2R 架构中代码特定转换引起的主要进位干扰。该设计减小了这种干扰面积,使其非常适合干扰敏感型应用,例如波形生成。

特性
  • 18 位,0-5V 输出
  • 具有 S&H 干扰减少电路的 R-2R DAC
  • <0.015% FSR 总体未调整误差
  • <2 LSB INL
下载 观看带字幕的视频 视频

我们开发的全面组装电路板仅用于测试和性能验证,不可用于销售。

设计文件和产品

设计文件

下载现成的系统文件,加快您的设计过程。

TIDRGT3.PDF (24 KB)

设计元件、引用标识符和制造商/器件型号的完整列表

TIDC212.ZIP (1399 KB)

设计布局和元件的详细原理图

TIDRGT2.PDF (57 KB)

设计布局和元件的详细原理图

产品

在设计中包括 TI 产品和可能的替代产品。

模拟和精密开关和多路复用器

TS12A451512V, 1:1 (SPST), 1-channel, analog switch, active low

数据表: PDF
精密 DAC (≤10 MSPS)

DAC9881适用于高精度应用的 18 位、单通道、低噪声电压输出 DAC

数据表: PDF | HTML
精密运算放大器 (Vos<1mV)

OPA2192具有 e-trim 的 36V、精密、RRIO、低失调电压、低输入偏置电流运算放大器

数据表: PDF | HTML

技术文档

未找到结果。请清除搜索并重试。
查看全部 1
顶层文档 类型 标题 格式选项 下载最新的英语版本 日期
用户指南 Sample & Hold Glitch Reduction for Precision Outputs Design Guide 2013-12-10

支持和培训

可获得 TI 工程师技术支持的 TI E2E™ 论坛

查看全部论坛主题 查看英文版全部论坛主题

所有内容均由 TI 和社区贡献者按“原样”提供,并不构成 TI 规范。请参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持