CD74HC574
- 缓冲输入
- 通用三态输出使能控制
- 三态输出
- 总线驱动能力
- 当 VCC = 5V,CL = 15pF, TA = 25℃ 时的传播延迟典型值(时钟到 Q)= 15ns
- 扇出(在温度范围内)
- 标准输出:10 个 LSTTL 负载
- 总线驱动器输出:15 个 LSTTL 负载
- 宽工作温度范围:–55℃ 至 125℃
- 平衡的传播延迟及转换时间
- 与 LSTTL 逻辑 IC 相比,功耗显著降低
- HC 类型
- 2V 至 6V 工作电压
- 高抗噪性:当 VCC = 5V 时,NIL = 30%,NIH = VCC 的 30%
- HCT 类型
- 4.5V 至 5.5V 工作电压
- 直接 LSTTL 输入逻辑兼容性, VIL = 0.8V(最大值),VIH = 2V(最小值)
- CMOS 输入兼容性,当电压为 VOL、VOH 时,II ≤ 1µA
技术文档
未找到结果。请清除搜索并重试。
查看全部 16 设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
评估板
14-24-LOGIC-EVM — 采用 14 引脚至 24 引脚 D、DB、DGV、DW、DYY、NS 和 PW 封装的逻辑产品通用评估模块
14-24-LOGIC-EVM 评估模块 (EVM) 旨在支持采用 14 引脚至 24 引脚 D、DW、DB、NS、PW、DYY 或 DGV 封装的任何逻辑器件。
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
PDIP (N) | 20 | Ultra Librarian |
SOIC (DW) | 20 | Ultra Librarian |
订购和质量
包含信息:
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
包含信息:
- 制造厂地点
- 封装厂地点