CDCI6214EVM
CDCI6214 超低消費電力クロック・ジェネレータの評価基板
CDCI6214EVM
概要
CDCI6214 との通信に使用する I2C バス、複数の制御ピン、および電源にアクセスするためのインターフェイスです。エッジ接続可能な複数の SMA コネクタは 50Ω の機器を使用した測定を可能にし、オンボード終端はインピーダンスの大きいプローブの使用を可能にします。フレキシブルな複数の配線変更オプションを活用すると、プロトタイプ製作を迅速に実行できるように、この評価基板をさまざまな特定用途の要件に適応させることができます。
特長
- 超低消費電力動作
- 単一の高性能フェーズ・ロック・ループ
- 1.8V ~ 3.3V という複数の電源電圧を組み合わせた動作をサポート
- 2 ページの EEPROM を内蔵
- 個別の出力イネーブルと個別のステータス信号に対応する複数の汎用入出力
- 出力分周器の同期機能とデジタル遅延機能を搭載
- Micro USB ケーブル Digikey AE10418-ND
クロック・ジェネレータ
AC/DC および DC/DC コンバータ (FET 内蔵)
ESD 保護ダイオード
開始する
- CDCI6214EVM のご注文
- TICSPRO-SW のダウンロードとインストール
- CDCI6214EVM user's guide (英語) を読む
- TICSRPRO-SW を使用してレジスタを構成
購入と開発の開始
CDCI6214EVM — CDCI6214 超低消費電力クロック・ジェネレータの評価モジュール
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
TICSPRO-SW — TICS Pro GUI and Live Programming Tool for Clocking Devices
TICS Pro 1.7.7.9 installer binary for Windows operating system
製品
クロック・ジェネレータ
クロック・バッファ
発振器
クロック ジッタ クリーナ
クロック ネットワーク シンクロナイザ
RF PLL / シンセサイザ
ハードウェア開発
評価ボード
ドキュメント
TICS Pro 1.7.7.9 Release Notes
TICS Pro 1.7.7.9 Software Manifest
リリース情報
NOTE: v1.7.7.8 was withdrawn due to the installer being built with an older version of several profiles. v1.7.7.9 includes the correct files, and is otherwise identical to v1.7.7.8.
Bug Fixes
- Start Page: dimming improvements for unused input references, force FB config 1 only and require manual copying for FB config 2
- Validation Page: DPLL LOFL validation registers for FB2 are programmed for cases where FB2 is used
- ZDM Page: Added relative time calculations for DPLLx_PH_OFFSET
- Programming Page: Added DPLL loop filter register generator, clearly indicate ROM-only registers for post-EEPROM boot sequence
- LMK5B12212 will now calculate loop filter values
- LMK5B12212 and LMK5C12212A "Read Status" and "Read RO Regs" buttons fixed
- LMK5B12212 and LMK5C12212A corrected PLL1 VCO post-divider frequency on OUT0&1, OUT2&3 pages
- Improved accuracy of frequency error warnings
- Frequency Planner: OUT0/OUT1 CMOS and LDO voltage are now correctly set, REFx for OUT0 or OUT1 is now correctly set
- ZDM configuration now fails more gracefully for unsupported non-integer input/output attempts
Known Issues
- NEW: LMK5B and LMK5C family - In some cases, "Assign Selected VCO Settings to Device" and "Apply Output Clock Settings to Device" may need to be pressed twice for certain cascaded configurations to display correctly
- LMK5C33216 - When cascading from VCO3 to DPLL input, the divide value must manually be entered into DPLLx_REF5_RDIV as ( VCO3 output frequency / DPLLx TDC frequency )
- LMK05318 - In some cases, it is necessary to press "Calculate Frequency Plan" twice for correct VCO2 frequency. This issue is resolved in LMK05318B GUI.
- Burst mode page looping requires long delays to halt, and halting may crash the GUI. If possible, do not loop in burst mode.
- User Controls page can sometimes become desynchronized from Raw Registers and other pages. Refer to Raw Registers or other pages for correct values. Saving/Loading and Import/Export of register data is unaffected, and register data will still be written to and read from connected devices correctly.
技術資料
種類 | タイトル | 英語版のダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | EVM ユーザー ガイド (英語) | CDCI6214EVM User’s Guide (Rev. B) | 2018年 10月 25日 | |||
データシート | CDCI6214 PCIe 対応、4 つのプログラム可能出力と EEPROM 搭載の超低消費電力クロック ジェネレータ データシート (Rev. F 翻訳版) | PDF | HTML | 英語版 (Rev.F) | PDF | HTML | 2024年 2月 8日 | |
証明書 | CDCI6214EVM EU Declaration of Conformity (DoC) | 2019年 1月 2日 |