LM46001
- 24µA 稳压静态电流
- 可在轻负载条件下实现高效率(DCM 和 PFM)
- 符合 EN55022/CISPR 22 电磁干扰 (EMI) 标准
- 集成同步整流
- 可调开关频率:200kHz 至 2.2MHz(默认值 500kHz)
- 与外部时钟频率同步
- 内部补偿
- 与多种陶瓷、聚合物、钽和铝质电容器组合搭配使用时可保持稳定
- 电源正常指示
- 软启动至预偏置负载
- 内部软启动:4.1ms
- 可由外部电容器延长的软启动时间
- 输出电压跟踪功能
- 精确使能实现系统欠压闭锁 (UVLO)
- 具有断续模式的输出短路保护
- 过温保护
- 使用 LM46001 并借助 WEBENCH® 电源设计器创建定制设计方案
LM46001 调压器是一款易于使用的同步降压直流/直流转换器,能够驱动高达 1A 的负载电流,输入电压范围为 3.5V 至 60V。LM46001 以极小尺寸提供优异的效率、输出精度和压降电压。扩展系列能够以引脚到引脚兼容封装提供 0.5A 和 2A 负载电流选项。此器件采用峰值电流模式控制来实现简单控制环路补偿和逐周期电流限制。可选 功能 包括可编程开关频率、同步、电源正常标志、精确使能、内部软启动、可扩展软启动和跟踪,可为各种 应用提供灵活且易于使用的平台。轻负载下的DCM mode和自动降频模式可提升轻负载效率。此系列只需要很少的外部组件,而且引脚排列可实现简单且优化的 PCB 布局。保护 功能 包括热关断、VCC 欠压锁定、逐周期电流限制和输出短路保护。LM46001 器件采用 16 引线 HTSSOP 封装(PWP,6.6mm x 5.1mm x 1.2mm),引线间距为 0.65mm。该器件与 LM46000、LM46002、LM43603、LM43602、LM43601 和 LM43600 引脚对引脚兼容。
技术文档
未找到结果。请清除搜索并重试。
查看全部 31 设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
仿真模型
LM46001 Non-Inverting and Inverting PSpice Transient Model (Rev. A)
SLIM319A.ZIP (558 KB) - PSpice Model
仿真模型
LM46001 Unencrypted Non-Inverting and Inverting PSpice Transient Model (Rev. A)
SNVM726A.ZIP (7 KB) - PSpice Model
参考设计
TIDA-01056 — 用于在最大限度地减小 EMI 的同时优化供电效率的 20 位 1MSPS DAQ 参考设计
该适用于高性能数据采集 (DAQ) 系统的参考设计优化了功率级,以降低功耗并最大程度地减小开关稳压器的 EMI 影响(通过使用 LMS3635-Q1 降压转换器)。与 LM53635 降压转换器相比,该参考设计可在最轻负载电流下将效率提高 7.2%,从而实现 125.25dB 的 SFDR、99dB 的 SNR 和 16.1 的 ENOB。
参考设计
TIDA-01054 — 用于消除高性能 DAQ 系统中的 EMI 影响的多轨电源参考设计
TIDA-01054 参考设计采用 LM53635 降压转换器,可帮助消除 EMI 对高于 16 位的数据采集 (DAQ) 系统的性能降低影响。借助该降压转换器,设计人员可以将电源解决方案放置在靠近信号路径的位置,而不会产生不必要的 EMI 噪声降级,同时可以节省布板空间。该设计使用 20 位 1MSPS SAR ADC 支持 100.13dB 的系统 SNR 性能,这基本匹配使用外部电源时的 100.14dB SNR 性能。
参考设计
TIDA-01055 — 用于高性能 DAQ 系统的 ADC 电压基准缓冲器优化参考设计
适用于高性能 DAQ 系统的 TIDA-01055 参考设计优化了 ADC 基准缓冲器,以提高 SNR 性能并降低功耗(使用 TI OPA837 高速运算放大器)。该器件用于复合缓冲器配置,与传统运算放大器相比,将功耗降低了 22%。具有集成缓冲器的电压基准源通常缺少在高通道数系统中实现最佳性能所需的驱动强度。该参考设计能够驱动多个 ADC 并实现 15.77 位的系统 ENOB(使用 18 位 2MSPS SAR ADC)。
参考设计
TIDA-01057 — 用于最大限度提高 20 位 ADC 的信号动态范围以实现真正 10Vpp 差分输入的参考设计
This reference design is designed for high performance data acquisition(DAQ) systems to improve the dynamic range of 20 bit differential input ADCs. Many DAQ systems require the measurement capability at a wide FSR (Full Scale Range) in order to obtain sufficient signal dynamic range. Many earlier (...)
参考设计
TIDA-01051 — 优化 FPGA 利用率和自动测试设备数据吞吐量的参考设计
TIDA-01051 参考设计用于演示极高通道数数据采集 (DAQ) 系统(如用在自动测试设备 (ATE) 中的系统)经过优化的通道密度、集成、功耗、时钟分配和信号链性能。利用串行器(如 TI DS90C383B)将多个同步采样 ADC 输出与几个 LVDS 线结合,可显著减少主机 FPGA 必须处理的引脚数量。因此,单个 FPGA 可处理的 DAQ 通道数量大幅增加,而且电路板布线的复杂性也大大降低。
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
HTSSOP (PWP) | 16 | Ultra Librarian |
订购和质量
包含信息:
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
包含信息:
- 制造厂地点
- 封装厂地点