LP2996A
- VDDQ 最小值为 1.35V
- 拉电流和灌电流
- 低输出电压偏移
- 无需外部电阻
- 线性拓扑
- 挂起到 RAM (STR) 功能
- 低外部元件数
- 热关断
- -40°C 至 125°C 条件下推荐使用 LP2998/8Q
应用
- DDR1、DDR2、DDR3 和 DDR3L 端接电压
- FPGA
- 工业/医疗 PC
- SSTL-2 和 SSTL-3 端接
- HSTL 端接
All trademarks are the property of their respective owners.
LP2996A 线性稳压器的设计符合 DDR-SDRAM 端接的 JEDEC SSTL-2 规范。 此器件还支持 DDR2、DDR3 和 DDR3L VTT 总线端接,VDDQ 最小值为 1.35V。 此器件包含高速运算放大器,可提供出色的负载瞬变响应。 输出级可防止在 DDR-SDRAM 端接所需的应用中提供 1.5A 连续电流和最大 3A 的瞬态峰值电流时发生直通。 LP2996A 还包含一个 VSENSE 引脚(用于提供出色的负载调节),以及一个 VREF 输出(作为芯片组和 DIMM 的参考)。
LP2996A 的一个附加特性是具有一个低电平有效关断 (SD) 引脚,该引脚提供“挂起到 RAM”(STR) 功能。 当 SD 下拉时,VTT 输出将变为三态,并提供高阻抗输出,但 VREF 将保持有效。 在此模式下,可通过较低的静态电流获得节能优势。
要了解所有可用封装,请见数据表末尾的可订购产品附录。技术文档
未找到结果。请清除搜索并重试。
查看全部 2 类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | LP2996A DDR 终端稳压器 数据表 | PDF | HTML | 英语版 | PDF | HTML | 2014年 11月 11日 |
应用手册 | Limiting DDR Termination Regulators’ Inrush Current | 2016年 8月 23日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
评估板
LP2998EVAL — 用于 LP2998 的评估板
The LP2998 evaluation board is designed to provide the design Engineer with a fully functional prototype system in which to evaluate the LP2998 in both a static environment and with a complete memory system.
用户指南: PDF
参考设计
TIDA-010011 — 适用于保护继电器处理器模块的高效电源架构参考设计
This reference design showcases various power architectures for generating multiple voltage rails for an application processor module, requiring >1A load current and high efficiency . The required power supply is generated using 5-, 12- or 24-V DC input from the backplane. Power supplies are (...)
原理图: PDF
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
HSOIC (DDA) | 8 | Ultra Librarian |
订购和质量
包含信息:
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
包含信息:
- 制造厂地点
- 封装厂地点
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。