SN65MLVD040
- 低压差分 30Ω 至 55Ω 线路驱动器和接收器,适用于高达 250Mbps 的信号传输速率(1)、高达 125MHz 的时钟频率
- 符合或超出 M-LVDS 标准 TIA/EIA-899,适用于多点数据交换
- 可控的驱动器输出电压转换时间可改进信号质量
- –1V 至 3.4V 共模电压范围允许在 2V 接地噪声下传输数据
- 总线引脚在禁用驱动器或 VCC ≤ 1.5V 时具有高阻抗
- 每个驱动器和接收器均可独立启用
- 增强型 ESD 保护:针对所有引脚的 7kV HBM
- 48 引脚 7 X 7 QFN (RGZ)
- M-LVDS 总线加电/断电无干扰
SN65MLVD040 提供四个半双工收发器,用于发送和接收多点低压差分信号,并且完全符合 TIA/EIA-899 (M-LVDS) 标准,这些收发器经过优化,可在高达 250Mbps 的信号传输速率下运行。驱动器输出可支持具有低至 30Ω 负载的多点总线,并包含受控转换时间,从而允许背板传输线路的残桩。
M-LVDS 标准定义了两种接收器类型,即 1 类和 2 类。1 类接收器的阈值以零为中心,迟滞为 25mV,可防止输入丢失时出现输出振荡;2 类接收器使用偏移阈值实现失效防护。xFSEN 引脚用于为每个通道选择 1 类和 2 类接收器。此外,驱动器上升和下降时间介于 1ns 和 2ns 之间,符合 M-LVDS 标准,可提供 250Mbps 的运行速度,同时还可适应总线上的残桩。接收器输出受压摆率控制,以减小与大电流浪涌相关的 EMI 和串扰影响。M-LVDS 标准允许在总线上使用 32 个节点,从而为可以容忍较低共模或需要更高信号传输速率的 RS-485 提供高速替代方案。
驱动器逻辑输入和接收器逻辑输出分别位于单独的引脚上,而不是像在某些收发器设计中那样连接在一起。驱动器具有单独的使能端 (DE),接收器也具有单独的使能端 (RE)。通过这种单独的逻辑输入、逻辑输出和使能引脚布置,支持通信时监听操作。这些器件的额定工作温度范围为 -40°C 至 85°C。
您可能感兴趣的相似产品
功能与比较器件相似
技术文档
类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | SN65MLVD040 4 通道半双工 M-LVDS 线路收发器 数据表 (Rev. A) | PDF | HTML | 英语版 (Rev.A) | PDF | HTML | 2024年 3月 1日 |
应用手册 | AN-1926:M-LVDS 简介及其时钟和数据分配应用 (Rev. C) | PDF | HTML | 英语版 (Rev.C) | PDF | HTML | 2023年 7月 5日 | |
应用简报 | How Far, How Fast Can You Operate MLVDS? | 2018年 8月 6日 | ||||
应用手册 | SPI-Based Data Acquisition/Monitor Using the TLC2551 Serial ADC (Rev. A) | 2001年 11月 20日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
TINA-TI — 基于 SPICE 的模拟仿真程序
TINA-TI 安装需要大约 500MB。直接安装,如果想卸载也很容易。我们相信您肯定会爱不释手。
TINA 是德州仪器 (TI) 专有的 DesignSoft 产品。该免费版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。
如需获取可用 TINA-TI 模型的完整列表,请参阅:SpiceRack - 完整列表
需要 HSpice (...)
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
VQFN (RGZ) | 48 | Ultra Librarian |
订购和质量
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
- 制造厂地点
- 封装厂地点
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。