CDCE949 および CDCEL949 は、モジュラー PLL ベースの低コストで高性能なプログラマブルクロックシンセサイザ、逓倍器、および分周器です。これらのデバイスは、単一の入力周波数から最大 9 個の出力クロックを生成します。それぞれの出力は、最大 4 つの個別に構成可能な PLL を使用し、システム内で最高 230MHz まで、どのようなクロック周波数にでもプログラムできます。
CDCEx949 には独立した出力電源ピン (VDDOUT) があります。CDCEL949 では 1.8V、CDCE949 では 2.5V~3.3V です。
入力には外付けの水晶振動子、またはLVCMOSクロック信号を接続できます。外付けの水晶振動子を使用する場合、ほとんどのアプリケーションではオンチップの負荷コンデンサだけで十分です。負荷コンデンサの値は、0~20pF の範囲でプログラム可能です。さらに、オンチップの VCXO を選択でき、出力周波数と外部の制御信号、すなわち PWM 信号とを同期できます。
大きな M/N 分周比により、オーディオまたはビデオ、ネットワーク (WLAN、Bluetooth、イーサネット、GPS)、またはインターフェイス (USB、IEEE1394、メモリスティック) の 0ppm のクロックを、たとえば 27MHz のリファレンス入力周波数から生成できます。
すべての PLL はスペクトラム拡散クロッキング (SSC) をサポートします。センタースプレッドおよびダウンスプレッド クロッキングの SSC を使用できます。これは電磁干渉 (EMI) を低減するための一般的な手法です。
PLL周波数と分周値の設定に基づいて内部のループ フィルタ コンポーネントを自動的に調整することにより、高い安定性を実現し、各PLLのジッタ伝達特性を最適化します。
このデバイスは不揮発性 EEPROM のプログラミングをサポートしているため、アプリケーションに応じて簡単にカスタマイズ可能です。CDCEx949 は工場出荷時にあらかじめデフォルト設定済みです。各種のアプリケーション構成に応じて PCB 組み立て前に再プログラム可能したり、システム内プログラミングにより再プログラムしたりできます。すべてのデバイス設定は、2線式シリアル インターフェイスのSDAおよびSCLバスでプログラムできます。
CDCE949 および CDCEL949 は、モジュラー PLL ベースの低コストで高性能なプログラマブルクロックシンセサイザ、逓倍器、および分周器です。これらのデバイスは、単一の入力周波数から最大 9 個の出力クロックを生成します。それぞれの出力は、最大 4 つの個別に構成可能な PLL を使用し、システム内で最高 230MHz まで、どのようなクロック周波数にでもプログラムできます。
CDCEx949 には独立した出力電源ピン (VDDOUT) があります。CDCEL949 では 1.8V、CDCE949 では 2.5V~3.3V です。
入力には外付けの水晶振動子、またはLVCMOSクロック信号を接続できます。外付けの水晶振動子を使用する場合、ほとんどのアプリケーションではオンチップの負荷コンデンサだけで十分です。負荷コンデンサの値は、0~20pF の範囲でプログラム可能です。さらに、オンチップの VCXO を選択でき、出力周波数と外部の制御信号、すなわち PWM 信号とを同期できます。
大きな M/N 分周比により、オーディオまたはビデオ、ネットワーク (WLAN、Bluetooth、イーサネット、GPS)、またはインターフェイス (USB、IEEE1394、メモリスティック) の 0ppm のクロックを、たとえば 27MHz のリファレンス入力周波数から生成できます。
すべての PLL はスペクトラム拡散クロッキング (SSC) をサポートします。センタースプレッドおよびダウンスプレッド クロッキングの SSC を使用できます。これは電磁干渉 (EMI) を低減するための一般的な手法です。
PLL周波数と分周値の設定に基づいて内部のループ フィルタ コンポーネントを自動的に調整することにより、高い安定性を実現し、各PLLのジッタ伝達特性を最適化します。
このデバイスは不揮発性 EEPROM のプログラミングをサポートしているため、アプリケーションに応じて簡単にカスタマイズ可能です。CDCEx949 は工場出荷時にあらかじめデフォルト設定済みです。各種のアプリケーション構成に応じて PCB 組み立て前に再プログラム可能したり、システム内プログラミングにより再プログラムしたりできます。すべてのデバイス設定は、2線式シリアル インターフェイスのSDAおよびSCLバスでプログラムできます。