可提供此产品的更新版本

open-in-new 比较替代产品
功能优于所比较器件的普遍直接替代产品
TLV9102 正在供货 双路、16V、1.1MHz、低功耗运算放大器 Pin-to-pin upgrade with improved performance: lower Vos(1.5mV), higher slew rate(4.5V/us) and output current(80mA)

产品详情

Number of channels 2 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 15.5 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 4.75 Rail-to-rail In to V-, Out GBW (typ) (MHz) 1.4 Slew rate (typ) (V/µs) 1.1 Vos (offset voltage at 25°C) (max) (mV) 3 Iq per channel (typ) (mA) 0.38 Vn at 1 kHz (typ) (nV√Hz) 22 Rating Catalog Operating temperature range (°C) -40 to 85 Offset drift (typ) (µV/°C) 1.3 Input bias current (max) (pA) 2 CMRR (typ) (dB) 83 Iout (typ) (A) 0.021 Architecture CMOS Input common mode headroom (to negative supply) (typ) (V) -0.4 Input common mode headroom (to positive supply) (typ) (V) -1.9 Output swing headroom (to negative supply) (typ) (V) 0.1 Output swing headroom (to positive supply) (typ) (V) -0.13
Number of channels 2 Total supply voltage (+5 V = 5, ±5 V = 10) (max) (V) 15.5 Total supply voltage (+5 V = 5, ±5 V = 10) (min) (V) 4.75 Rail-to-rail In to V-, Out GBW (typ) (MHz) 1.4 Slew rate (typ) (V/µs) 1.1 Vos (offset voltage at 25°C) (max) (mV) 3 Iq per channel (typ) (mA) 0.38 Vn at 1 kHz (typ) (nV√Hz) 22 Rating Catalog Operating temperature range (°C) -40 to 85 Offset drift (typ) (µV/°C) 1.3 Input bias current (max) (pA) 2 CMRR (typ) (dB) 83 Iout (typ) (A) 0.021 Architecture CMOS Input common mode headroom (to negative supply) (typ) (V) -0.4 Input common mode headroom (to positive supply) (typ) (V) -1.9 Output swing headroom (to negative supply) (typ) (V) 0.1 Output swing headroom (to positive supply) (typ) (V) -0.13
PDIP (P) 8 92.5083 mm² 9.81 x 9.43 SOIC (D) 8 29.4 mm² 4.9 x 6
  • 轨到轨输出摆幅
  • 适用于 2kΩ 和 600Ω 负载
  • 高压增益:126dB
  • 低输入失调电压:3mV
  • 低失调电压漂移:1.3µV/°C
  • 超低输入偏置电流:2fA
  • 低电压噪声:22nV/√Hz
  • 输入共模范围包括 V–
  • 工作电源电压范围为 4.75V 至 15.5V
  • ISS = 400µA/放大器;与 V+ 无关
  • 压摆率:1.1V/µs
  • 轨到轨输出摆幅
  • 适用于 2kΩ 和 600Ω 负载
  • 高压增益:126dB
  • 低输入失调电压:3mV
  • 低失调电压漂移:1.3µV/°C
  • 超低输入偏置电流:2fA
  • 低电压噪声:22nV/√Hz
  • 输入共模范围包括 V–
  • 工作电源电压范围为 4.75V 至 15.5V
  • ISS = 400µA/放大器;与 V+ 无关
  • 压摆率:1.1V/µs

双通道 LMC662 和四通道 LMC660 (LMC66x) 是 CMOS 运算放大器,由单电源供电,并采用 TI 先进的 CMOS 工艺制造。该器件的工作电压范围为 5V 至 15V,除了输入共模范围(包括接地)外,还具有轨到轨输出摆幅。本设计中不存在过去 CMOS 放大器的性能限制问题。输入失调电压 (VOS)、失调电压偏移、宽带噪声以及实际负载(2kΩ 和 600Ω)中的电压增益均等于或优于公认的双极等效值。

双通道 LMC662 和四通道 LMC660 (LMC66x) 是 CMOS 运算放大器,由单电源供电,并采用 TI 先进的 CMOS 工艺制造。该器件的工作电压范围为 5V 至 15V,除了输入共模范围(包括接地)外,还具有轨到轨输出摆幅。本设计中不存在过去 CMOS 放大器的性能限制问题。输入失调电压 (VOS)、失调电压偏移、宽带噪声以及实际负载(2kΩ 和 600Ω)中的电压增益均等于或优于公认的双极等效值。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 3
类型 标题 下载最新的英语版本 日期
* 数据表 LMC66x CMOS 双通道运算放大器 数据表 (Rev. D) PDF | HTML 英语版 (Rev.D) PDF | HTML 2024年 3月 7日
电子书 The Signal e-book: 有关运算放大器设计主题的博客文章汇编 英语版 2018年 1月 31日
应用手册 Effect of Heavy Loads on Accuracy and Linearity of Op Amp Circuits (Rev. B) 2013年 4月 22日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

AMP-PDK-EVM — 放大器高性能开发套件评估模块

放大器高性能开发套件 (PDK) 是一款用于测试常见运算放大器参数的评估模块 (EVM) 套件,与大多数运算放大器和比较器均兼容。该 EVM 套件提供了一个主板,主板上具有多个插槽式子卡选项以满足封装需求,使工程师能够快速评估和验证器件性能。

AMP-PDK-EVM 套件支持五种常用的业界通用封装,包括:

  • D(SOIC-8 和 SOIC-14)
  • PW (TSSOP-14)
  • DGK (VSSOP-8)
  • DBV(SOT23-5 和 SOT23-6)
  • DCK(SC70-5 和 SC70-6)
用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
评估板

DIP-ADAPTER-EVM — DIP 适配器评估模块

借助 DIP-Adapter-EVM 加快运算放大器的原型设计和测试,该 EVM 有助于快速轻松地连接小型表面贴装 IC 并且价格低廉。您可以使用随附的 Samtec 端子板连接任何受支持的运算放大器,或者将这些端子板直接连接至现有电路。

DIP-Adapter-EVM 套件支持六种常用的业界通用封装,包括:

  • D 和 U (SOIC-8)
  • PW (TSSOP-8)
  • DGK(MSOP-8、VSSOP-8)
  • DBV(SOT23-6、SOT23-5 和 SOT23-3)
  • DCK(SC70-6 和 SC70-5)
  • DRL (SOT563-6)
用户指南: PDF
TI.com 上无现货
评估板

DUAL-DIYAMP-EVM — 双通道通用自制 (DIY) 放大器电路评估模块

DUAL-DIYAMP-EVM 是独特的评估模块 (EVM) 系列,可为工程师和 DIY 爱好者提供现实生活中的放大器电路,使您能够快速完成设计概念评估和仿真验证。它专为采用行业标准 SOIC-8 封装的双封装运算放大器而设计。它可实现各种电路配置,例如反相和同相放大器、Sallen Key 滤波器、多反馈滤波器、具有基准缓冲器的差动放大器、具有双反馈的 RISO、单端输入至差动输出、差动输入至差动输出、2 个运算放大器仪表放大器和并联运算放大器。

DUAL-DIYAMP-EVM 系列可实现快速、方便的原型设计,并且使用常用的 0805 或 0603 (...)
用户指南: PDF
TI.com 上无现货
仿真模型

LMC662 PSPICE Model

SNOM170.ZIP (3 KB) - PSpice Model
计算工具

ANALOG-ENGINEER-CALC — 模拟工程师计算器

模拟工程师计算器旨在加快模拟电路设计工程师经常使用的许多重复性计算。该基于 PC 的工具提供图形界面,其中显示各种常见计算的列表(从使用反馈电阻器设置运算放大器增益到为稳定模数转换器 (ADC) 驱动器缓冲器电路选择合适的电路设计元件)。除了可用作单独的工具之外,该计算器还能够很好地与模拟工程师口袋参考书中所述的概念配合使用。
设计工具

CIRCUIT060013 — 采用 T 网络反馈电路的反相放大器

该设计将输入信号 VIN 反相并应用 1000V/V 或 60dB 的信号增益。具有 T 反馈网络的反相放大器可用于获得高增益,而无需 R4 具有很小的值或反馈电阻器具有很大的值。
设计工具

CIRCUIT060015 — 可调节基准电压电路

该电路结合了一个反相和同相放大器,可使基准电压在正负输入电压范围内进行调节。可通过增加增益来提高最大负基准电压电平。
设计工具

CIRCUIT060074 — 采用比较器的高侧电流检测电路

该高侧电流检测解决方案使用一个具有轨到轨输入共模范围的比较器,如果负载电流上升至超过 1A,则在比较器输出端 (COMP OUT) 产生过流警报 (OC-Alert) 信号。该实现中的 OC-Alert 信号低电平有效。因此,当超过 1A 阈值后,比较器输出变为低电平。实现了迟滞,使得当负载电流减小至 0.5 A(减少 50%)时,OC-Alert 将返回到逻辑高电平状态。该电路使用漏极开路输出比较器,从而对输出高逻辑电平进行电平转换,以控制数字逻辑输入引脚。对于需要驱动 MOSFET 开关栅极的应用,最好使用具有推挽输出的比较器。
模拟工具

PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
模拟工具

TINA-TI — 基于 SPICE 的模拟仿真程序

TINA-TI 提供了 SPICE 所有的传统直流、瞬态和频域分析以及更多。TINA 具有广泛的后处理功能,允许您按照希望的方式设置结果的格式。虚拟仪器允许您选择输入波形、探针电路节点电压和波形。TINA 的原理图捕获非常直观 - 真正的“快速入门”。

TINA-TI 安装需要大约 500MB。直接安装,如果想卸载也很容易。我们相信您肯定会爱不释手。

TINA 是德州仪器 (TI) 专有的 DesignSoft 产品。该免费版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。

如需获取可用 TINA-TI 模型的完整列表,请参阅:SpiceRack - 完整列表 

需要 HSpice (...)

用户指南: PDF
英语版 (Rev.A): PDF
封装 引脚 CAD 符号、封装和 3D 模型
PDIP (P) 8 Ultra Librarian
SOIC (D) 8 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频