データシート
TPS28225-Q1
- 車載アプリケーション向けに認定済み
- 2 つの N チャネル MOSFET を 14ns の適応型デッド・タイムで駆動
- 広いゲート駆動電圧範囲:4.5V~8.8V (7V~8V で最大効率)
- 広いパワー・システム・トレイン入力電圧範囲:3V~27V
- 広い PWM 入力信号範囲:2V~13.2V の振幅
- 1 相あたり 40A 以上の電流で MOSFET を駆動可能
- 高周波動作:14ns の伝播遅延、10ns の立ち上がり / 立ち下がり時間により、 最大 2MHz の FSW を実現
- 30ns 未満の入力 PWM パルスを伝搬可能
- ローサイド・ドライバ・シンク・オン抵抗 (0.4Ω) により、dV/dt に関連する貫通電流を防止
- パワー段をシャットダウンするための 3 ステート PWM 入力
- 同じピンを共有する省スペースのイネーブル (入力) 信号とパワー・グッド (出力) 信号
- サーマル・シャットダウン
- UVLO 保護
- 内蔵ブートストラップ・ダイオード
- 安価な SOIC-8 パッケージと放熱性に優れた 3mm × 3mm VSON-8 パッケージ
- 一般的な 3 ステート入力ドライバに対する高性能な代替品
TPS28225-Q1 は、適応型デッド・タイム制御機能を備えた、N チャネル相補型パワー MOSFET 用の高速ドライバです。さまざまな種類の 1 相および多相の高電流 DC-DC コンバータとともに使用できるよう最適化されています。TPS28225-Q1 は高効率であり、小さいソリューション・サイズと EMI 放射を特長としています。
TPS28225-Q1 デバイスは、最大 8.8V のゲート駆動電圧、14ns の適応型デッド・タイム制御、14ns の伝播遅延、2A ソース / 4A シンクの高電流駆動能力などの優れた機能を備えています。ローサイド・ゲート・ドライバの 0.4Ω のインピーダンスによってパワー MOSFET のゲートをスレッショルド未満に保持し、高い dV/dt でノードが遷移した場合でも貫通電流が生じないようにしています。ブートストラップ・コンデンサは内蔵ダイオードで充電されるため、N チャネル MOSFET をハーフブリッジ構成で使用できます。
TPS28225-Q1 は安価な SOIC-8 パッケージと、放熱性に優れた小型 VSON パッケージで供給されます。本ドライバは –40℃~105℃の温度範囲で動作するように設計されており、接合部温度の絶対最大定格は 150℃です。
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
6 をすべて表示 種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | TPS28225-Q1 車載用、高周波、4A シンク、同期 MOSFET ドライバ データシート (Rev. D 翻訳版) | PDF | HTML | 英語版 (Rev.D) | PDF | HTML | 2022年 2月 22日 |
アプリケーション・ノート | Using Half-Bridge Gate Driver to Achieve 100% Duty Cycle for High Side FET | PDF | HTML | 2024年 3月 25日 | |||
アプリケーション・ノート | Bootstrap Circuitry Selection for Half Bridge Configurations (Rev. A) | PDF | HTML | 2023年 9月 8日 | |||
アプリケーション概要 | External Gate Resistor Selection Guide (Rev. A) | 2020年 2月 28日 | ||||
アプリケーション概要 | Understanding Peak IOH and IOL Currents (Rev. A) | 2020年 2月 28日 | ||||
その他の技術資料 | Fundamentals of MOSFET and IGBT Gate Driver Circuits (Replaces SLUP169) (Rev. A) | 2018年 10月 29日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
SOIC (D) | 8 | Ultra Librarian |
VSON (DRB) | 8 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。