ADC32RF44
- 14 位双通道 2.6GSPS ADC
- 本底噪声:–154.2dBFS/Hz
- 射频 (RF) 输入支持的频率最高可达 4.0GHz
- 孔径抖动:90fs
- 通道隔离:fIN = 1.8GHz 时为 95dB
- 频谱性能(fIN = 900MHz,–2dBFS):
- SNR:61.2dBFS
- SFDR:65dBc(HD2、HD3)
- SFDR:79dBc(最严重毛刺)
- 频谱性能(fIN = 1.85GHz,–2dBFS):
- SNR:58.3dBFS
- SFDR:69dBc(HD2、HD3)
- SFDR:74dBc(最严重毛刺)
- 片上数字下变频器:
- 最多 4 个下变频器 (DDC)(双频带模式)
- 每个 DDC 最多配有 3 个独立数控振荡器 (NCO)
- 提供过压保护的片上输入钳位
- 带有报警引脚的可编程片上功率检测器,支持自动增益控制 (AGC)
- 片上抖动
- 片上输入端接电阻
- 输入满量程:1.35 VPP
- 支持多芯片同步
- JESD204B 接口:
- 基于子类 1 的确定性延迟
- 12.5Gbps 时每条通道具有 4 条信道
- 功率耗散:2.6GSPS 时为 2.95W/通道
- 72 引脚超薄型四方扁平无引线 (VQFN) 封装 (10mm × 10mm)
ADC32RF44 器件是一款 14 位 2.6GSPS 双通道模数转换器 (ADC),支持输入频率高达 4GHz 及以上的射频采样。ADC32RF44 专为高信噪比 (SNR) 设计,其噪声频谱密度为 –154.2dBFS/Hz,并可在较大输入频率范围提供动态范围和通道隔离。经缓冲的模拟输入配有片上端接电阻,可在较宽频率范围内提供统一输入阻抗并最大程度地降低采样和保持毛刺脉冲能量。
每个 ADC 通道均可连接到一个双频带数字下变频器 (DDC),每个 DDC 最多连接三个独立的 16 位数控振荡器 (NCO) 用于相位相干跳频。此外,ADC 还配有前端峰值和 RMS 功率检测器及报警功能,用以支持外部自动增益控制 (AGC) 算法。
ADC32RF44 支持具有基于子类 1 确定性延迟的 JESD204B 串行接口,其数据速率高达 12.5Gbps,每个 ADC 最多具有四条信道。该器件采用 72 引脚 VQFN 封装 (10mm × 10mm),支持工业级温度范围(-40℃ 至 +85°C)。
技术文档
类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | ADC32RF44 双通道 14 位 2.6GSPS 模数转换器 数据表 (Rev. A) | PDF | HTML | 英语版 (Rev.A) | PDF | HTML | 2017年 6月 22日 |
EVM 用户指南 | ADC32RFxxEVM User's Guide (Rev. E) | 2020年 1月 31日 | ||||
应用手册 | Spurs Analysis in the RF Sampling ADC | 2018年 2月 9日 | ||||
应用手册 | Configuration Files for ADC32RF45, ADC32RF83, and ADC32RF80 (Rev. B) | 2017年 9月 5日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
SBAC187 — KCU105 + ADC32RF44 Design Firmware
支持的产品和硬件
产品
高速 ADC (≥10MSPS)
硬件开发
评估板
TI204C-IP — Request for JESD204 rapid design IP
The JESD204 rapid design IP has been designed to enable FPGA engineers to achieve an accelerated path to a working JESD204 system. The IP has been architected in a way that downstream digital processing and other application logic are isolated from most of the performance- and timing-critical (...)
支持的产品和硬件
产品
高速 DAC (> 10MSPS)
发送器
接收器
高速 ADC (≥10MSPS)
射频采样收发器
SBAC148 — ADC32RFxxEVM SPI GUI Installer
支持的产品和硬件
产品
接收器
高速 ADC (≥10MSPS)
硬件开发
评估板
FREQ-DDC-FILTER-CALC — RF-Sampling Frequency Planner, Analog Filter, and DDC Excel Calculator
This Excel calculator provides system designers a way to simplify the design and debugging of direct RF-sampling receivers. It offers three functions: frequency planning, analog filtering, and decimation filter spur location.
In the concept phase, a frequency-planning tool enables fine tuning of (...)
支持的产品和硬件
产品
接收器
高速 ADC (≥10MSPS)
射频采样收发器
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 | 引脚 | CAD 符号、封装和 3D 模型 |
---|---|---|
VQFNP (RMP) | 72 | Ultra Librarian |
订购和质量
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
- 制造厂地点
- 封装厂地点
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。