SN74AVCH2T45

正在供货

具有可配置电压转换和 3 态输出的双位双电源总线收发器

可提供此产品的更新版本

open-in-new 比较替代产品
功能优于所比较器件的普遍直接替代产品
SN74AXCH2T45 正在供货 具有总线保持电流的 2 位 0.65V 至 3.6V AXC 双电源总线收发器 Pin-to-pin upgrade with a wider voltage range and improved performance

产品详情

Technology family AVC Applications GPIO, I2S Bits (#) 2 High input voltage (min) (V) 0.8 High input voltage (max) (V) 3.6 Vout (min) (V) 1.2 Vout (max) (V) 3.6 Data rate (max) (Mbps) 500 IOH (max) (mA) -12 IOL (max) (mA) 12 Supply current (max) (µA) 20 Features Bus-hold, Overvoltage tolerant inputs, Partial power down (Ioff) Input type Standard CMOS Output type Balanced CMOS, Push-Pull Rating Catalog Operating temperature range (°C) -40 to 85
Technology family AVC Applications GPIO, I2S Bits (#) 2 High input voltage (min) (V) 0.8 High input voltage (max) (V) 3.6 Vout (min) (V) 1.2 Vout (max) (V) 3.6 Data rate (max) (Mbps) 500 IOH (max) (mA) -12 IOL (max) (mA) 12 Supply current (max) (µA) 20 Features Bus-hold, Overvoltage tolerant inputs, Partial power down (Ioff) Input type Standard CMOS Output type Balanced CMOS, Push-Pull Rating Catalog Operating temperature range (°C) -40 to 85
DSBGA (YZP) 8 2.8125 mm² 2.25 x 1.25 SSOP (DCT) 8 11.8 mm² 2.95 x 4 VSSOP (DCU) 8 6.2 mm² 2 x 3.1
  • 采用德州仪器 (TI) NanoFree™ 封装
  • VCC 隔离
  • 2 轨设计
  • I/O 可承受 4.6V 的电压
  • 局部省电模式运行
  • 总线保持数据输入
  • 最大数据速率
    • 500Mbps(1.8V 至 3.3V)
    • 320Mbps(< 1.8V 至 3.3V)
    • 320Mbps(电平转换至 2.5V 或 1.8V)
    • 280Mbps(电平转换至 1.5V)
    • 240Mbps(电平转换至 1.2V)
  • 闩锁性能超过 100mA,符合 JESD 78 II 类规范的要求
  • ESD 保护性能超过 JESD 22 规范要求
  • 采用德州仪器 (TI) NanoFree™ 封装
  • VCC 隔离
  • 2 轨设计
  • I/O 可承受 4.6V 的电压
  • 局部省电模式运行
  • 总线保持数据输入
  • 最大数据速率
    • 500Mbps(1.8V 至 3.3V)
    • 320Mbps(< 1.8V 至 3.3V)
    • 320Mbps(电平转换至 2.5V 或 1.8V)
    • 280Mbps(电平转换至 1.5V)
    • 240Mbps(电平转换至 1.2V)
  • 闩锁性能超过 100mA,符合 JESD 78 II 类规范的要求
  • ESD 保护性能超过 JESD 22 规范要求

这款 2 位同相总线收发器使用两个独立的可配置电源轨。A 端口用于跟踪 VCCA,可支持 1.2V 至 3.6V 范围内的任何电源电压。B 端口用于跟踪 VCCB,可支持 1.2V 至 3.6V 范围内的任何电源电压。因此可在 1.2V、1.5V、1.8V、2.5V 和 3.3V 电压节点之间进行通用的低压双向转换和电平转换。

SN74AVCH2T45 旨在实现两条数据总线间的异步通信。方向控制(DIR 引脚)输入的逻辑电平会激活 B 端口或 A 端口输出。当 B 端口输出被激活时,此器件将数据从 A 总线发送到 B 总线,而当 A 端口输出被激活时,此器件将数据从 B 总线发送到 A 总线。SN74AVCH2T45 具备有源总线保持电路会将未使用或未驱动的输入保持在有效逻辑状态。TI 不建议在总线保持电路上使用上拉或下拉电阻。

该器件专用于使用 Ioff 的局部断电应用。Ioff 电路可禁用输出,以防在器件断电时电流回流对器件造成损坏。VCC 隔离特性可确保当任一 VCC 输入接地时,两个输出都处于高阻抗状态。上电侧的总线保持电路始终保持有效状态。

有源总线保持电路会将未使用或未驱动的输入保持在有效逻辑状态。NanoFree 封装技术是 IC 封装概念的一项重大突破,它将硅晶片用作封装。

这款 2 位同相总线收发器使用两个独立的可配置电源轨。A 端口用于跟踪 VCCA,可支持 1.2V 至 3.6V 范围内的任何电源电压。B 端口用于跟踪 VCCB,可支持 1.2V 至 3.6V 范围内的任何电源电压。因此可在 1.2V、1.5V、1.8V、2.5V 和 3.3V 电压节点之间进行通用的低压双向转换和电平转换。

SN74AVCH2T45 旨在实现两条数据总线间的异步通信。方向控制(DIR 引脚)输入的逻辑电平会激活 B 端口或 A 端口输出。当 B 端口输出被激活时,此器件将数据从 A 总线发送到 B 总线,而当 A 端口输出被激活时,此器件将数据从 B 总线发送到 A 总线。SN74AVCH2T45 具备有源总线保持电路会将未使用或未驱动的输入保持在有效逻辑状态。TI 不建议在总线保持电路上使用上拉或下拉电阻。

该器件专用于使用 Ioff 的局部断电应用。Ioff 电路可禁用输出,以防在器件断电时电流回流对器件造成损坏。VCC 隔离特性可确保当任一 VCC 输入接地时,两个输出都处于高阻抗状态。上电侧的总线保持电路始终保持有效状态。

有源总线保持电路会将未使用或未驱动的输入保持在有效逻辑状态。NanoFree 封装技术是 IC 封装概念的一项重大突破,它将硅晶片用作封装。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 19
类型 标题 下载最新的英语版本 日期
* 数据表 SN74AVCH2T45 具有可配置电平转换和三态输出的 2 位 2 电源总线收发器 数据表 (Rev. I) PDF | HTML 英语版 (Rev.I) PDF | HTML 2025年 2月 28日
应用手册 原理图检查清单 - 使用自动双向转换器进行设计的指南 PDF | HTML 英语版 PDF | HTML 2024年 12月 3日
应用手册 原理图检查清单 - 使用固定或方向控制转换器进行设计的指南 PDF | HTML 英语版 PDF | HTML 2024年 10月 3日
应用手册 Understanding Transient Drive Strength vs. DC Drive Strength in Level-Shifters (Rev. A) PDF | HTML 2024年 7月 3日
应用手册 了解 CMOS 输出缓冲器中的瞬态驱动强度与直流驱动强度 PDF | HTML 最新英语版本 (Rev.A) PDF | HTML 2024年 5月 15日
选择指南 Voltage Translation Buying Guide (Rev. A) 2021年 4月 15日
选择指南 Logic Guide (Rev. AB) 2017年 6月 12日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
应用手册 Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards (Rev. B) 2015年 4月 30日
选择指南 逻辑器件指南 2014 (Rev. AA) 最新英语版本 (Rev.AB) 2014年 11月 17日
用户指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
应用手册 选择正确的电平转换解决方案 (Rev. A) 英语版 (Rev.A) 2006年 3月 23日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
更多文献资料 LCD Module Interface Application Clip 2003年 5月 9日
用户指南 AVC Advanced Very-Low-Voltage CMOS Logic Data Book, March 2000 (Rev. C) 2002年 8月 20日
更多文献资料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
应用手册 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
应用手册 Dynamic Output Control (DOC) Circuitry Technology And Applications (Rev. B) 1999年 7月 7日
应用手册 AVC Logic Family Technology and Applications (Rev. A) 1998年 8月 26日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

5-8-LOGIC-EVM — 支持 5 至 8 引脚 DCK、DCT、DCU、DRL 和 DBV 封装的通用逻辑评估模块

灵活的 EVM 设计用于支持具有 5 至 8 引脚数且采用 DCK、DCT、DCU、DRL 或 DBV 封装的任何器件。
用户指南: PDF
TI.com 上无现货
评估板

AVCLVCDIRCNTRL-EVM — 适用于方向控制双向转换器件、支持 AVC 和 LVC 的通用 EVM

该通用 EVM 旨在支持 1、2、4 和 8 通道 LVC 和 AVC 方向控制转换器件。它还以相同数量的通道支持总线保持和汽车 Q1 器件。AVC 是低电压转换器件,具有 12mA 的较低驱动强度。LVC 是 1.65 至 5.5V 的较高电压转换器件,具有 32mA 的较高驱动强度。

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
仿真模型

SN74AVCH2T45 IBIS Model (Rev. B)

SCEM433B.ZIP (118 KB) - IBIS Model
封装 引脚 CAD 符号、封装和 3D 模型
DSBGA (YZP) 8 Ultra Librarian
SSOP (DCT) 8 Ultra Librarian
VSSOP (DCU) 8 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频