硬件开发
开发套件
EVMK2GX — 66AK2Gx 1GHz 评估模块
该参考设计基于 66AK2Gx 多核 DSP + ARM 处理器片上系统 (SoC),介绍了在高可靠性应用中有关支持错误校正码 (ECC) 的双通道数据速率 (DDR) 存储器接口的系统考虑事项。 它允许开发人员通过讨论系统接口、电路板硬件、软件、吞吐量性能和诊断程序,快速实施基于高可靠性解决方案。
该参考设计基于 66AK2Gx 多核 DSP + ARM 处理器片上系统 (SoC),介绍了在高可靠性应用中有关支持错误校正码 (ECC) 的双通道数据速率 (DDR) 存储器接口的系统考虑事项。 它允许开发人员通过讨论系统接口、电路板硬件、软件、吞吐量性能和诊断程序,快速实施基于高可靠性解决方案。
下载现成的系统文件,加快您的设计过程。
在设计中包括 TI 产品和可能的替代产品。
| 顶层文档 | 类型 | 标题 | 格式选项 | 下载最新的英语版本 | 日期 | |
|---|---|---|---|---|---|---|
| * | 设计指南 | 用于在基于 66AK2Gx 的系统中提高存储器可靠性的 DDR ECC 参考设计 (Rev. B) | 英语版 (Rev.B) | 2018-7-5 | ||
| * | 设计指南 | 适用于 K2Gx GP EVM 设计指南的 PCI-Express PCB 设计注意事项 (Rev. A) | 英语版 (Rev.A) | 2018-7-5 |