FREQ-DDC-FILTER-CALC
RF サンプリング周波数プランナー、アナログ フィルタ、DDC Excel™ カリキュレータ
FREQ-DDC-FILTER-CALC
概要
この Excel カリキュレータは、システム設計者がダイレクト RF サンプリングレシーバの設計とデバッグを簡素化する方法を提供します。周波数計画、アナログ フィルタリング、デシメーション フィルタのスプリアス位置の 3 つの機能を備えています。
コンセプト フェーズでは、周波数計画ツールを使用して、ADC サンプリング レートと入力周波数の両方の位置を微調整し、ブロッキング イベント時にスプリアス フリー ダイナミック レンジ (SFDR) を最適化できます。一部の設計は、その両方に対応する柔軟性があります。L バンド レシーバやワイヤレス インフラストラクチャ基地局などは、固定周波数帯域に対応し、サンプリング レートのチューニングのみを提供します。
外部 RF フィルタの応答は、システムの SFDR ターゲットと ADC 自体の SFDR 性能の両方に大きく依存します。設計フェーズの間、アナログフィルタツールが役立ちます。
デシメーション フィルタのスプリアス ロケータ ツールは、システムの起動時に高速フーリエ変換 (FFT) スペクトルに不要なスプリアスが発生する状況に役立ちます。ADC がナイキストゾーン全体を出力する場合、 元の周波数を判定するのはシンプルですが、スプリアスの発生源とは限りません。ただし、複雑なミキシングによるデジタルデシメーションが実行されると、(スプリアスが折りたたまれている) 部分的な FFT スペクトルのみが利用できるようになると、このシンプルなツールは ADC の元のスプリアスを新しい位置にマッピングします。
特長
- 周波数計画
- アナログ フィルタ
- デシメーション フィルタのスプリアス位置
ダウンロード
計算ツール
The design resource accessed as www.ti.com/lit/zip/sbac177 or www.ti.com/lit/xx/sbac177a/sbac177a.zip has been migrated to a new user experience at www.ti.com/tool/jp/download/SBAC177. Please update any bookmarks accordingly.
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
アナログ デザイン ジャーナル | RF-sampling tool kit for system designers | 2018/01/04 |