DS320PR1601
- PCIe 5.0、CXL 2.0、CCIX、UPI 2.0 をサポートする 16 レーン・リニア・リドライバ
- 最大 32Gbps のデータ・レートをサポート
- Intel リタイマの共通フットプリントと互換
- パッケージ内の TX ピンに 64 個の AC カップリング・コンデンサを内蔵しているため、基板面積の削減が可能
- 16GHz で 21dB の CTLE 昇圧
- 非常に短いレイテンシ:130ps
- 小さい付加ランダム・ジッタ (PRBS データ): 50fs
- 3.3V 単電源
- 低消費電力:チャネルあたり 164mW (動作時)
- I 2C/SMBus または EEPROM プログラミング
- PCIe 用途での自動レシーバ検出
- PCIe リンク・トレーニングのシームレスなサポート
- 内部電圧レギュレータによる電源ノイズへの耐性
- x4、x8、x16 バス幅をサポート
- 8.90mm × 22.80mm BGA パッケージ
DS320PR1601 は、32 チャネル (各方向に 16 チャネル) または x16 (16 レーン) の低消費電力、高性能のリニア・リピータまたはリドライバで、 PCIe 5.0、CXL 2.0、UPI 2.0 のほか、最大 32Gbps のインターフェイスをサポートするよう設計されています。
DS320PR1601 のレシーバは、連続時間リニア・イコライザ (CTLE) を搭載し、プログラマブルな高周波数での昇圧を実現しています。イコライザは、相互接続媒体 (例:PCB 配線) に起因する符号間干渉 (ISI) によって完全に閉じた入力アイ・パターンを開くことができます。CTLE レシーバにはリニア出力ドライバが接続されています。 DS320PR1601 のリニアなデータパスは、送信プリセット信号特性を維持します。リニア・リドライバは、最良の送受信イコライゼーション設定になるようにリンク・トレーニングされた受動チャネルの一部になります。このリンク・トレーニング・プロトコルの透過性は、最良の電気的リンクと最短のレイテンシをもたらします。チャネル間クロストークが少なく、付加ジッタが小さく、反射損失特性が非常に優れた本デバイスは、イコライゼーション機能を備えていることを除いて、リンク内でほとんど受動素子のように振舞います。
.
.

詳細リクエスト
IBIS モデルとその他の設計リソースが入手可能です。 ご請求
お客様が関心を持ちそうな類似品
比較対象デバイスと類似の機能
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | DS320PR1601 32Gbps、16 レーン PCIe 5.0、CXL 2.0 リニア・リドライバ データシート | PDF | HTML | 英語版 | PDF | HTML | 2020年 10月 1日 |
アプリケーション・ノート | How to Tune TI PCIe Gen5 Redrivers (Rev. A) | PDF | HTML | 2024年 12月 30日 | |||
アプリケーション・ノート | Understanding TI PCIe Redriver Equalization | PDF | HTML | 2024年 7月 2日 | |||
アプリケーション・ノート | Eye Scan With TI PCI-Express Gen5.0 Redrivers (Rev. A) | PDF | HTML | 2024年 1月 16日 | |||
ユーザー・ガイド | DS160PR1601 and DS320PR1601 Programming Guide (Rev. A) | PDF | HTML | 2023年 6月 20日 | |||
アプリケーション・ノート | High-Speed PCB Layout for PCIe Gen 5 | PDF | HTML | 2023年 6月 20日 | |||
EVM ユーザー ガイド (英語) | DS320PR1601-RSC-EVM User's Guide (Rev. A) | PDF | HTML | 2023年 1月 26日 | |||
証明書 | DS320PR1601RSC-EVM EU Declaration of Conformity (DoC) | 2021年 4月 23日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
DS320PR1601RSCEVM — DS320PR1601 32 チャネル、PCIe® 5.0 リニア・リドライバの評価基板
SIGCONARCHITECT3-WRTE — Texas Instruments SigCon Architect EVM GUI v3 Setup with RTE
サポート対象の製品とハードウェア
製品
イーサネット・リタイマ、リドライバ、マルチプレクサ、バッファ
PCIe、SAS、SATA IC
ハードウェア開発
評価ボード
PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA は DesignSoft (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
NFBGA (ZDG) | 354 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。