LMK6B
- Industry’s lowest jitter:
- 9.3fs typical differential RMS jitter at 625MHz HS-LVDS with 4MHz 1st order high-pass filter (12kHz to 20MHz)
- 19.7fs typical differential RMS jitter at 312.5MHz AC-LVPECL with 4MHz 1st order high-pass filter (12kHz to 20MHz)
- 16fs typical RMS jitter at 2500MHz AC-LVPECL output (12kHz to 20MHz)
- 18fs typical, 35fs max RMS jitter at 625MHz AC-LVPECL output (12kHz to 20MHz)
- 28fs typical RMS jitter at 312.5MHz AC-LVPECL output (12kHz to 20MHz)
- Exceptional PSRR performance (ripple frequencies > 10kHz, 50mV supply ripple, 0.1µF decoupling capacitor):
- < -95dBc spurs for 156.25MHz LP-HCSL
- < -80dBc spurs for 312.5MHz LVDS
- Output frequency:
- Initial frequency offerings: 100, 125, 156.25, 312.5, 625, 1250, 2500MHz, and others
- Preview, contact TI: 322.265625, 390.625, 425, 496, 603.2291, 804.305467, 2343.75, 2400, 2412.91636, 2457.6, 2480, 2550, 2578.125MHz
- Other fixed frequencies on request
- Supports PCIe Gen 1 to Gen 7
- Output formats:
- LVDS, HS-LVDS, AC-LVPECL, Custom Swing: 50MHz to 2500MHz
- LP-HCSL: 50MHz to 625MHz
- ±25ppm total frequency stability (inclusive of all factors with 10-year aging at 25°C board temperature)
- ±7ppm temperature variation (-40°C to 105°C)
- Preview, contact TI: ±20ppm total frequency stability (inclusive of all factors with 10-year aging at 85°C board temperature)
- 91mA maximum current consumption (AC-LVPECL, Custom Swing, LVDS, HS-LVDS)
- 85mA maximum current consumption (LP-HCSL)
- 2.5V / 3.3V power supply (2.375V through 3.465V)
- Industry standard 6-pin package:
- 2.0mm × 1.6mm (wettable flank)
- Preview, contact TI: 2.5mm × 2.0mm, 3.2mm × 2.5mm
- -40°C to 105°C PCB temperature
The LMK6Bx device is an ultra-low jitter, fixed frequency oscillator achieving 9.3fs at 625MHz. This device incorporates the BAW as the resonator source. The device is factory programmed per specific operation mode, including frequency, output type, function pin, and frequency stability.
The high-performance clocking, mechanical stability, flexibility, and small package options for this device are designed for reference and core clocks in high-speed SerDes used in telecommunications, data and enterprise network, and industrial applications.
技術資料
| 上位の文書 | タイプ | タイトル | フォーマットオプション | 最新の英語版をダウンロード | 日付 | |
|---|---|---|---|---|---|---|
| * | データシート | LMK6B 9.3fs Ultra-Low Jitter, High-performance Differential Oscillator データシート | PDF | HTML | 2026年 3月 10日 | ||
| アプリケーション・ノート | LMK6Bx BAW 発振器による TI クロック バッファのクロッキング | PDF | HTML | 2026年 3月 30日 | |||
| アプリケーション・ノート | LMK6B:業界をリードする超低ジッタ BAW 発振器による光学モジ ュールの革新的性能 | PDF | HTML | 2026年 3月 30日 | |||
| EVM ユーザー ガイド (英語) | LMK6B Evaluation Module | PDF | HTML | 2026年 3月 9日 |
設計と開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
PLLATINUMSIM-SW — PLL loop filter, phase noise, lock time, and spur simulation tool
PLLATINUMSIM-SW is a simulation tool that allows users to create detailed designs and simulations of our PLLatinum™ integrated circuits, which include the LMX series of phase-locked loops (PLLs) and synthesizers.
サポート対象の製品とハードウェア
PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
| パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
|---|---|---|
| VSON (DLR) | 6 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブ拠点
- アセンブリ拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。