LMK1D120x クロック バッファは、2 つの選択可能クロック入力 (IN0 および IN1) のいずれか 1 つを 4 ペアまたは 8 ペアの差動 LVDS クロック出力 (OUT0 ~ OUT7) に分配します。このとき、クロック分配のスキューを最小限に抑えます。LMK1D12xx ファミリは、入力マルチプレクサに 2 つのクロック源を接続できます。入力は LVDS、LVPECL、HCSL、CML、LVCMOS のいずれかに対応可能です。
LMK1D12xx は、50Ω の伝送経路の駆動に特化して設計されています。シングルエンド モードで入力を駆動する場合には、図 8-6 に示す適切なバイアス電圧を未使用の負入力ピンに印加する必要があります。
IN_SEL ピンは、どの入力を出力に転送するかを選択します。このピンがオープンのままの場合、出力はディスエーブルになります (ロジック "LOW")。このデバイスは、フェイルセーフ機能をサポートしています。さらに、このデバイスは入力ヒステリシスを備えており、入力信号が存在しないときに出力がランダムに発振することを防止します。
このデバイスは、1.8V、2.5V、または 3.3V の電源電圧環境で動作し、-40℃ ~ 105℃ (周囲温度) で仕様が規定されています。LMK1D12xx のパッケージ バリアントを以下の表に示します。
LMK1D120x クロック バッファは、2 つの選択可能クロック入力 (IN0 および IN1) のいずれか 1 つを 4 ペアまたは 8 ペアの差動 LVDS クロック出力 (OUT0 ~ OUT7) に分配します。このとき、クロック分配のスキューを最小限に抑えます。LMK1D12xx ファミリは、入力マルチプレクサに 2 つのクロック源を接続できます。入力は LVDS、LVPECL、HCSL、CML、LVCMOS のいずれかに対応可能です。
LMK1D12xx は、50Ω の伝送経路の駆動に特化して設計されています。シングルエンド モードで入力を駆動する場合には、図 8-6 に示す適切なバイアス電圧を未使用の負入力ピンに印加する必要があります。
IN_SEL ピンは、どの入力を出力に転送するかを選択します。このピンがオープンのままの場合、出力はディスエーブルになります (ロジック "LOW")。このデバイスは、フェイルセーフ機能をサポートしています。さらに、このデバイスは入力ヒステリシスを備えており、入力信号が存在しないときに出力がランダムに発振することを防止します。
このデバイスは、1.8V、2.5V、または 3.3V の電源電圧環境で動作し、-40℃ ~ 105℃ (周囲温度) で仕様が規定されています。LMK1D12xx のパッケージ バリアントを以下の表に示します。