ホーム パワー マネージメント MOSFET

CSD18541F5

アクティブ

ゲートの ESD (静電気放電) 保護機能搭載、1.5mm x 0.8mm の LGA 封止、シングル、65mΩ、60V、N チャネル NexFET™ パワー MOSFET

製品詳細

VDS (V) 60 VGS (V) 20 Type N-channel Configuration Single Rds(on) at VGS=10 V (max) (mΩ) 65 Rds(on) at VGS=4.5 V (max) (mΩ) 75 VGSTH typ (typ) (V) 1.75 QG (typ) (nC) 11 QGD (typ) (nC) 1.6 QGS (typ) (nC) 1.5 ID - silicon limited at TC=25°C (A) 2.2 ID - package limited (A) 2.2 Logic level Yes Rating Catalog Operating temperature range (°C) -55 to 150
VDS (V) 60 VGS (V) 20 Type N-channel Configuration Single Rds(on) at VGS=10 V (max) (mΩ) 65 Rds(on) at VGS=4.5 V (max) (mΩ) 75 VGSTH typ (typ) (V) 1.75 QG (typ) (nC) 11 QGD (typ) (nC) 1.6 QGS (typ) (nC) 1.5 ID - silicon limited at TC=25°C (A) 2.2 ID - package limited (A) 2.2 Logic level Yes Rating Catalog Operating temperature range (°C) -55 to 150
PICOSTAR (YJK) 3 1.0877 mm² 1.49 x 0.73
  • 低オン抵抗
  • 非常に低い Qg および Qgd
  • 極めて小さいフットプリント
    • 1.53mm × 0.77mm
  • 薄型
    • 高さ 0.36mm
  • ESD 保護ダイオード搭載
  • 鉛およびハロゲン不使用
  • RoHS 準拠
  • 低オン抵抗
  • 非常に低い Qg および Qgd
  • 極めて小さいフットプリント
    • 1.53mm × 0.77mm
  • 薄型
    • 高さ 0.36mm
  • ESD 保護ダイオード搭載
  • 鉛およびハロゲン不使用
  • RoHS 準拠

この 54mΩ、60V、N チャネル FemtoFET™ MOSFET テクノロジは、スペースに制約のあるさまざまな産業用ロード・スイッチ・アプリケーション向けに、フットプリントを最小化するよう設計され、最適化されています。標準の小信号 MOSFET をこのテクノロジに置き換えることで、フットプリント・サイズを大幅に低減できます。

この 54mΩ、60V、N チャネル FemtoFET™ MOSFET テクノロジは、スペースに制約のあるさまざまな産業用ロード・スイッチ・アプリケーション向けに、フットプリントを最小化するよう設計され、最適化されています。標準の小信号 MOSFET をこのテクノロジに置き換えることで、フットプリント・サイズを大幅に低減できます。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン配置が異なる製品
CSD18543Q3A アクティブ 3mm x 3mm のシングル SON、9.9mΩ、60V、N チャネル NexFET™ パワー MOSFET Lower resistance

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
12 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート CSD18541F5 60V N チャネル FemtoFET™ MOSFET データシート (Rev. B 翻訳版) PDF | HTML 英語版 (Rev.B) PDF | HTML 2022年 4月 12日
アプリケーション・ノート MOSFET サポート / トレーニング ツール (Rev. G 翻訳版) PDF | HTML 英語版 (Rev.G) PDF | HTML 2025年 11月 18日
アプリケーション概要 パワー MOSFET のリーク電流の推定 PDF | HTML 英語版 PDF | HTML 2025年 11月 7日
アプリケーション・ノート 半導体および IC パッケージの熱評価基準 (Rev. D 翻訳版) PDF | HTML 英語版 (Rev.D) PDF | HTML 2025年 5月 8日
アプリケーション・ノート Using MOSFET Transient Thermal Impedance Curves In Your Design PDF | HTML 2023年 12月 18日
アプリケーション・ノート Solving Assembly Issues with Chip Scale Power MOSFETs PDF | HTML 2023年 12月 14日
アプリケーション・ノート Using MOSFET Safe Operating Area Curves in Your Design PDF | HTML 2023年 3月 13日
アプリケーション概要 Tips for Successfully Paralleling Power MOSFETs PDF | HTML 2022年 5月 31日
技術記事 How to Select a MOSFET – Load Switching PDF | HTML 2018年 2月 14日
技術記事 How to power your thermostat using solid state relays PDF | HTML 2016年 8月 11日
設計ガイド FemtoFET Surface Mount Guide (Rev. D) 2016年 7月 7日
技術記事 Shrink your industrial footprint with new 60V FemtoFETs PDF | HTML 2016年 6月 20日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

CSD1FNCHEVM-889 — FemtoFET N チャネルの評価基板

FemtoFET N チャネル向けのこの評価基板 (EVM) には 7 枚のドーター カードが付属しており、各カードには FemtoFET N チャネルの異なる型番が記載されています。  ドーター カードを使用すると、エンジニアはこれらの超小型デバイスを簡単に接続してテストすることができます。  7 個の FemtoFET は 12V ~ 60V の範囲の VDS (ドレイン ソース間電圧) に対応しており、デバイスのサイズは F3 (0.6 x 0.7mm)、F4 (0.6 x 1.0mm)、F5 (0.8 x 1.5mm) のいずれかです。

ユーザー ガイド: PDF
サポート・ソフトウェア

LOAD-SWITCH-FET-LOSS-CALC Power Loss Calculation Tool for Load Switch

Quickly trade off size, cost and performance to select the optimal MOSFET based on application conditions.
サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

サポート・ソフトウェア

NONSYNC-BOOST-FET-LOSS-CALC NONSYNC BOOST FET LOSS Calculator

MOSFET power loss calculator for non-synchronous boost converter
サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

シミュレーション・モデル

CSD18541F5 TINA-TI Spice Model

SLPM228.ZIP (4 KB) - TINA-TI Spice Model
シミュレーション・モデル

CSD18541F5 Unencrypted PSpice Model (Rev. B)

SLPM180B.ZIP (3 KB) - PSpice Model
計算ツール

FET-SOA-CALC-SELECT MOSFET SOA calculation and selection tool

Excel based FET SOA calculation and selection tool
サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

計算ツール

SYNC-BUCK-FET-LOSS-CALC Power Loss Calculation Tool for Synchronous Buck Converter

Quickly trade off size, cost and performance to select the optimal MOSFET based on application conditions.
サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

リファレンス・デザイン

TIDA-010049 — IEC 61508 (SIL-2) 向け、TUV による評価済みデジタル入力のリファレンス デザイン

このリファレンス デザインは、8 チャネル、グループ絶縁型のデジタル入力モジュールであり、産業用の機能安全への対応を必要とするアプリケーションを重視しています。このデザインは、永続的と過渡的両方のランダム ハードウェア障害の検出を支援するために、診断機能を実装してあります。この入力モジュールのコンセプトは、TUEV SUED (TÜV SÜD) による評価実施済みであり、設計者の皆様が、開発中のシステムで IEC61508-2:2010 (SIL2) と EN13849-1:2015 (Cat2 PLd) の各規格を満たすのに役立ちます。また、このデザインは、ハードウェア障害耐性 (...)
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01065 — MOSFET 使用の絶縁型電源内蔵 AC ソリッド ステート リレーのリファレンス デザイン

MOSFET リファレンス デザインでの絶縁型電源内蔵 AC ソリッド ステート リレーは、標準的な電気機械式リレーに代わるローパワーの効率的なパワー マネージメントを実現するリレー代替品です。静電容量式に実装されているガルバニック絶縁により、コスト効率に優れた小さいフットプリントのソリューションを実現できます。これは、サーモスタットや他の同様の機器で使用される複数のリレーの代替として適しています。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

TIDA-01064 — MOSFET 搭載低 BOM コスト AC ソリッド ステート リレーのリファレンス デザイン

低 BOM コストの MOSFET を用いた ac ソリッド ステート リレーのリファレンス デザインは、サーモ スタット用途において従来の電磁リレーの代替となる低消費電力で効率的な電力管理を可能にする、単一リレーの置き換えソリューションです。この SSR リファレンス デザインは、自己給電型ソリッド ステート リレーの基本モデルであり、低コストのサーモスタット向けに低 BOM コストのソリューションを提供します。
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
PICOSTAR (YJK) 3 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ