DRA821U

正在供货

集成双 Arm® Cortex®-A72、4 端口以太网和 4 通道 PCIe 的 SoC,适用于网络和计算领域

产品详情

CPU 2 Arm Cortex-A72 Frequency (MHz) 2000 Coprocessors 4 Arm Cortex-R5F Protocols Ethernet, TSN PCIe 1 PCIe Gen 3 Features Networking Operating system FreeRTOS, INTEGRITY, Linux, QNX, SafeRTOS, VxWorks, u-velOSity Security Cryptographic acceleration, Device attestation & anti-counterfeit, Hardware-enforced isolation, Secure boot, Secure debug, Secure storage, Software IP protection Rating Catalog Power supply solution LP8764-Q1, TPS6594-Q1 Operating temperature range (°C) -40 to 125 Edge AI enabled No
CPU 2 Arm Cortex-A72 Frequency (MHz) 2000 Coprocessors 4 Arm Cortex-R5F Protocols Ethernet, TSN PCIe 1 PCIe Gen 3 Features Networking Operating system FreeRTOS, INTEGRITY, Linux, QNX, SafeRTOS, VxWorks, u-velOSity Security Cryptographic acceleration, Device attestation & anti-counterfeit, Hardware-enforced isolation, Secure boot, Secure debug, Secure storage, Software IP protection Rating Catalog Power supply solution LP8764-Q1, TPS6594-Q1 Operating temperature range (°C) -40 to 125 Edge AI enabled No
FCBGA (ALM) 433 295.84 mm² 17.2 x 17.2

处理器内核:

  • 双核 64 位 Arm Cortex-A72 微处理器子系统,性能高达 2.0GHz、24K DMIPS
    • 每个双核 Cortex-A72 集群具有 1MB L2 共享缓存
    • 每个 A72 内核具有 32KB L1 数据缓存和 48KB L1 指令缓存
  • 4 个 Arm Cortex-R5F MCU,性能高达 1.0GHz,具有可选锁步操作,8K DMIPS
    • 32K 指令缓存,32K 数据缓存,64K L2 TCM
    • 隔离 MCU 子系统中有 2 个 Arm Cortex-R5F MCU
    • 通用计算分区中有 2 个 Arm Cortex-R5F MCU

    存储器子系统:

  • 1MB 的片上 L3 RAM(具有 ECC 和一致性)
    • ECC 错误保护
    • 共享一致性缓存
    • 支持内部 DMA 引擎
  • 外部存储器接口 (EMIF) 模块(具有 ECC)
    • 支持符合 JESD209-4B 规范的 LPDDR4 存储器类型。(不支持字节模式 LPDDR4 存储器或具有超过 17 行地址位的存储器)
    • 支持高达 3200MT/s 的速度
    • 具有内联 ECC 总线的 32 位和 16 位数据总线,数据速率高达 12.8GB/s
  • 通用存储器控制器 (GPMC)
  • MAIN 域中的 512KB 片上 SRAM,受 ECC 保护

    虚拟化:

  • Arm Cortex-A72 中的管理程序支持
  • 独立处理子系统,带 Arm Cortex-A72、Arm Cortex-R5F,采用隔离式安全 MCU 岛
  • IO 虚拟化支持
    • 外设虚拟化单元 (PVU),用于低延迟高带宽的外设流量
  • 针对存储器和外设隔离的多区域防火墙支持
  • 通过以太网、PCIe 和 DMA 提供虚拟化支持
  • 器件安全(在部分器件型号上):

  • 安全引导,提供安全运行时支持
  • 客户可编程的根密钥,级别高达 RSA-4K 或 ECC-512
  • 嵌入式硬件安全模块
  • 加密硬件加速器 – 带 ECC 的 PKA、AES、SHA、RNG、DES 和 3DES

    功能安全:

  • 功能安全合规型为目标(在部分器件型号上)
    • 专为功能安全应用开发
    • 将提供使 ISO 26262 和 IEC 61508 功能安全系统设计满足 ASIL-D/SIL-3 要求的文档
    • 系统功能符合 ASIL-D/SIL-3 要求
    • 对于 MCU 域,硬件完整性符合 ASIL-D/SIL-3 要求
    • 对于 MAIN 域的扩展 MCU (EMCU) 部分,硬件完整性符合 ASIL-D/SIL-3 要求
    • 对于 MAIN 域的其余部分,硬件完整性符合 ASIL-B/SIL-2 要求
    • 在 EMCU 和 MAIN 域的其余部分之间提供 FFI 隔离
    • 安全相关认证
      • 计划 的 ISO 26262 和 IEC 61508 认证
  • 符合 AEC-Q100 标准(以 Q1 结尾的器件型号)
  • 高速接口:

    • 集成以太网 TSN/AVB 交换机,支持最多 4 个 (DRA821U4) 或 2 个 (DRA821U2) 外部端口:
      • 一个端口支持 5Gb、10Gb USXGMII/XFI
      • 所有端口均支持 2.5Gb SGMII
      • 所有端口均支持 1Gb SGMII/RGMII
      • DRA821U4:任一个端口都可以支持 QSGMII(使用所有 4 个内部端口)
      • 无阻塞线速存储和转发交换机
      • InterVLAN(第 3 层)路由支持
      • 通过 IEEE 1588(附件 D、E 和 F)提供时间同步支持
      • TSN/AVB 对流量调度和整形的支持
      • 用于调试和诊断的端口监视功能
      • 管制和速率限制支持
    • 安全 MCU 岛中一个 RGMII/RMII 端口
  • 一个 PCI-Express 第 3 代控制器
    • 第 1 代、第 2 代和第 3 代均可使用,具有自动协商功能
    • 4 个通道
  • 一个 USB 3.1 第 1 代双重角色器件子系统
    • 支持 Type-C 开关
    • 独立配置为 USB 主机、USB 外设或 USB 双重角色器件

    汽车接口:

  • 20 个 CAN-FD 端口
  • 12 个通用异步接收器/发射器 (UART)
  • 11 个串行外设接口 (SPI)
  • 一个 8 通道 ADC
  • 10 个内部集成电路 (I2C™)
  • 2 个改进的内部集成电路 (I3C)

    音频接口:

  • 3 个多通道音频串行端口 (McASP) 模块

    闪存接口:

  • 嵌入式多媒体卡 (eMMC™ 5.1) 接口
    • 支持高达 HS400 的速度
  • 一个安全数字 3.0/安全数字输入输出 3.0 (SD3.0/SDIO3.0) 接口
  • 一个 Octal SPI/Xccela™/HyperBus™ 存储器控制器 (HBMC) 接口
  • 16nm FinFET 技术
  • 17.2mm x 17.2mm,0.8mm 间距,IPC 3 类 PCB

处理器内核:

  • 双核 64 位 Arm Cortex-A72 微处理器子系统,性能高达 2.0GHz、24K DMIPS
    • 每个双核 Cortex-A72 集群具有 1MB L2 共享缓存
    • 每个 A72 内核具有 32KB L1 数据缓存和 48KB L1 指令缓存
  • 4 个 Arm Cortex-R5F MCU,性能高达 1.0GHz,具有可选锁步操作,8K DMIPS
    • 32K 指令缓存,32K 数据缓存,64K L2 TCM
    • 隔离 MCU 子系统中有 2 个 Arm Cortex-R5F MCU
    • 通用计算分区中有 2 个 Arm Cortex-R5F MCU

    存储器子系统:

  • 1MB 的片上 L3 RAM(具有 ECC 和一致性)
    • ECC 错误保护
    • 共享一致性缓存
    • 支持内部 DMA 引擎
  • 外部存储器接口 (EMIF) 模块(具有 ECC)
    • 支持符合 JESD209-4B 规范的 LPDDR4 存储器类型。(不支持字节模式 LPDDR4 存储器或具有超过 17 行地址位的存储器)
    • 支持高达 3200MT/s 的速度
    • 具有内联 ECC 总线的 32 位和 16 位数据总线,数据速率高达 12.8GB/s
  • 通用存储器控制器 (GPMC)
  • MAIN 域中的 512KB 片上 SRAM,受 ECC 保护

    虚拟化:

  • Arm Cortex-A72 中的管理程序支持
  • 独立处理子系统,带 Arm Cortex-A72、Arm Cortex-R5F,采用隔离式安全 MCU 岛
  • IO 虚拟化支持
    • 外设虚拟化单元 (PVU),用于低延迟高带宽的外设流量
  • 针对存储器和外设隔离的多区域防火墙支持
  • 通过以太网、PCIe 和 DMA 提供虚拟化支持
  • 器件安全(在部分器件型号上):

  • 安全引导,提供安全运行时支持
  • 客户可编程的根密钥,级别高达 RSA-4K 或 ECC-512
  • 嵌入式硬件安全模块
  • 加密硬件加速器 – 带 ECC 的 PKA、AES、SHA、RNG、DES 和 3DES

    功能安全:

  • 功能安全合规型为目标(在部分器件型号上)
    • 专为功能安全应用开发
    • 将提供使 ISO 26262 和 IEC 61508 功能安全系统设计满足 ASIL-D/SIL-3 要求的文档
    • 系统功能符合 ASIL-D/SIL-3 要求
    • 对于 MCU 域,硬件完整性符合 ASIL-D/SIL-3 要求
    • 对于 MAIN 域的扩展 MCU (EMCU) 部分,硬件完整性符合 ASIL-D/SIL-3 要求
    • 对于 MAIN 域的其余部分,硬件完整性符合 ASIL-B/SIL-2 要求
    • 在 EMCU 和 MAIN 域的其余部分之间提供 FFI 隔离
    • 安全相关认证
      • 计划 的 ISO 26262 和 IEC 61508 认证
  • 符合 AEC-Q100 标准(以 Q1 结尾的器件型号)
  • 高速接口:

    • 集成以太网 TSN/AVB 交换机,支持最多 4 个 (DRA821U4) 或 2 个 (DRA821U2) 外部端口:
      • 一个端口支持 5Gb、10Gb USXGMII/XFI
      • 所有端口均支持 2.5Gb SGMII
      • 所有端口均支持 1Gb SGMII/RGMII
      • DRA821U4:任一个端口都可以支持 QSGMII(使用所有 4 个内部端口)
      • 无阻塞线速存储和转发交换机
      • InterVLAN(第 3 层)路由支持
      • 通过 IEEE 1588(附件 D、E 和 F)提供时间同步支持
      • TSN/AVB 对流量调度和整形的支持
      • 用于调试和诊断的端口监视功能
      • 管制和速率限制支持
    • 安全 MCU 岛中一个 RGMII/RMII 端口
  • 一个 PCI-Express 第 3 代控制器
    • 第 1 代、第 2 代和第 3 代均可使用,具有自动协商功能
    • 4 个通道
  • 一个 USB 3.1 第 1 代双重角色器件子系统
    • 支持 Type-C 开关
    • 独立配置为 USB 主机、USB 外设或 USB 双重角色器件

    汽车接口:

  • 20 个 CAN-FD 端口
  • 12 个通用异步接收器/发射器 (UART)
  • 11 个串行外设接口 (SPI)
  • 一个 8 通道 ADC
  • 10 个内部集成电路 (I2C™)
  • 2 个改进的内部集成电路 (I3C)

    音频接口:

  • 3 个多通道音频串行端口 (McASP) 模块

    闪存接口:

  • 嵌入式多媒体卡 (eMMC™ 5.1) 接口
    • 支持高达 HS400 的速度
  • 一个安全数字 3.0/安全数字输入输出 3.0 (SD3.0/SDIO3.0) 接口
  • 一个 Octal SPI/Xccela™/HyperBus™ 存储器控制器 (HBMC) 接口
  • 16nm FinFET 技术
  • 17.2mm x 17.2mm,0.8mm 间距,IPC 3 类 PCB

Jacinto™ DRA821x 处理器基于 Armv8 64 位架构,针对具有云连接能力的网关系统进行了优化。片上系统 (SoC) 设计可通过集成(尤其是系统 MCU、功能安全和安全性特性以及可实现高速通信的以太网交换机)降低系统级成本和复杂性。集成式诊断和功能安全特性满足 ASIL-D 和 SIL-3 认证要求。实时控制和低延迟通信由 PCIe 控制器和支持 TSN 的千兆位以太网交换机提供支持。

多达四种通用 Arm® Cortex®-R5F 子系统可以处理简单的时序关键型处理任务,从而使 Arm® Cortex®-A72 核心不受高级应用和基于云的应用的影响。

Jacinto DRA821x 处理器还包含扩展 MCU (eMCU) 域的概念。该域是 MAIN 域上处理器和外围设备的子集,旨在实现更高的功能安全性,例如 ASIL-D/SIL-3。功能方框图突出显示了哪个 IP 包含在 eMCU 中。有关 eMCU 和功能安全的更多详细信息,请参阅 DRA821 安全手册处理器德州仪器 (TI) Jacinto™ 7 产品系列 (SPRUIX4)。

Jacinto™ DRA821x 处理器基于 Armv8 64 位架构,针对具有云连接能力的网关系统进行了优化。片上系统 (SoC) 设计可通过集成(尤其是系统 MCU、功能安全和安全性特性以及可实现高速通信的以太网交换机)降低系统级成本和复杂性。集成式诊断和功能安全特性满足 ASIL-D 和 SIL-3 认证要求。实时控制和低延迟通信由 PCIe 控制器和支持 TSN 的千兆位以太网交换机提供支持。

多达四种通用 Arm® Cortex®-R5F 子系统可以处理简单的时序关键型处理任务,从而使 Arm® Cortex®-A72 核心不受高级应用和基于云的应用的影响。

Jacinto DRA821x 处理器还包含扩展 MCU (eMCU) 域的概念。该域是 MAIN 域上处理器和外围设备的子集,旨在实现更高的功能安全性,例如 ASIL-D/SIL-3。功能方框图突出显示了哪个 IP 包含在 eMCU 中。有关 eMCU 和功能安全的更多详细信息,请参阅 DRA821 安全手册处理器德州仪器 (TI) Jacinto™ 7 产品系列 (SPRUIX4)。

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能与比较器件相似
DRA829J 正在供货 集成双 Arm®Cortex®-A72、8 端口以太网、4 端口 PCIe 和 C7xDSP 的 SoC,适用于网络和计算领域 For use if full Ethernet switch, GPU, or DSP cores are needed
DRA829V 正在供货 集成双 Arm®Cortex®-A72、8 端口以太网、4端口 PCIe 和 C7xDSP 的 SoC,适用于网络和计算领域 For use if full PCIe switch needed for your networking application

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 44
顶层文档 类型 标题 格式选项 下载最新的英语版本 日期
* 数据表 DRA821 Jacinto™ 处理器 数据表 (Rev. E) PDF | HTML 英语版 (Rev.E) PDF | HTML 2023年 7月 12日
* 勘误表 J7200 DRA821 Silicon Revision 1.0, 2.0 (Rev. E) PDF | HTML 2024年 12月 1日
* 用户指南 J7200 DRA821 Processor Silicon Revision 1.0 Technical Reference Manual (Rev. D) PDF | HTML 2024年 12月 13日
应用简报 以太网固件调试指南 PDF | HTML 英语版 PDF | HTML 2025年 11月 6日
功能安全信息 J7200, J721E, J721S2, J722S, J742S2, and J784S4 SDL TÜV SÜD Functional Safety Certificate (Rev. A) 2025年 9月 25日
功能安全信息 TÜV SÜD Certificate for Functional Safety Software Development Process (Rev. D) 2025年 6月 17日
白皮书 保护基于 Arm 的应用处理器 (Rev. F) PDF | HTML 英语版 (Rev.F) PDF | HTML 2025年 4月 3日
应用手册 Jacinto™ 和 Sitara™ 嵌入式处理器上的微控制器抽象层 PDF | HTML 英语版 PDF | HTML 2025年 3月 6日
应用手册 MCAN Debug Guide PDF | HTML 2025年 2月 18日
应用手册 Jacinto7 AM6x/TDA4x/DRA8x LPDDR4 设计指南 (Rev. F) PDF | HTML 英语版 (Rev.F) PDF | HTML 2024年 8月 15日
应用手册 Jacinto7 AM6x、TDA4x 和 DRA8x 高速接口设计指南 (Rev. A) PDF | HTML 英语版 (Rev.A) PDF | HTML 2024年 6月 5日
应用手册 MMC SW 调优算法 (Rev. A) PDF | HTML 英语版 (Rev.A) PDF | HTML 2024年 5月 20日
应用手册 Jacinto7 AM6x/TDA4x/DRA8x 原理图检查清单 (Rev. B) PDF | HTML 英语版 (Rev.B) PDF | HTML 2024年 4月 10日
应用手册 Jacinto7 HS 器件客户退货流程 PDF | HTML 英语版 PDF | HTML 2024年 1月 17日
应用手册 Jacinto 7 SoC 上的 UART 日志调试系统 PDF | HTML 英语版 PDF | HTML 2024年 1月 10日
应用手册 利用 TSN 以太网特性改善工业以太网控制器的时序 PDF | HTML 英语版 PDF | HTML 2023年 11月 20日
应用手册 Jacinto7 DDRSS 寄存器配置工具 (Rev. B) PDF | HTML 英语版 (Rev.B) PDF | HTML 2023年 2月 10日
功能安全信息 Jacinto Functional Safety Enablers (Rev. A) PDF | HTML 2022年 12月 12日
用户指南 Powering DRA821 with TPS6594-Q1 and LP8764-Q1 (Rev. A) PDF | HTML 2022年 9月 12日
应用手册 如何在 DRA821U 上使用 Linux 实现快速引导 (Rev. A) PDF | HTML 英语版 (Rev.A) PDF | HTML 2022年 8月 18日
应用手册 TDA4 系列的 SPI 启用和验证 PDF | HTML 英语版 PDF | HTML 2022年 6月 3日
应用手册 双 TDA4x 系统解决方案 PDF | HTML 英语版 PDF | HTML 2022年 6月 3日
应用手册 在 Jacinto7 SoC 上启用 MAC2MAC 功能 PDF | HTML 英语版 2022年 6月 3日
应用手册 J721E DDR 防火墙示例 PDF | HTML 英语版 PDF | HTML 2022年 4月 29日
应用手册 TDA4 刷写技术 PDF | HTML 英语版 PDF | HTML 2022年 4月 29日
应用手册 Vector AUTOSAR 中的 TISCI 服务器集成 PDF | HTML 英语版 PDF | HTML 2022年 4月 19日
用户指南 用 TPS6594-Q1 和 LP8764-Q1 给 DRA821 供电 最新英语版本 (Rev.A) PDF | HTML 2022年 2月 7日
更多文献资料 Jacinto™ 7 automotive processors 2021年 12月 14日
应用手册 Jacinto 7 Thermal Management Guide - Software Strategies PDF | HTML 2021年 12月 10日
应用手册 OSPI 控制器 PHY 调优算法 PDF | HTML 英语版 PDF | HTML 2021年 11月 15日
用户指南 Single PMIC User's Guide for Jacinto 7 DRA821, PDN-2A PDF | HTML 2021年 11月 9日
功能安全信息 Leverage Jacinto 7 Processors Functional Safety Features for Automotive Designs (Rev. A) PDF | HTML 2021年 10月 13日
证书 汽车 PPAP 文档 英语版 2021年 6月 18日
功能安全信息 Build safer, efficient, intelligent and autonomous robots 2021年 3月 4日
白皮书 Jacinto™ 7 处理器上的安全赋能器 英语版 2021年 1月 4日
白皮书 Security Enablers on Jacinto™ 7 Processors.. 2021年 1月 4日
白皮书 Security Enablers on Jacinto™ 7 Processors.... 2021年 1月 4日
技术文章 Tailor-made gateway processors lay the groundwork for zone architectures PDF | HTML 2020年 11月 17日
白皮书 Enabling Automotive Differentiation through MCU Integration on the Jacinto™ 7 PG 2020年 10月 22日
白皮书 Enabling Automotive Differentiation through MCU Integration on the Jacinto™ 7 PK 2020年 10月 22日
白皮书 通过 Jacinto™ 7 处理器上的 MCU 集成实现差异化 英语版 2020年 10月 22日
白皮书 Evolving automotive gateways for next-generation vehicles.. (Rev. B) 2020年 10月 9日
白皮书 Evolving automotive gateways for next-generation vehicles.... (Rev. B) 2020年 10月 9日
白皮书 研发适用于下一代汽车的汽车网关 (Rev. B) 英语版 (Rev.B) 2020年 10月 9日

设计与开发

电源解决方案

查找适用于 DRA821U 的电源解决方案。TI 提供适用于 TI 和非 TI 片上系统 (SoC)、处理器、微控制器、传感器和现场可编程门阵列 (FPGA) 的电源解决方案。

评估板

J7200XSOMXEVM — DRA821 模块系统

将 J7200XSOMG01EVM 模块上系统与 J721EXCP01EVM 通用处理器板配合使用时,可评估适用于汽车和工业领域网络应用的 DRA821 处理器。这些处理器在部署了软件即服务模型的工业和汽车网关以及边缘计算应用中性能尤为出色。

集成式诊断和功能安全特性满足 ASIL-D/SIL-3 认证要求。集成式微控制器 (MCU) 岛无需使用外部系统 MCU。该器件具有千兆位以太网端口和集成的 TSN 交换机,以满足需要大量数据带宽的网络使用情况,还包括 PCIe 集线器功能。此器件提供多种接口,从 CAN-FD 到 UART 接口,一应俱全。通用 Arm® (...)

用户指南: PDF
最新英语版本 (Rev.A): PDF
评估板

J721EXCPXEVM — 用于 Jacinto™ 7 处理器的通用处理器板

借助 J721EXCP01EVM 用于 Jacinto™ 7 处理器的通用处理器电路板,您可以评估汽车和工业市场中的视觉分析和联网应用。通用处理器电路板与所有 Jacinto 7 处理器模块上系统兼容(单独出售或捆绑出售),包括与输入/输出、JTAG 和各种扩展卡的基本连接。

这个多器件评估平台旨在降低总体评估成本、加快开发速度并缩短产品面市时间。

此 EVM 由我们的 Processor SDK-Vision 提供支持,后者包括基础驱动程序、计算和视觉内核以及示例应用框架和演示,介绍了如何利用 Jacinto 7 处理器功能强大的异构架构。

用户指南: PDF | HTML
英语版 (Rev.E): PDF | HTML
TI.com 上无现货
评估板

J7EXPCXEVM — 网关/以太网交换机扩展卡

Expand the capabilities of the J721EXCP01EVM common processor board for evaluating Jacinto 7 processors in vision analytics and networking applications in automotive and industrial markets with our Gateway/Ethernet switch expansion card.

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
调试探针

TMDSEMU560V2STM-U — XDS560™ 软件 v2 系统跟踪 USB 调试探针

XDS560v2 是 XDS560™ 系列调试探针中性能非常出色的产品,同时支持传统 JTAG 标准 (IEEE1149.1) 和 cJTAG (IEEE1149.7)。请注意,它不支持串行线调试 (SWD)。

所有 XDS 调试探针在所有具有嵌入式跟踪缓冲器 (ETB) 的 ARM 和 DSP 处理器中均支持内核和系统跟踪。对于引脚上的跟踪,需要 XDS560v2 PRO TRACE

XDS560v2 通过 MIPI HSPT 60 引脚连接器(带有多个用于 TI 14 引脚、TI 20 引脚和 ARM 20 引脚的适配器)连接到目标板,并通过 USB2.0 高速 (480Mbps) (...)

TI.com 上无现货
调试探针

LB-3P-TRACE32-ARM — 适用于基于 Arm® 的微控制器和处理器的 Lauterbach TRACE32® 调试和跟踪系统

Lauterbach TRACE32® 工具是一套先进的硬件和软件组件,开发人员可通过它分析、优化和认证各种基于 Arm® 的微控制器和处理器。这套全球知名的嵌入式系统和 SoC 调试和跟踪解决方案是所有开发阶段(从器件前开发一直到产品认证和现场故障排查)的理想解决方案。Lauterbach 工具直观的模块化设计可为工程师提供当今最高的可用性能,并提供可随需求变化而调整和扩展的系统。借助 TRACE32® 调试器,开发人员还可以通过单个调试接口同时调试和控制 SoC 中的任何 C28x/C29x C6x/C7x DSP 内核以及所有其他 Arm 内核,这是业界的一项独特功能。

来源:Lauterbach GmbH
软件开发套件 (SDK)

PROCESSOR-SDK-LINUX-J7200 适用于 DRA821 Jacinto™ 处理器的 Linux SDK

Processor SDK RTOS (PSDK RTOS) can be used together with either Processor SDK Linux (PSDK Linux) or Processor SDK QNX (PSDK QNX) to form a multi-processor software development platform for DRA821 SoCs within TI’s Jacinto™ platform. The SDK provides a comprehensive set of software (...)

支持的产品和硬件

支持的产品和硬件

下载选项
软件开发套件 (SDK)

PROCESSOR-SDK-LINUX-RT-J7200 Linux-RT SDK for DRA821 Jacinto™ Processors

Processor SDK RTOS (PSDK RTOS) can be used together with either Processor SDK Linux (PSDK Linux) or Processor SDK QNX (PSDK QNX) to form a multi-processor software development platform for DRA821 SoCs within TI’s Jacinto™ platform. The SDK provides a comprehensive set of software (...)

支持的产品和硬件

支持的产品和硬件

下载选项
软件开发套件 (SDK)

PROCESSOR-SDK-QNX-J7200 适用于 DRA821 Jacinto™ 处理器的 QNX SDK

Processor SDK RTOS (PSDK RTOS) can be used together with either Processor SDK Linux (PSDK Linux) or Processor SDK QNX (PSDK QNX) to form a multi-processor software development platform for DRA821 SoCs within TI’s Jacinto™ platform. The SDK provides a comprehensive set of software (...)

支持的产品和硬件

支持的产品和硬件

下载选项
软件开发套件 (SDK)

PROCESSOR-SDK-RTOS-J7200 用于 DRA821 Jacinto™ 处理器的 RTOS SDK

Processor SDK RTOS (PSDK RTOS) can be used together with either Processor SDK Linux (PSDK Linux) or Processor SDK QNX (PSDK QNX) to form a multi-processor software development platform for DRA821 SoCs within TI’s Jacinto™ platform. The SDK provides a comprehensive set of software (...)

支持的产品和硬件

支持的产品和硬件

下载选项
IDE、配置、编译器或调试器

CCSTUDIO — CCStudio™ integrated development environment (IDE)

CCStudio™ IDE is part of TI's extensive CCStudio™ development tool ecosystem. It is an integrated development environment (IDE) for TI's microcontrollers, processors, wireless connectivity devices and radar sensors. It is comprised of a rich suite of tools used to build, debug, analyze and optimize (...)
用户指南: PDF | HTML
英语版 (Rev.G): PDF | HTML
IDE、配置、编译器或调试器

DDR-CONFIG-J7200 DDR Configuration Tool

This SysConfig based tool simplifies the process of configuring the DDR Subsystem Controller and PHY to interface to SDRAM devices. Based on the memory device, board design, and topology the tool outputs files to initialize and train the selected memory.
支持的产品和硬件

支持的产品和硬件

IDE、配置、编译器或调试器

SYSCONFIG SysConfig 独立桌面版本

SysConfig is a configuration tool designed to simplify hardware and software configuration challenges to accelerate software development.

SysConfig is available as part of the Code Composer Studio™ integrated development environment as well as a standalone application. Additionally SysConfig (...)

支持的产品和硬件

支持的产品和硬件

启动 下载选项
操作系统 (OS)

GHS-3P-INTEGRITY-RTOS — Green Hills INTEGRITY RTOS

The flagship of Green Hills Software operating systems—the INTEGRITY RTOS—is built around a partitioning architecture to provide embedded systems with total reliability, absolute security, and maximum real-time performance. With its leadership pedigree underscored by certifications in a (...)
操作系统 (OS)

GHS-3P-UVELOSITY — Green Hills Software u-velOSity Safety RTOS

The µ-velOSity™ Safety RTOS is the smallest of Green Hills Software's real-time operating systems and was designed especially for microcontrollers. It supports a wide range of TI processor families using the Arm® Cortex-M or Cortex-R cores as a main CPU or as a co-processors (...)
支持软件

VCTR-3P-MICROSAR — 适用于微控制器和高性能计算机 (HPC) 的 Vector MICROSAR AUTOSAR 软件

MICROSAR 和 DaVinci 产品系列凭借适用于微控制器和 HPC 的先进嵌入式软件和强大的开发工具简化了 ECU 开发。利用先进的基础设施软件,即可为 ECU 奠定良好基础,并使用相关工具简化所有配套开发任务。MICROSAR 嵌入式软件是按照 AUTOSAR classic 和 adaptive 等相关标准开发的。根据 ISO 26262 高达 ASIL D 的安全标准,该软件还适用于安全相关应用。此外,智能网络安全功能可保护控制单元免受未经授权的访问和操纵。Vector 涵盖汽车和其他工业应用的所有用例。对于具有高性能计算机的软件定义车辆 (...)
支持软件

VLAB-3P-V-EVM — ASTC VLAB 虚拟开发平台和工具

VLAB Works 是嵌入式电子系统建模、仿真和虚拟原型设计软件技术的行业领导者。VLAB 技术和解决方案支持将自动化和敏捷流程应用于嵌入式系统开发。VLAB Works 帮助客户设计更好的产品,提高开发效率,减少对制造和硬件的需求,并帮助构建更加环保的世界。现已推出适用于各种 TI SoC 的 VLAB 仿真功能,并可根据客户需求提供其他模型。TI SoC 仿真平台已通过 TI.com 上相关 Processor SDK 进行验证。
来源:VLAB Works
仿真模型

J7200 DRA821 BSDL Model

SPRM776.ZIP (10 KB) - BSDL Model
仿真模型

J7200 DRA821 IBIS Model

SPRM775.ZIP (2294 KB) - IBIS Model
仿真模型

J7200 DRA821 Thermal Model

SPRM774.ZIP (185 KB) - Thermal Model
参考设计

TIDEP-01022 — 汽车网关参考设计

汽车发展趋势飞速演变,因此,人们逐渐使用基于域和区域的全新网关架构来有效处理持续增长的车辆通信数据,并将这些数据发送至云端。正常运行的域(或区域)网关可安全可靠地促进数据在功能域/区域内 ECU 和集中式网关之间移动。集中式网关可安全可靠地在车辆内的众多域/区域之间移动数据。

这款 TIDEP-01022 汽车网关参考设计 (GCARD) 是一款易于使用的 8 层 PCB 详细设计,可用作集中式、域或区域控制器,并以我们的 Jacinto™ 7 DRA821 处理器为基础。它可帮助汽车行业的原始设备制造商和一级供应商入门,从而快速轻松地创建功能齐全的 DRA821 解决方案。

DRA821 (...)

设计指南: PDF
原理图: PDF
封装 引脚 CAD 符号、封装和 3D 模型
FCBGA (ALM) 433 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频