产品详情

Sample rate (max) (Msps) 250 Resolution (Bits) 11 Number of input channels 2 Interface type DDR LVDS, Parallel CMOS Analog input BW (MHz) 700 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 1250 Architecture Pipeline SNR (dB) 66.5 ENOB (Bits) 10.6 SFDR (dB) 98 Operating temperature range (°C) -40 to 85 Input buffer No
Sample rate (max) (Msps) 250 Resolution (Bits) 11 Number of input channels 2 Interface type DDR LVDS, Parallel CMOS Analog input BW (MHz) 700 Features High Performance Rating Catalog Peak-to-peak input voltage range (V) 2 Power consumption (typ) (mW) 1250 Architecture Pipeline SNR (dB) 66.5 ENOB (Bits) 10.6 SFDR (dB) 98 Operating temperature range (°C) -40 to 85 Input buffer No
VQFN (RGC) 64 81 mm² 9 x 9
  • 最大采样率:250MSPS
  • 11 位分辨率
  • 总体功耗:250MSPS 时为 1.25W
  • 输出选项:
    • DDR LVDS 和并行 CMOS
  • 可编程增益:
    • 针对信噪比 (SNR) / 无杂散动态范围 (SFDR) 平衡,高达 6dB
  • DC 偏移校正
  • 串扰:90dB
  • 支持低至
    400mVPP输入时钟振幅,差分值
  • 支持内部和外部基准
  • 封装:9mm x 9mm 四方扁平无引线 (QFN)-64 封装

All trademarks are the property of their respective owners.

  • 最大采样率:250MSPS
  • 11 位分辨率
  • 总体功耗:250MSPS 时为 1.25W
  • 输出选项:
    • DDR LVDS 和并行 CMOS
  • 可编程增益:
    • 针对信噪比 (SNR) / 无杂散动态范围 (SFDR) 平衡,高达 6dB
  • DC 偏移校正
  • 串扰:90dB
  • 支持低至
    400mVPP输入时钟振幅,差分值
  • 支持内部和外部基准
  • 封装:9mm x 9mm 四方扁平无引线 (QFN)-64 封装

All trademarks are the property of their respective owners.

ADS62P19 是采样速率高达 250MSPS 的双通道,11 位,模数转换器 (ADC) 系列的产品成员。 此器件在一个紧凑型 QFN-64 封装内将高动态性能与低功耗组合在了一起。 这个功能性使得此器件非常适合于多载波、宽带宽通信应用。

ADS62P19 具有可被用于在较低满量程输入范围内改进无杂散动态范围 (SFDR) 性能的增益选项。 此器件还包括一个 dc 偏移校正环路,此环路可被用于消除 ADC 偏移。 还提供了双数据速率 (DDR) 低压差分信令 (LVDS) 和并行互补金属氧化物半导体 (CMOS) 数字输出接口。

虽然此器件包含内部基准,但是删除了传统基准引脚和相关的去耦电容器。 但是,此器件仍可由一个外部基准驱动。 此器件可在工业温度范围(-40°C 至 +85°C)内工作。

ADS62P19 是采样速率高达 250MSPS 的双通道,11 位,模数转换器 (ADC) 系列的产品成员。 此器件在一个紧凑型 QFN-64 封装内将高动态性能与低功耗组合在了一起。 这个功能性使得此器件非常适合于多载波、宽带宽通信应用。

ADS62P19 具有可被用于在较低满量程输入范围内改进无杂散动态范围 (SFDR) 性能的增益选项。 此器件还包括一个 dc 偏移校正环路,此环路可被用于消除 ADC 偏移。 还提供了双数据速率 (DDR) 低压差分信令 (LVDS) 和并行互补金属氧化物半导体 (CMOS) 数字输出接口。

虽然此器件包含内部基准,但是删除了传统基准引脚和相关的去耦电容器。 但是,此器件仍可由一个外部基准驱动。 此器件可在工业温度范围(-40°C 至 +85°C)内工作。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 6
顶层文档 类型 标题 格式选项 下载最新的英语版本 日期
* 数据表 具有双数据速率 (DDR) 低压差分信令 (LVDS) 和并行 CMOS 输出的双通道,11 位,250 每秒百万次采样 (MSPS) 模数转换器 (ADC) 数据表 英语版 PDF | HTML 2013年 5月 29日
应用手册 Design Considerations for Avoiding Timing Errors during High-Speed ADC, LVDS Dat (Rev. A) 2015年 5月 22日
应用手册 Why Use Oversampling when Undersampling Can Do the Job? (Rev. A) 2013年 7月 19日
应用手册 所选封装材料的热学和电学性质 2008年 10月 16日
应用手册 模数规格和性能特性术语表 (Rev. A) 最新英语版本 (Rev.B) 2008年 10月 16日
应用手册 高速数据转换 英语版 2008年 10月 16日

设计与开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

仿真模型

ADS61xx, ADS62Pxx HS IBIS Model (Rev. B)

SLWC088B.ZIP (653 KB) - IBIS Model
计算工具

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

支持的产品和硬件

支持的产品和硬件

模拟工具

PSPICE-FOR-TI — PSpice® for TI 设计和仿真工具

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。 

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 引脚 CAD 符号、封装和 3D 模型
VQFN (RGC) 64 Ultra Librarian

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频