ADS62PF49

アクティブ

デュアルチャネル、250MSPS、フィードバック レシーバ IC

製品詳細

Number of input channels 2 Resolution (Bits) 14 Sample rate (max) (Msps) 250 Features Decimating Filter, Differential Inputs, High Dynamic Range, Nap Mode, Out of Range Indicator, Power Down Analog input BW (MHz) 800 Power consumption (typ) (mW) 1250 Operating temperature range (°C) -40 to 85 Rating Catalog
Number of input channels 2 Resolution (Bits) 14 Sample rate (max) (Msps) 250 Features Decimating Filter, Differential Inputs, High Dynamic Range, Nap Mode, Out of Range Indicator, Power Down Analog input BW (MHz) 800 Power consumption (typ) (mW) 1250 Operating temperature range (°C) -40 to 85 Rating Catalog
VQFN (RGC) 64 81 mm² 9 x 9
  • Maximum Output Sample Rate: 250 MSPS
  • Pin-Compatible with ADS62P49
  • Variable Output Resolution
    • High Resolution Burst Mode with 14-Bit Output: 73 dB SNR at Low IF,
      70.5 dB SNR at 170 MHz
    • Low Resolution with 9-Bit 250 MSPS or 11-Bit 125 MSPS
  • Double Data Rate (DDR) LVDS Output
  • Programmable Gain up to 6 dB for SNR/SFDR Trade-off
  • 90-dB Cross-Talk
  • Power Consumption of 1.25 W
  • 64-Pin QFN Package (9 mm × 9 mm)
  • APPLICATIONS
    • Feedpath Path for Multi-Carrier, Multi-Mode Cellular Infrastructure Base Stations
    • Maximum Output Sample Rate: 250 MSPS
    • Pin-Compatible with ADS62P49
    • Variable Output Resolution
      • High Resolution Burst Mode with 14-Bit Output: 73 dB SNR at Low IF,
        70.5 dB SNR at 170 MHz
      • Low Resolution with 9-Bit 250 MSPS or 11-Bit 125 MSPS
    • Double Data Rate (DDR) LVDS Output
    • Programmable Gain up to 6 dB for SNR/SFDR Trade-off
    • 90-dB Cross-Talk
    • Power Consumption of 1.25 W
    • 64-Pin QFN Package (9 mm × 9 mm)
  • APPLICATIONS
    • Feedpath Path for Multi-Carrier, Multi-Mode Cellular Infrastructure Base Stations

    The ADS62PF49 is a dual-channel feedback reciever IC with sampling rates up to 250 MSPS. It allows a high-resolution, 14-bit output for a limited time followed by a low-resolution mode with a minimum of 8x longer time. It is pin-compatible to the ADS62P49 and ADS62C17 dual ADCs.

    The ADS62PF49 has gain options that can be used to improve SFDR performance at lower full-scale input ranges. It includes a dc offset correction loop that can be used to cancel the analog-to-digital conversion (ADC) offset.

    It includes internal references while the traditional reference pins and associated decoupling capacitors have been eliminated. The device is specified over the industrial temperature range (–40°C to 85°C).

    The ADS62PF49 is a dual-channel feedback reciever IC with sampling rates up to 250 MSPS. It allows a high-resolution, 14-bit output for a limited time followed by a low-resolution mode with a minimum of 8x longer time. It is pin-compatible to the ADS62P49 and ADS62C17 dual ADCs.

    The ADS62PF49 has gain options that can be used to improve SFDR performance at lower full-scale input ranges. It includes a dc offset correction loop that can be used to cancel the analog-to-digital conversion (ADC) offset.

    It includes internal references while the traditional reference pins and associated decoupling capacitors have been eliminated. The device is specified over the industrial temperature range (–40°C to 85°C).

    ダウンロード 字幕付きのビデオを表示 ビデオ

    技術資料

    star =TI が選定したこの製品の主要ドキュメント
    結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
    7 をすべて表示
    上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
    * データシート Dual-Channel, 250-MSPS Feedback Receiver IC データシート 2011年 6月 24日
    アプリケーション・ノート Design Considerations for Avoiding Timing Errors during High-Speed ADC, LVDS Dat (Rev. A) 2015年 5月 22日
    アプリケーション・ノート Why Use Oversampling when Undersampling Can Do the Job? (Rev. A) 2013年 7月 19日
    アプリケーション・ノート 高速データ変換 英語版 2009年 12月 11日
    アプリケーション・ノート データ収集と A/D 変換の原理 最新英語版 (Rev.A) PDF | HTML 2009年 8月 5日
    アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 2009年 4月 22日
    アプリケーション・ノート アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) 最新英語版 (Rev.B) 2008年 1月 18日

    設計と開発

    その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

    評価基板 (EVM) 向けの GUI

    DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

    This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

    サポート対象の製品とハードウェア

    サポート対象の製品とハードウェア

    サポート・ソフトウェア

    SBAC120 TIGAR Support Files

    サポート対象の製品とハードウェア

    サポート対象の製品とハードウェア

    計算ツール

    ANALOG-ENGINEER-CALC PC software analog engineer's calculator

    The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

    サポート対象の製品とハードウェア

    サポート対象の製品とハードウェア

    設計ツール

    SBAC119 TIGAR (Texas Instruments Graphical Evaluation of ADC Response Tool)

    サポート対象の製品とハードウェア

    サポート対象の製品とハードウェア

    パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
    VQFN (RGC) 64 Ultra Librarian

    購入と品質

    記載されている情報:
    • RoHS
    • REACH
    • デバイスのマーキング
    • リード端子の仕上げ / ボールの原材料
    • MSL 定格 / ピーク リフロー
    • MTBF/FIT 推定値
    • 使用材料
    • 認定試験結果
    • 継続的な信頼性モニタ試験結果
    記載されている情報:
    • ファブ拠点
    • アセンブリ拠点

    推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

    サポートとトレーニング

    TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

    コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

    TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

    ビデオ