ADS54J40

アクティブ

デュアルチャネル、14 ビット、1.0GSPS、A/D コンバータ (ADC)

製品詳細

Sample rate (max) (Msps) 1000 Resolution (Bits) 14 Number of input channels 2 Interface type JESD204B Analog input BW (MHz) 1200 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 1.9 Power consumption (typ) (mW) 2700 Architecture Pipeline SNR (dB) 69.7 ENOB (Bits) 11.3 SFDR (dB) 89 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 1000 Resolution (Bits) 14 Number of input channels 2 Interface type JESD204B Analog input BW (MHz) 1200 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 1.9 Power consumption (typ) (mW) 2700 Architecture Pipeline SNR (dB) 69.7 ENOB (Bits) 11.3 SFDR (dB) 89 Operating temperature range (°C) -40 to 85 Input buffer Yes
VQFNP (RMP) 72 100 mm² 10 x 10
  • 14 ビット分解能、デュアル・チャネル、1GSPS の ADC
  • ノイズ・フロア:-158dBFS/Hz
  • スペクトラム性能 (fIN = 170MHz、-1dBFS 時)
    • SNR69.0dBFS
    • NSD:-155.9dBFS/Hz
    • SFDR:86dBc (インターリーブ・トーンを含む)
    • SFDR:89dBc (HD2、HD3、およびインターリーブ・トーンを除く)
  • スペクトラム性能 (fIN = 350MHz、-1dBFS 時)
    • SNR66.3dBFS
    • NSD:-153.3dBFS/Hz
    • SFDR:75dBc
    • SFDR:85dBc (HD2、HD3、およびインターリーブ・トーンを除く)
  • チャネル分離:fIN = 170MHz のとき 100dBc
  • 入力フルスケール:1.9Vpp
  • 入力帯域幅 (3dB):1.2GHz
  • オンチップ・ディザリング
  • 広帯域 DDC ブロックを搭載
  • サブクラス 1 をサポートする JESD204B インターフェイス
    • 10.0Gbps で、ADC ごとに 2 レーン
    • 5.0Gbps で、ADC ごとに 4 レーン
    • マルチチップの同期をサポート
  • 消費電力:1GSPS で 1.35W/チャネル
  • パッケージ:72 ピン VQFNP (10mm × 10mm)
  • 14 ビット分解能、デュアル・チャネル、1GSPS の ADC
  • ノイズ・フロア:-158dBFS/Hz
  • スペクトラム性能 (fIN = 170MHz、-1dBFS 時)
    • SNR69.0dBFS
    • NSD:-155.9dBFS/Hz
    • SFDR:86dBc (インターリーブ・トーンを含む)
    • SFDR:89dBc (HD2、HD3、およびインターリーブ・トーンを除く)
  • スペクトラム性能 (fIN = 350MHz、-1dBFS 時)
    • SNR66.3dBFS
    • NSD:-153.3dBFS/Hz
    • SFDR:75dBc
    • SFDR:85dBc (HD2、HD3、およびインターリーブ・トーンを除く)
  • チャネル分離:fIN = 170MHz のとき 100dBc
  • 入力フルスケール:1.9Vpp
  • 入力帯域幅 (3dB):1.2GHz
  • オンチップ・ディザリング
  • 広帯域 DDC ブロックを搭載
  • サブクラス 1 をサポートする JESD204B インターフェイス
    • 10.0Gbps で、ADC ごとに 2 レーン
    • 5.0Gbps で、ADC ごとに 4 レーン
    • マルチチップの同期をサポート
  • 消費電力:1GSPS で 1.35W/チャネル
  • パッケージ:72 ピン VQFNP (10mm × 10mm)

ADS54J40 は低電力で広帯域幅の 14 ビット、1.0GSPS、デュアル・チャネルの A/D コンバータ (ADC) です。信号対雑音比 (SNR) が高くなるように設計した本デバイスは、広い瞬時帯域幅にわたって最高のダイナミック・レンジを求めるアプリケーションのために –158dBFS/Hz のノイズ・フロアを実現しています。このデバイスは、最大 10.0Gbps のデータ転送速度の JESD204B シリアル・インターフェイスをサポートしており、ADC ごとに 2 レーンまたは 4 レーンをサポートできます。アナログ・バッファ入力により、広い周波数帯域にわたって入力インピーダンスが均一で、サンプルとホールドのグリッチ・エネルギーが最小化されます。必要に応じて、各 ADC チャネルを広帯域のデジタル・ダウン・コンバータ (DDC) ブロックへ接続できます。ADS54J40 は、非常に小さな消費電力で広い入力周波数範囲にわたって、非常に優れたスプリアス・フリー・ダイナミック・レンジ (SFDR) を実現します。

JESD204B インターフェイスにより、インターフェイスの配線数を削減でき、システムの集積度を高めることができます。内蔵のフェーズ・ロック・ループ (PLL) は ADC サンプリング・クロックを逓倍し、各チャネルからの 14 ビット・データをシリアル化するためのビット・クロックを生成します。

spacer

spacer

ADS54J40 は低電力で広帯域幅の 14 ビット、1.0GSPS、デュアル・チャネルの A/D コンバータ (ADC) です。信号対雑音比 (SNR) が高くなるように設計した本デバイスは、広い瞬時帯域幅にわたって最高のダイナミック・レンジを求めるアプリケーションのために –158dBFS/Hz のノイズ・フロアを実現しています。このデバイスは、最大 10.0Gbps のデータ転送速度の JESD204B シリアル・インターフェイスをサポートしており、ADC ごとに 2 レーンまたは 4 レーンをサポートできます。アナログ・バッファ入力により、広い周波数帯域にわたって入力インピーダンスが均一で、サンプルとホールドのグリッチ・エネルギーが最小化されます。必要に応じて、各 ADC チャネルを広帯域のデジタル・ダウン・コンバータ (DDC) ブロックへ接続できます。ADS54J40 は、非常に小さな消費電力で広い入力周波数範囲にわたって、非常に優れたスプリアス・フリー・ダイナミック・レンジ (SFDR) を実現します。

JESD204B インターフェイスにより、インターフェイスの配線数を削減でき、システムの集積度を高めることができます。内蔵のフェーズ・ロック・ループ (PLL) は ADC サンプリング・クロックを逓倍し、各チャネルからの 14 ビット・データをシリアル化するためのビット・クロックを生成します。

spacer

spacer

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
5 をすべて表示
上位の文書 タイプ タイトル フォーマットオプション 最新の英語版をダウンロード 日付
* データシート ADS54J40 デュアル・チャネル、14 ビット、1.0GSPS A/D コンバータ データシート (Rev. C 翻訳版) 英語版 (Rev.C) PDF | HTML 2021年 7月 12日
アプリケーション・ノート 高速データ変換 英語版 2009年 12月 11日
アプリケーション・ノート データ収集と A/D 変換の原理 最新英語版 (Rev.A) PDF | HTML 2009年 8月 5日
アプリケーション・ノート データ・コンバータのドリフトに関する設計者の必須知識: 最悪劣化度の構成要素を理解して仕様の条件を減らす 2009年 4月 22日
アプリケーション・ノート アナログ・デジタルの仕様とパフォーマンス特性の用語集 (Rev. A 翻訳版) 最新英語版 (Rev.B) 2008年 1月 18日

設計と開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

ADS54J40EVM — ADS54J40 デュアルチャネル、14 ビット、1.0GSPS、A/D コンバータの評価基板

ADS54J40EVM は、ADS54J40 と、TI (テキサス・インスツルメンツ) のクロック・ジッタ・クリーナである LMK04828 を評価するための評価基板 (EVM) です。ADS54J40 は、低消費電力、14 ビット、1GSPS の A/D コンバータ (ADC) であり、バッファ付きアナログ入出力に加えて、JESD204B インターフェイスを実装しています。この評価基板 (EVM) は、トランス結合型のアナログ入力を複数採用しており、多様な信号源と広い周波数範囲に対応できます。LMK04828 は、超低ジッタで超低位相ノイズの ADC (...)

ユーザー ガイド: PDF
ファームウェア

TI204C-IP Request for JESD204 rapid design IP

The JESD204 rapid design IP has been designed to enable FPGA engineers to achieve an accelerated path to a working JESD204 system. The IP has been architected in a way that downstream digital processing and other application logic are isolated from most of the performance- and timing-critical (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

評価基板 (EVM) 向けの GUI

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

評価基板 (EVM) 向けの GUI

SLAC594 ADS54Jxx EVM GUI

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

シミュレーション・モデル

ADS54J20/40/60 IBIS MODEL

SBAM205.ZIP (46 KB) - IBIS Model
シミュレーション・モデル

ADS54J20/40/60 IBIS-AMI Model

SBAM325.ZIP (5519 KB) - IBIS-AMI Model
計算ツール

ANALOG-ENGINEER-CALC PC software analog engineer's calculator

The analog engineer’s calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting operational-amplifier (...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI を使用すると、内蔵のライブラリを使用して、複雑なミックスド (...)
リファレンス・デザイン

TIDA-01378 — アップストリーム DOCSIS 3.1 アプリケーション向け広帯域レシーバのリファレンス デザイン

このリファレンス デザインは、LMH2832 デジタル制御可変ゲイン アンプ (DVGA) と ADS54J40 アナログ - デジタル コンバータ (ADC) を使用した広帯域レシーバ アプリケーション用のアナログ フロントエンド (AFE) 信号チェーンで構成されています。このデザインは主に、ケーブル モデム終端システム (CMTS) 用に指定されたアップストリーム DOCSIS 3.1 受信アプリケーションを対象としており、最大 196MHz のアップストリーム信号帯域幅をサポートしています。この回路は、DOCSIS 3.1 (...)
設計ガイド: PDF
回路図: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
VQFNP (RMP) 72 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブ拠点
  • アセンブリ拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ